• Title/Summary/Keyword: Operational mode

Search Result 440, Processing Time 0.022 seconds

고효율 공진형 비대칭 하프브리지 플라이백컨버터 (High Efficiency Resonant Asymmetrical Half-Bridge Flyback Converter)

  • 정강률;유두희
    • 조명전기설비학회논문지
    • /
    • 제24권4호
    • /
    • pp.81-94
    • /
    • 2010
  • 본 논문에서는 고효율 공진형 비대칭 하프브리지 플라이백컨버터가 제안된다. 컨버터의 1차측 하프브리지 회로는 공진커패시턴스와 변압기 누설인덕턴스를 이용하여 비대칭 펄스폭변조(PWM; Pulse-Width Modulation) 방식에 의한 소프트스위칭 형태로 동작한다. 그리고 컨버터 2차측의 플라이백 회로는 간단한 구동회로에 의해 새로운 전압구동방식으로 동작하는 동기정류기를 이용한다. 제안된 컨버터는 이렇게 하여 컨버터의 전체효율을 향상시킨다. 또한 본 논문에서는 제안된 컨버터의 동작원리를 모드별로 설명하고 컨버터 설계 시의 고려사항과 프로토타입 컨버터의 설계 예를 각각 제시한다. 그리고 본 논문에서 제안하는 전압구동방식으로 동작하는 동기정류기의 간단한 구동기법에 관하여 간략하게 설명한다. 설계된 프로토타입 컨버터는 광범위 입력전압(교류 $V_{in,rms}$=75~265[V])이 가능하며 5[V]의 직류 출력전압과 100[W]의 출력전력을 가진다. 제안된 컨버터의 우수한 성능을 입증하기 위하여 설계된 파라미터로써 프로토타입 컨버터를 제작하여 실험하였으며, 이를 통하여 제안된 컨버터의 우수한 성능을 보인다.

비닐하우스 아치구조의 모달계수 산정 (Estimation of Modal Parameters for Plastic Film-Covered Greenhouse Arches)

  • 조순호
    • 한국지진공학회논문집
    • /
    • 제14권2호
    • /
    • pp.67-74
    • /
    • 2010
  • 비닐하우스 아치구조에 고정햄머 및 이동가속도계 형식을 취한 충격진동실험을 수행하여 획득한 일련의 진동기록으로 부터 고유진동수, 감쇠율 및 모드형태 등과 같은 모달계수를 추출하기 위하여 최신 고급 주파수영역 시스템판별법인 PolyMAX 및 FDD를 적용하였다. 전자는 입력-출력 데이터 모두를 사용하며, 후자는 출력 데이터 만 을 사용한다. 본 연구의 비닐하우스 강재 파이프 아치와 같이 매우 세장한 구조물에 진동계측 등과 같은 비파괴 실험기법을 적용하여 정적좌굴 하중을 결정할 수 있는 지 여부 및 손상을 감지할 수 있는지 등에 대하여 중점적으로 조사하였다. 대체로 추출한 모달계수는 유한요소해석으로부터 획득한 결과와 좋은 일치를 나타냈으며, 지속적으로 수행 할 후속연구에 가능성을 제시하였다.

A New Photovoltaic System Architecture of Module-Integrated Converter with a Single-sourced Asymmetric Multilevel Inverter Using a Cost-effective Single-ended Pre-regulator

  • Manoharan, Mohana Sundar;Ahmed, Ashraf;Park, Joung-Hu
    • Journal of Power Electronics
    • /
    • 제17권1호
    • /
    • pp.222-231
    • /
    • 2017
  • In this paper, a new architecture for a cost-effective power conditioning systems (PCS) using a single-sourced asymmetric cascaded H-bridge multilevel inverter (MLI) for photovoltaic (PV) applications is proposed. The asymmetric MLI topology has a reduced number of parts compared to the symmetrical type for the same number of voltage level. However, the modulation index threshold related to the drop in the number of levels of the inverter output is higher than that of the symmetrical MLI. This problem results in a modulation index limitation which is relatively higher than that of the symmetrical MLI. Hence, an extra voltage pre-regulator becomes a necessary component in the PCS under a wide operating bias variation. In addition to pre-stage voltage regulation for the constant MLI dc-links, another auxiliary pre-regulator should provide isolation and voltage balance among the multiple H-bridge cells in the asymmetrical MLI as well as the symmetrical ones. The proposed PCS uses a single-ended DC-DC converter topology with a coupled inductor and charge-pump circuit to satisfy all of the aforementioned requirements. Since the proposed integrated-type voltage pre-regulator circuit uses only a single MOSFET switch and a single magnetic component, the size and cost of the PCS is an optimal trade-off. In addition, the voltage balance between the separate H-bridge cells is automatically maintained by the number of turns in the coupled inductor transformer regardless of the duty cycle, which eliminates the need for an extra voltage regulator for the auxiliary H-bridge in MLIs. The voltage balance is also maintained under the discontinuous conduction mode (DCM). Thus, the PCS is also operational during light load conditions. The proposed architecture can apply the module-integrated converter (MIC) concept to perform distributed MPPT. The proposed architecture is analyzed and verified for a 7-level asymmetric MLI, using simulation results and a hardware implementation.

H.264/AVC의 실시간 압축을 위한 고속 인터 예측 부호화 기술 (A Fast Inter Prediction Encoding Technique for Real-time Compression of H.264/AVC)

  • 김영현;최현준;서영호;김동욱
    • 한국통신학회논문지
    • /
    • 제31권11C호
    • /
    • pp.1077-1084
    • /
    • 2006
  • 본 논문에서는 H.264/AVC에서 가장 많은 연산량을 차지하는 인터 예측(inter prediction)을 고속으로 수행할 수 있는 방법을 제안하였다. 제안한 방법은 율-왜곡 최적화 기법(Rate-Distortion Optimization, RDO)이 적용된 JM(Joint Model)의 FME(Fast Motion Estimation)를 대상으로 예측된 움직임 벡터의 방향성을 고려하여 탐색영역을 결정한 후 적응적인 후보 나선형 탐색을 수행한다. 동시에 가변 블록 크기에 대하여 비용함수의 임계값(threshold)을 결정한 후 가변 구간 움직임 탐색을 수행함으로써 인터 예측의 부호화 복잡도를 감소시킨다. 다양한 영상들을 대상으로 실험한 결과 기존의 예측 방식에 최대 80%의 연산량을 줄일 수 있음을 확인하였다. 이에 따른 화질 열화는 평균 $0.05dB{\sim}0.19dB$에 불과하며, 압축률은 평균 0.58%의 미미한 감소를 보임으로써, 제안한 방법이 고속 인터 예측 알고리즘으로 매우 효율적인 방법임을 확인하였다.

자기 정렬된 Mo2N/Mo 게이트 MOSFET의 제조 및 특성 (fabrication of Self-Aligned Mo2N/MO-Gate MOSFET and Its Characteristics)

  • 김진섭;이종현
    • 대한전자공학회논문지
    • /
    • 제21권6호
    • /
    • pp.34-41
    • /
    • 1984
  • RMOS(refractors metal oxide semiconductor)의 게이트 금속으로 사용되는 Mo2N/Mo 이중층을 N2와 Ar을 혼합하여 저온의 반응성 스펏터링법으로 제조하였다. Ar : N2=95 : 5로 혼합된 가스 분위기에서 반응성 스펏터링을 할 때 Mo2N이 잘 형성되었다. 이렇게 제조한 Mo2N 박막은 면저항이 약 1.20∼1.28Ω/□로서 다결정 실리콘의 1/10정도가 되어 반도체 소자의 동작속도를 크게 향상시킬 것으로 기대된다. 1100℃의 N2분위기에서 PSC(phosphorus silicate glass)를 불순물 확산원으로 하여 소오스와 드레인의 불순물 확산을 할때 Mo2N 박막이 Mo으로 환원되어 확산전의 면저항보다 훨씬 작은 약 0.38Ω/□정도의 면저항을 나타내었다. 본 실험에서 제작한 자기정렬된 RMOSFET의 문턱전압은 약 -1.5V이고 결핍과 증가의 두 가지 동작특성을 나타내었다.

  • PDF

철도중심교통체계 구축을 위한 전략 및 우선순위에 관한 연구 (The Strategies for Rail-Oriented Transportation System and Its Priorities)

  • 엄진기;이준;성명준
    • 한국철도학회:학술대회논문집
    • /
    • 한국철도학회 2010년도 춘계학술대회 논문집
    • /
    • pp.371-379
    • /
    • 2010
  • 2005년 교토의정서가 발효되면서 세계는 에너지절감 및 저탄소 수단위주의 대중 교통정책이 펼쳐지고 있다. 우리나라는 현재 세계 8위의 탄소배출국이며 2013년부터는 온실가스 감축의무대상국에 포함될 예정이다. 본 논문에서는 국가교통시설의 투자전략을 고효율 및 저탄소 정책을 달성할 수 있도록 녹색교통수단인 철도를 중심으로 대중교통체계를 개편하기 위해 다양한 추진전략을 제시하였으며 추진전략은 크게 속도, 접근성, 도시개발, 유비쿼터스 측면에서 고려하였다. 본 연구에서 제시한 4가지 주요전략은 1시간철도, Seamless 30, Rail Urbanism, U-Rail 로 정의 하였으며 1시간철도는 1시간대 연결 가능한 고속철도망 구축, Seamless 30은 주요 거점역까지 30분 이내 접근, Rail Urbanism은 철도기반의 도시계획 실현, U-Rail은 Ubiquitous 기반의 철도서비스 제공이라는 목표를 설정하였다. 각 추진전략별 세부추진과제를 수립하여 교통분야의 전문가를 중심으로 AHP 분석을 실시하였으며 각 세부추진과제별 추진 우선순위를 도출하여 단기, 중기, 장기로 구분하여 Action Plan을 제시하였다.

  • PDF

하이브리드 전기추진시스템 구축을 위한 SEIG의 출력 특성 분석 (Behavior Analysis of a Self Excited Induction Generator with Various Loads for a Hybrid Electric Propulsion System)

  • 양주호;최교호;이재민;정석권
    • 동력기계공학회지
    • /
    • 제22권1호
    • /
    • pp.41-47
    • /
    • 2018
  • This paper analyzes the output characteristics of a self excited induction generator with isolated mode according to change of its speeds and loads for building a hybrid electric propulsion system in special purpose ships by using power take off. The induction generators are being considered as an alternative choice to the well-developed generators because of their lower unit cost, inherent ruggedness, operational and maintenance simplicity. However, the generator working by stand alone has a few problems that the reactive power is required to establish the air gap magnetic flux, and the induced voltage and magnetizing current fluctuate when the load is varied. In spite of its advantages, basic design data of the capacitor bank and behaviors of the output characteristics of the generator are not sufficient for the system. Based on the operating condition(speed range of main engine) of the target boat, a reduced experimental equipment system was constructed to analyze the output characteristics of the SEIG. And a suitable capacitor bank of a stand-alone generator and its output characteristics under various loads was investigated in detail through these experiments. According to the experimental result, it was confirmed that the capacitor bank should be $70{\mu}F{\sim}100{\mu}F$, and the proper SEIG induced voltage should be DC 80 V ~ 250 V in order to storage electrical energy into a battery.

오프셋 전압을 이용한 CMOS 연산증폭기의 테스팅 (Testing of CMOS Operational Amplifier Using Offset Voltage)

  • 송근호;김강철;한석붕
    • 대한전자공학회논문지SD
    • /
    • 제38권1호
    • /
    • pp.44-54
    • /
    • 2001
  • 본 논문에서는 아날로그 회로에 존재하는 강고장(hard fault)과 약고장(soft fault)을 검출하기 위한 새로운 테스트 방식을 제안한다. 제안한 테스트 방식은 연산 증폭기의 특성중 하나인 오프셋 전압(offset voltage)을 이용한다. 테스트 시, 테스트 대상 회로(CUT: Circuit Under Test)는 귀환 루프를 가지는 단일 이득 연산 증폭기로 변환된다. 연산 증폭기의 입력이 접지되었을 때, 정상 회로는 작은 오프셋 전압을 가지지만 고장이 존재하는 회로는 큰 오프셋 전압을 가진다. 따라서 오프셋 전압의 허용 오차를 벗어나는 연산증폭기 내에 존재하는 고장들을 검출할 수 있다. 제안한 테스트 방식은 테스트 패턴 없이 단지 입력을 접지시키면 되므로 테스트 패턴을 생성하는 문제를 제거시킬 수 있어 테스트 시간과 비용이 감소한다. HSPICE 모의 실험을 통하여 본 논문에서 제안하는 방식을 단일 연산증폭기와 듀얼 슬롭(dual slope) A/D 변환기에 적용한 결과 높은 고장 검출율(fault coverage)을 얻었다.

  • PDF

OSMI를 이용한 달 촬영 가능 시각 결정을 위한 고속 시뮬레이터 개발

  • 강치호
    • 항공우주기술
    • /
    • 제1권2호
    • /
    • pp.132-140
    • /
    • 2002
  • 다목적 실용위성 1호의 OSMI 센서의 동작 특성을 이용하여 달을 촬영할 수 있다. 달은 대기가 없고 태양광의 반사율이 일정하기 때문에 OSMI 센서의 방사 보정을 위한 적합한 광원이 될 수 있다. 다목적 실용위성 1호의 정상 운용 과정에서 OSMI를 이용하여 달 촬영을 수행하기 위해서는 비정상적 운용 모드 발생 가능성이 높기 때문에 다목적 실용위성 1호의 운용, 달, 태양의 정보들을 고려한 최적화된 달 촬영 계획이 수립되어야 한다. 하지만 결정하기 위해서 많은 시간이 소비되고 효율성이 떨어지는 단점이 있다. 이에 본 연구에서는 달 촬영을 위한 고속 시뮬레이터를 개발, 구현한다. 시뮬레이터는 OSMI를 이용한 달촬영 가능 시간을 결정하고 영상에 맺힐 달의 좌표, 달의 위상을 결정한다. 다목적 실용위성 1호의 궤도 예측 및 자세 정보, 달의 위치 정보, 태양의 위치 정보를 획득하기 위해서 STK(Satellite ToolKit)를 이용하였으며, 본 연구를 통해 개발된 시뮬레이터에 의해 달 촬영 가능 시간 결정 과정의 효율성은 획기적으로 증대하였다.

  • PDF

The Simulation and Forecast Model for Human Resources of Semiconductor Wafer Fab Operation

  • Tzeng, Gwo-Hshiung;Chang, Chun-Yen;Lo, Mei-Chen
    • Industrial Engineering and Management Systems
    • /
    • 제4권1호
    • /
    • pp.47-53
    • /
    • 2005
  • The efficiency of fabrication (fab) operation is one of the key factors in order for a semiconductor manufacturing company to stay competitive. Optimization of manpower and forecasting manpower needs in a modern fab is an essential part of the future strategic planing and a very important to the operational efficiency. As the semiconductor manufacturing technology has entered the 8-inch wafer era, the complexity of fab operation increases with the increase of wafer size. The wafer handling method has evolved from manual mode in 6-inch wafer fab to semi-automated or fully automated factory in 8-inch and 12-inch wafer fab. The distribution of manpower requirement in each specialty varied as the trend of fab operation goes for downsizing manpower with automation and outsourcing maintenance work. This paper is to study the specialty distribution of manpower from the requirement in a typical 6-inch, 8-inch to 12-inch wafer fab. The human resource planning in today’s fab operation shall consider many factors, which include the stability of technical talents. This empirical study mainly focuses on the human resource planning, the manpower distribution of specialty structure and the forecast model of internal demand/supply in current semiconductor manufacturing company. Considering the market fluctuation with the demand of varied products and the advance in process technology, the study is to design a headcount forecast model based on current manpower planning for direct labour (DL) and indirect labour (IDL) in Taiwan’s fab. The model can be used to forecast the future manpower requirement on each specialty for the strategic planning of human resource to serve the development of the industry.