• 제목/요약/키워드: Offset Technique

검색결과 357건 처리시간 0.026초

초기화 스위치를 이용해 오프셋을 감소시킨 고속 다이나믹 래치 비교기 설계 (Design of High Speed Dynamic Latch Comparator with Reduced Offset using Initialization Switch)

  • 성광수;현유진;서희돈
    • 대한전자공학회논문지SD
    • /
    • 제37권10호
    • /
    • pp.65-72
    • /
    • 2000
  • 본 논문에서는 다이나믹 래치 형태의 비교기의 입력 오프셋을 줄이는 효과적인 방법을 제안한다. 기존 논문에서 고려된 원하지 않는 정궤환에 의한 오프셋 뿐 아니라, charge injection 부정합에 따른 오프셋을 정확하게 분석하였으며 이를 최소화하기 위하여 샘플링 구간 전에 비교기 양 입력단을 같은 전압으로 초기화하기 위한 수위치를 추가하였다. 제안된 회로는 0.65${\mu}m$ CMOS 공정 파라미터로 모의 실험 되었으며, 5v의 단일 전원 전압으로 동작하고, 200MHz 샘플링 주파수에서 5mV 이하의 오프셋 전압을 가진다. 특히 입력 저항을 $5k{\Omega}$일 때 기존 논문에 비해 약 80%의 입력 오프셋이 개선됨을 모의 실험을 토하여 확인하였다.

  • PDF

Index management technique using Small block in storage device based on NAND flash memory

  • Lee, Seung-Woo;Oh, Se-Jin
    • 한국컴퓨터정보학회논문지
    • /
    • 제25권10호
    • /
    • pp.1-14
    • /
    • 2020
  • 이 논문에서는 낸드 플래시 메모리 기반 저장장치를 기존 섹터 기반 파일시스템에서 사용할 때 사상정보 관리개수의 증가로 인해 시스템 메모리 사용량이 증가하는 문제를 최대한 해결하기 위해 데이터 입출력 시 시간적집약성과 공간적집약성을 함께 고려한 사상기법을 제안한다. 제안기법은 색인 블록을 기반으로 페이지 단위로 사상정보만을 저장하여 이를 블록단위로 관리한다. 제안기법은 이를 위해 스몰 블록 내 하나에 페이지에 다수의 사상정보를 저장하여 관리하기 위한 순차 오프셋을 이용하며 블록 내에서 사상정보에 변경에 대응하는 여유페이지를 위한 역순 오프셋을 이용한다. 제안기법은 이를 통해 기존기법과 비교하여 블록단위 삭제 횟수가 적게 발생하며 사상정보 관리를 위해 필요한 시스템메모리 사용량이 낮은 장점이 있다 제안기법에 색인 블록 사상기법은 기존 로그블록 기법과 비교하여 블록병합 횟수를 약 32% 줄였다.

압전형 압력센서의 교정기법 자동화 (An automatic calibration technique for piezoelectric pressure transducers)

  • 홍성수;최주호;유준
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 1996년도 한국자동제어학술회의논문집(국내학술편); 포항공과대학교, 포항; 24-26 Oct. 1996
    • /
    • pp.1368-1371
    • /
    • 1996
  • This paper presents an automatic calibration technique for piezoelectric low pressure transducer, which is useful to measure a pressure within 500 psi. This system with automatic calibration function and error correction algorithm generates standard dynamic pressure for the calibration of sensor. With the compensation for the offset voltage and the pressure error, the accuracy and the usefulness of the proposed scheme is validated.

  • PDF

전자기적 결합을 이용한 원편파 크로스-다이폴 마이크로스트립 어레이 안테나의 설계 (Design for Circularly Polarized Microstrip Cross Dipole Array Antenna by Electromagnetic Coupled Technique)

  • 민경식;임정남;김동철;임학규
    • 한국전자파학회:학술대회논문집
    • /
    • 한국전자파학회 2000년도 종합학술발표회 논문집 Vol.10 No.1
    • /
    • pp.369-373
    • /
    • 2000
  • This paper describes a design for microstrip EMC cross dipole array antenna with circular polarization. To realize the wide bandwidth and circular polarization, the electromagnetic-coupled cross dipole is used. To obtain the uniform aperture illumination, offset technique for array is adopted. In 20-element array design, the calculated axial ratio and gain are about 0.1 dB and 9.9 dBi at 12GHz, respectively. The frequency characteristics of a fabricated 20-element array antenna are measured. The calculated results agree well with the measured ones.

  • PDF

압전형 압력센서의 교정기법 자동화 (An automatic calibration technique for piezoelectric pressure sensors)

  • 최주호;유준
    • 제어로봇시스템학회논문지
    • /
    • 제3권4호
    • /
    • pp.357-362
    • /
    • 1997
  • This paper suggests an automatic calibration technique for piezoelectric low pressure transducer measuring a pressure blow 500psi. The present calibration system embedded with error correction algorithm generates it's best you don't cut parts of wards like so dynamic pressure and compensates offset voltage and pressure error. It is shown via experimental results that the instrumentation accuracy has been improved and mean time between calibrations has been shortened.

  • PDF

압전형 압력센서의 교정기법 자동화 (An Automatic Calibration Technique for Piezoelectric Pressure Transducers)

  • 홍성수;최주호
    • 한국정밀공학회:학술대회논문집
    • /
    • 한국정밀공학회 1996년도 추계학술대회 논문집
    • /
    • pp.1012-1016
    • /
    • 1996
  • This paper presents an automatic calibration technique for piezoelectic low pressure transducer, which is useful to measure a pressure within 500 psi. This system with automatic calibration function and error correction algorithm generates standard dynamic pressure for the calibration of sensor. With the compensation for the offset voltage and the pressure error, the accuracy and the usefulness of the proposed scheme is validated.

  • PDF

부상관함수의 적응적 결합에 기반한 다중 대역 Sine 위상 BOC 신호 동기화 기법 (Synchronization Technique Based on Adaptive Combining of Sub-correlations of Multiband Sine Phased BOC Signals)

  • 박종인;이영포;윤석호;김선용;이예훈
    • 한국통신학회논문지
    • /
    • 제36권11C호
    • /
    • pp.694-701
    • /
    • 2011
  • 본 논문에서는 하나의 수신기로 다중 대역 sine 위상 binary offset carrier (BOC) 신호를 이용할 수 있도록 부상관함수의 적응적 결합에 기반한 다중 대역 sine 위상 BOC 신호 동기화 기법을 제안한다. 구체적으로는 BOC 자기상관함수를 이루고 있는 다수의 부상관함수들을 생성하고, 이를 적응적으로 재결합함으로써 주변첨두가 없는 새로운 상관함수를 획득한다. 마지막으로 delay lock loop에서 사용되는 자기상관함수를 제안한 상관함수로 대체함으로써 주변첨두로 인한 false lock 문제를 해결한다. 제안한 동기화 기법은 모든 sine 위상 BOC 신호에 적용가능하며, 모의실험 결과를 통해 제안한 기법이 기존의 기법들에 비해 더 좋은 tracking error standard deviation(TESD) 성능을 가지는 것을 보인다.

전류 감쇠 조정 회로에서의 정밀도 향상 기술 (Accuracy Enhancement Technique in the Current-Attenuator Circuit)

  • 김성권
    • 조명전기설비학회논문지
    • /
    • 제19권8호
    • /
    • pp.116-121
    • /
    • 2005
  • 전류모드 아날로그 회로를 이용하여 FIR(Finite Impulse Response) 필터를 설계하는 경우에 tap coefficient와 전류모드 FFT(Fast Fourier Transform) LSI의 회전인자(twiddle factor)를 실현시키기 위해서는 높은 정밀도를 갖는 전류 감쇠 회로가 필요하게 된다. 본 논문은 전류 모드 신호처리 기술에서 전류감쇠 회로의 감쇠 정밀도를 향상시킬 수 있는 기술을 소개하고자한다. 먼저 게이트 길이 비율을 조정하는(gate-ratioed) Current Mirror 회로를 사용하는 기존의 전류 감쇠 조정회로에 있어서의 DC offset 전류 에러에 대하여 분석하였으며, 다음으로 DC offset 전류 에러를 제거할 수 있는 전류감쇠 회로를 제안하였다. 회로 구성은 입력 전류를 1/N로 감쇠시킬 수 있도록 N개의 Current Mirror를 병렬로 연결하는 기본 구성을 하였으며, Kirchhoff 전류 법칙에 근거하여, 전류 감쇠가 결정되도록 설계하였다. 또한 Current Mirror 회로에서, 정전류원의 사용을 줄일 수 있는 회로설계를 제안하였다. 제안된 전류 감쇠 회로에서 정밀도는 Current Mirror의 ac 이득 에러에 의하여 제한되며 High Swing Current Mirror를 기본 Current Mirror로 사용한 경우에, 최대 정밀도는 이론상 입력 전류의 -80[dB]까지 실현가능하다.

A Digital Readout IC with Digital Offset Canceller for Capacitive Sensors

  • Lim, Dong-Hyuk;Lee, Sang-Yoon;Choi, Woo-Seok;Park, Jun-Eun;Jeong, Deog-Kyoon
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제12권3호
    • /
    • pp.278-285
    • /
    • 2012
  • A digital readout IC for capacitive sensors is presented. Digital capacitance readout circuits suffer from static capacitance of sensors, especially single-ended sensors, and require large passive elements to cancel such DC offset signal. For this reason, to maximize a dynamic range with a small die area, the proposed circuit features digital filters having a coarse and fine compensation steps. Moreover, by employing switched-capacitor circuit for the front-end, correlated double sampling (CDS) technique can be adopted to minimize low-frequency device noise. The proposed circuit targeted 8-kHz signal bandwidth and oversampling ratio (OSR) of 64, thus a $3^{rd}$-order ${\Delta}{\Sigma}$ modulator operating at 1 MH was used for pulse-density-modulated (PDM) output. The proposed IC was designed in a 0.18-${\mu}m$ CMOS mixed-mode process, and occupied $0.86{\times}1.33mm^2$. The measurement results shows suppressed DC power under about -30 dBFS with minimized device flicker noise.

T-Junction 스위칭 회로를 이용한 이중 대역 전압제어 발진기 구현 (A Realization on the Dualband VCO Using T-Junction Switching Circuit)

  • 오익수;서철헌
    • 대한전자공학회논문지TC
    • /
    • 제42권1호`
    • /
    • pp.105-110
    • /
    • 2005
  • 본 논문에서는 T-Junction 스위치 구조를 이용하여 이중 대역 전압제어 발진기를 설계, 제작하였다. T-Junction 스위치는 이중 대역 공진을 얻기 위한 스위치로서 공진부에 적용된다. 설계한 공진기를 발진기의 능동부와 결합하여 이중 대역 전압제어 발진기를 만들었다. 상위 주파수 대역 5.715 GHz 에서 전압제어 발진기의 출력 전력은 -1.42 dBm, 위상잡음은 1 MHz offset에서 -94.37 dBc/Hz이고 하위 주파수 대역 2.236 GHz에서 출력 전력은 -2.09 dEm, 위상잡음은 1 MHz offset -104.78 dBc/Hz 이다.