• 제목/요약/키워드: Low-Power Rf Systems

검색결과 77건 처리시간 0.028초

IEEE 802.15.4g SUN 표준을 지원하는 920 MHz 대역 0.18-um CMOS RF 송수신단 통합 회로단 설계 (A 0.18-um CMOS 920 MHz RF Front-End for the IEEE 802.15.4g SUN Systems)

  • 박민경;김종명;이경욱;김창완
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2011년도 추계학술대회
    • /
    • pp.423-424
    • /
    • 2011
  • 본 논문은 IEEE 802.15.4g SUN (Smart utility network)을 지원하는 920 MHz 대역 RF 송수신단 통합회로 구조를 제안한다. 제안하는 통합회로는 920 MHz에서 동작하고 구동증폭기, RF 스위치, 그리고 저잡음 증폭기로 구성되어 있다. 송신모드에서는 구동 증폭기가 동작하는데 싱글 구조로 설계되어 트랜스퍼머에 의한 출력 신호 손실을 제거 하였고 또한 RF 스위치의 위치를 수신단에 적용하여 출력 신호 손실을 제거 하였다. 수신모드에서는 RF 스위치와 저잡음 증폭기가 동작되는데 싱글 입력 신호에 대해 차동 출력 신호를 제공할 수 있다. 구동증폭기의 부하와 저잡음 증폭기의 입력 정합회로는 한 개의 LC 공진회로를 공유하여 칩 면적을 최소화 할 수 있다. 본 논문에서 제안하는 통합회로는 $0.18-{\mu}m$ CMOS 공정을 사용하여 설계하였고, 1.8 V 공급 전압에서 구동증폭기는 3.6 mA, 저잡음 증폭기는 3.1 mA의 전류를 소모한다.

  • PDF

다중 안테나 시스템을 위한 낮은 복잡도의 송/수신안테나 선택 알고리즘 (Low-complexity Joint Transmit/Receive Antenna Selection Algorithm for Multi-Antenna Systems)

  • 손준호;강충구
    • 한국통신학회논문지
    • /
    • 제31권10A호
    • /
    • pp.943-951
    • /
    • 2006
  • MIMO(Multiple Input Multiple Output) 시스템에서 성능 향상을 위해 안테나의 수를 증가시킬 수 있으나 RF체인의 증가와 하드웨어의 복잡도에 의해 제한될 수 있다. 이때, RF 체인의 수를 고정시키고 그보다 많은 수의 안테나를 채용한 후, 승)수신 양단에서 채널 상태에 따라 동적으로 안테나를 선택함으로써 이와 같은 문제를 완화할 수 있다. 본 논문에서는 전체 $M_R{\times}M_T$채널 이득 행렬에서 가장 큰 채널 이득을 갖는 송신 안테나와 수신안테나를 교차적으로 선택하여 Frobenius norm을 최대화하는 $M_R{\times}M_T$ 채널 행렬을 결정함으로써 송/수신 양단에서 안테나 선택을 동시에 수행하는 송/수신안테나 선택 알고리즘(joint Tx/Rx antenna selection algorithm)을 제안하며, exhaustive search를 통한 최적 방식과 비교할 때 현저하게 계산량을 줄일 수 있어 구현의 복잡도가 매우 낮은 것이 특징이다. $8{\times}8$ 안테나에서 $4{\times}4$ 안테나를 선택하는 경우 성능면에 있어서는 기존의 최적 방식인 exhaustive search 방식에 비해 $0.5{\sim}2dB$가량의 성능 열화가 있으나, 계산량에서는 약 1/10,000 단위로 복잡도를 감소시킬 수 있음을 예시한다.

모바일 센서 네트워크를 위한 에너지 효율적이고 경제적인 소형 이동 로봇의 개발 (Energy-Effective Low-Cost Small Mobile Robot Implementation for Mobile Sensor Network)

  • 김홍준;김병국
    • 제어로봇시스템학회논문지
    • /
    • 제14권3호
    • /
    • pp.284-294
    • /
    • 2008
  • In this paper, we describe an implementation of small mobile robot that can be used at research and application of mobile sensor networking. This robot that will constitute the sensor network, as a platform of multi-robot system for each to be used as sensor node, has to satisfy restrictions in many aspects in order to perform sensing, communication protocol, and application algorithms. First, the platform must be designed with a robust structure and low power consumption since its maintenance after deployment is difficult. Second, it must have flexibility and modularity to be used effectively in any structure so that it can be used in various applications. Third, it must support the technique of wireless network for ubiquitous computing environment. At last, to let many nodes be scattered, it must be cost-effective and small. Considering the above restrictions of the mobile platform for sensor network, we designed and implemented robots control the current of actuator by using additional circuit for power efficiency. And we chose MSP430 as MCU, CC2420 as RF transceiver, and etc, that have the strength in the aspect of power. For flexibility and modularity, the platform has expansion ports. The results of experiments are described to show that this robot can act as sensor node by RF communication process with Zigbee standard protocol, execute the navigation process with simple obstacle avoidance and the moving action with RSSI(Received Signal Strength Indicator), operate at low-power, and be made with approx. $100.

TRS 중계기용 디지털기반 RF 제어 시스템의 구현 (FImplementation of RF Controller based on Digital System for TRS Repeater)

  • 서영호
    • 한국정보통신학회논문지
    • /
    • 제11권7호
    • /
    • pp.1289-1295
    • /
    • 2007
  • 본 논문에서는 유 무선 네트워 킹을 지원하는 TRS 중계기의 전체적인 RF 시스템들을 디지털 방식으로 제어 할 수 있는 고성능 병렬 제어 시스템을 구현하였다. 구현된 시스템은 순 역방향 LPA(Linear Power Amplifier), 순 역방향 LNA(Low Noise Amplifier), 채널카드, 직렬통신(RS-232), 유 무선 TCP/IP 통신의 제어를 담당하는 FPGA(Field Programmable Gate Array) 칩과 전체 시스템의 제어를 관장하는 마스터(Master) 마이크로프로세서, 순 역방향 스펙트럼 분석기(Spectrum Analyzer, SA)를 내장하여 현재 통신되고 있는 채널의 주파수 스펙트럼을 5KHz 단위의 해상도로 관찰할 수 있도록 하는 슬레이브 마이크로프로세서, 각각의 채널카드들을 개별적으로 감시하고 채널카드내의 주파수 합성기(Frequency Synthesizer)를 프로그래밍하기 위한 10개의 채널카드용 마이크로프로세서, 그리고 그 밖의 몇 가지 주변기기들과 회로들로 구성된다. 전체 시스템은 동작의 효율성과 병렬성을 비롯하여 구현의 적합성과 비용을 고려하여 H/W(Hardware) 및 S/W(Software) 부분으로 나누었고, H/W도 FPGA과 마이크로프로세서로 나누어서 최적화를 이루고자 노력하였다.

Design of an Active Inductor-Based T/R Switch in 0.13 μm CMOS Technology for 2.4 GHz RF Transceivers

  • Bhuiyan, Mohammad Arif Sobhan;Reaz, Mamun Bin Ibne;Badal, Md. Torikul Islam;Mukit, Md. Abdul;Kamal, Noorfazila
    • Transactions on Electrical and Electronic Materials
    • /
    • 제17권5호
    • /
    • pp.261-269
    • /
    • 2016
  • A high-performance transmit/receive (T/R) switch is essential for every radio-frequency (RF) device. This paper proposes a T/R switch that is designed in the CEDEC 0.13 μm complementary metal-oxide-semiconductor (CMOS) technology for 2.4 GHz ISM-band RF applications. The switch exhibits a 1 dB insertion loss, a 28.6 dB isolation, and a 35.8 dBm power-handling capacity in the transmit mode; meanwhile, for the 1.8 V/0 V control voltages, a 1.1 dB insertion loss and a 19.4 dB isolation were exhibited with an extremely-low power dissipation of 377.14 μW in the receive mode. Besides, the variations of the insertion loss and the isolation of the switch for a temperature change from - 25℃ to 125℃ are 0.019 dB and 0.095 dB, respectively. To obtain a lucrative performance, an active inductor-based resonant circuit, body floating, a transistor W/L optimization, and an isolated CMOS structure were adopted for the switch design. Further, due to the avoidance of bulky inductors and capacitors, a very small chip size of 0.0207 mm2 that is the lowest-ever reported chip area for this frequency band was achieved.

이중 주파수 전원의 용량성 결합 플라즈마 식각장비에서 전극하전에 의한 입사이온 에너지분포 변화연구 (Electrode Charging Effect on Ion Energy Distribution of Dual-Frequency Driven Capacitively Coupled Plasma Etcher)

  • 최명선;장윤창;이석환;김곤호
    • 반도체디스플레이기술학회지
    • /
    • 제13권3호
    • /
    • pp.39-43
    • /
    • 2014
  • The effect of electrode charging on the ion energy distribution (IED) was investigated in the dual-frequency capacitively coupled plasma source which was powered of 100 MHz RF at the top electrode and 400 kHz bias on the bottom electrode. The charging property was analyzed with the distortion of the measured current and voltage waveforms. The capacitance and the resistance of electrode sheath can change the property of ion and electron charging on the electrode so it is sensitive to the plasma density which is controlled by the main power. The ion energy distribution was estimated by equivalent circuit model, being compared with the measured distribution obtained from the ion energy analyzer. Results show that the low frequency bias power changes effectively the low energy population of ion in the energy distribution.

A MB-OFDM UWB 0.18-μm CMOS RF Front-End Receiver

  • Kim, Chang-Wan
    • Journal of electromagnetic engineering and science
    • /
    • 제8권1호
    • /
    • pp.34-39
    • /
    • 2008
  • An RF front-end dual-conversion receiver for $3{\sim}5\;GHz$ MB-OFDM UWB systems is implemented in $0.18\;{\mu}m$ CMOS technology. The receiver includes a two-stage UWB LNA, an RF mixer, an IF I/Q mixer, and a frequency synthesizer. The proposed receiver adopts the dual-conversion architecture to mitigate the burden of design of the frequency synthesizer. Accordingly, the proposed frequency synthesizer generates four LO tones from only one VCO. The receiver front-end achieves power gain of 16.3 to 21 dB, NF of 7 to 7.6 dB over $3{\sim}5\;GHz$, and IIP3 of -21 dBm, while consuming 190 mW from a 1.8 V supply.

고조파 억압 이중모드 대역통과 여파기를 이용한 2.45 GHz 고효율 렉테나 설계 (High Efficiency Rectenna for Wireless Power Transmission Using Harmonic Suppressed Dual-mode Band-pass Filter)

  • 홍태의;전봉욱;이현욱;윤태순;강용철;이종철
    • 한국ITS학회 논문지
    • /
    • 제8권6호
    • /
    • pp.64-72
    • /
    • 2009
  • 본 논문에서는 마이크로스트립 패치 안테나와 2차 및 3차 고조파가 억압된 이중모드 대역통과 여파기를 이용하여 고효율의 2.45 GHz 렉테나를 설계 및 제작하였다. 입사전력밀도가 0.3 mW/cm2 일 때 1.66 mW 의 전력을 수신하였고, 41.6%의 RF-to-DC 변환효율의 실험 결과를 얻었다. 이는 입사 전력이 작기 때문에 다른 논문의 결과와 비교하여 고효율이라고 볼 수 있다. 또한 무선전력 전송을 통하여 다양한 응용기술 개발에 활용이 가능할 것으로 예측되며, USN(Ubiquitous Sensor Network)용 저전력 소자의 대기전원 공급 및 MEMS용 Sensor 등의 구동전압공급을 위한 무선 전력전송이 가능하게 될 것으로 기대된다.

  • PDF

RF-ID를 이용한 스마트카드의 FRAM 운용 (FRAM application of smart card using RF-ID)

  • 이용제;이교성;김도훈;김용상;김양모
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 하계학술대회 논문집 B
    • /
    • pp.1270-1272
    • /
    • 2003
  • Smart card system is being used in many countries to improve access to their transportation systems. Especially for subway system that typically see high volumes of passengers at specific times of the days, it's critical to find a ray to collect fares without unnecessarily delaying passengers. The card consists of antenna, modulation and demodulation block, power supply module and memory. The antenna receives the power and data signal from reader. The FRAM is used as the inner memory. And it is a non-volatile memory and complements the problems, that is high consumption and low data processing speed, of using conventional EEPROM in the passive smart cart. In this paper, we analyze and design the RF passive smart card to apply to the fare collection for the subway gate system.

  • PDF

전자가격표시시스템의 소모전력 분석 및 최소화 방안 (Power Consumption Analysis and Minimization of Electronic Shelf Label System)

  • 우리나라;김정준;서대화
    • 대한임베디드공학회논문지
    • /
    • 제9권2호
    • /
    • pp.75-80
    • /
    • 2014
  • Energy consumption of sensor nodes is minimized because it has limited energy generator in wireless sensor network. Electronic shelf label system is one of application fields using wireless sensor networks. Battery size of small apparatus for displaying price is restricted. Therefore its current consumption have to be minimized. Furthermore the method for minimization of peak current would be considered because life cycle of coin battery used to display or RF is vulnerable to intensity of drain current. In this paper, we analyze current consumption pattern of low-power electronic shelf label system. Then we propose the method for minimization of current consumption by modification of software and hardware. Current consumption of the system using proposed method are approximately 15 to 20 percent lower than existing system and the life cycle of the system is approximately 10 percent higher than existing system.