• 제목/요약/키워드: Low frequency offset

검색결과 306건 처리시간 0.023초

하모닉 발진을 이용한 5.8GHz 대역 주파수 합성기 (5.8GHz Band Frequency Synthesizer using Harmonic Oscillator)

  • 최종원;이문규;신금식;손형식
    • 한국전자파학회:학술대회논문집
    • /
    • 한국전자파학회 2003년도 종합학술발표회 논문집 Vol.13 No.1
    • /
    • pp.304-308
    • /
    • 2003
  • A low cost solution employing harmonic oscillation to the frequency synthesizer at 5.8 GHz is proposed. The proposed frequency synthesizer is composed of 2.9GHz PLL chip, 2.9GHz oscillator, and 5.8GHz buffer amplifier. The measured data shows a frequency tuning range of 290MHz, ranging from 5.65 to 5.94GHz, about 0.5dBm of output power, and a phase noise of -107.67 dBc/Hz at the 100kHz offset frequency. All spurious signals including fundamental oscillation power (2.9GHz) are suppressed at least 15dBc than the desired second harmonic signal.

  • PDF

UHF 대역 RFID 리더 응용을 위한 주파수합성기 설계 (Design of a Frequency Synthesizer for UHF RFID Reader Application)

  • 김경환;오근창;박동삼;유종근
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2007년도 심포지엄 논문집 정보 및 제어부문
    • /
    • pp.191-192
    • /
    • 2007
  • This paper presents a 900MHz fractional-N frequency synthesizer for radio frequency identification (RFID) reader using $0.18{\mu}m$ standard CMOS process. The IC meets the EPC Class-1 Generation-2 and ISO-18000 Type-C standards. To minimize VCO pulling, the 900MHz VCO is generated by a 1.8GHz VCO followed by a frequency divider. The settling time of the synthesizer is less than $20{\mu}m$. The frequency synthesizer achieves the phase noise of -105.6dBc/Hz at 200kHz offset. The frequency synthesizer occupies an area of $1.8{\times}0.99mm^2$, and dissipates 8mA from a low supply voltage of 1.8V.

  • PDF

Non-Data-Aided Spectral-Line Method for Fine Carrier Frequency Synchronization in OFDM Receivers

  • Roh, Heejin;Cheun, Kyungwhoon
    • Journal of Communications and Networks
    • /
    • 제6권2호
    • /
    • pp.112-122
    • /
    • 2004
  • A nonlinear spectral-line method utilizing the fourth absolute moment of the receiver discrete Fourier transform output is proposed as a non-data-aided fine carrier frequency synchronization algorithm for OFDM receivers. A simple modification of the algorithm resulting in low implementation complexity is also developed. Analytic expressions are derived for the steady-state frequency error variances of the algorithms and verified to be very accurate via computer simulations over AWGN and frequency selective multipath channels. Numerical results show that the proposed algorithms provide reliable and excellent steady-state performance, especially with PSK modulation. Also, the proposed algorithms are insensitive to symbol timing offsets, only requiring a coarse symbol timing recovery.

이중 H자 메타 전자파구조를 이용한 저위상잡음 발진기 (A Very Low Phase Noise Oscillator with Double H-Shape Metamaterial Resonator)

  • 이종민;서철헌
    • 대한전자공학회논문지TC
    • /
    • 제47권2호
    • /
    • pp.62-66
    • /
    • 2010
  • 본 논문은 높은 Q 특성을 갖는 이중 H자 형태의 메타 전자파구조의 공진기를 적용한 발진기를 제안하였다. 제안된 발진기는 고성능의 주파수합성부에 적용하기 위한 것으로 저위상잡음 및 높은 출력 전력을 요구한다. 특히 이중 H자 형태의 메타 전자파구조(DHM)는 전기장의 커플링을 강하게 하여 발진 주파수에서 높은 Q 값을 갖도록 설계되었다. 이러한 특성을 통해 우수한 위상잡음 특성을 얻을 수 있다. 이중 H자 형태의 메타 전자파구조를 이용한 발진기는 레이더 시스템의 주파수 합성부에 적용하기 위한 X 대역 내 발진을 형성하였으며 출력 전력은 4.33 dBm, 위상잡음은 100 kHz 옵셋에서 -108 dBc를 얻을 수 있었다.

능동 바이어스 회로로 구현된 저주파 궤환회로를 이용한 발진기의 위상잡음 감소 (Phase Noise Reduction in Oscillator Using a Low-frequency Feedback Circuit Based on Aactive Bias Circuit)

  • 장인봉;양승인
    • 한국전자파학회논문지
    • /
    • 제8권1호
    • /
    • pp.94-99
    • /
    • 1997
  • 발진기의 위상잡음에 영향윤 주는 요인은 여러 가지가 있다. 그러나 발진기의 위상잡음은 주로 캐리어(carrier)와 l/f의 특성을 잦는 DC 근처 저주파 잡음과의 혼합으로 발생되므로, 저주파 플리커 잡음에 의해 지배된다. 본 논문에서는 능동 바이어스 회로로 구현된 저주파 궤환회로를 이용하여 플리커 잡음의 영향을 최소화함으로써 발진기의 위상잡음을 줄이는 기법을 제안하고, DBS 수신기에 사용 가능한 DRO를 제작하였다. 제작된 DRO의 위상잡음을 측정한 갤과 10 kHz 옵셋 주파수에서 약 -92 dBc/Hz로 제안된 방볍이 상당히 효과적임을 확인 하였다

  • PDF

CCSK 변조방식을 사용하는 LPD 시스템을 위한 동기 기법 (Synchronization Scheme for CCSK based LPD Systems)

  • 강동훈;김하은;오왕록
    • 전자공학회논문지
    • /
    • 제52권7호
    • /
    • pp.3-9
    • /
    • 2015
  • 본 논문에서는 LPD (Low Probability of Detection) 특성을 갖는 CCSK (Cyclic Code Shift Keying) 기반의 통신 시스템에서 초기 시간 및 주파수 동기를 획득하기 위한 기법을 제안한다. LPD 통신 시스템은 통신 링크가 의도된 수신기 외에 다른 수신기에서 검파되지 않기 위한 목적으로 설계된 시스템으로 낮은 SNR (Signal-to-Noise Ratio) 영역에서 동작하는 CCSK 변조 기법을 이용하여 구현 가능하다. CCSK 기반의 통신 시스템이 정상적으로 동작하기 위해서는 초기 동기가 수행되어야 하지만 낮은 SNR 영역에서 시간 및 주파수 동기를 추정해야하는 문제점이 있다. 본 논문에서는 LPD 특성을 갖는 CCSK 기반의 통신 시스템에서 반복패턴을 이용한 초기 시간 및 주파수 동기 기법을 제안한다. 제안하는 기법은 낮은 SNR 영역에서 동작이 가능한 장점이 있다.

960MHz Quadrature LC VCO를 이용한 CMOS PLL 주파수 합성기 설계 (Design of a 960MHz CMOS PLL Frequency Synthesizer with Quadrature LC VCO)

  • 김신웅;김영식
    • 대한전자공학회논문지SD
    • /
    • 제46권7호
    • /
    • pp.61-67
    • /
    • 2009
  • 본 논문에서는 0.25-$\mu$m 디지털 CMOS공정으로 제작된 UHF대역 RFID를 위한 무선통신용 쿼드러처(Quadrature) 출력이 가능한 Integer-N방식의 PLL 주파수 합성기를 설계 및 제작하여 측정하였다. Integer-N 방식의 주파수 합성기의 주요 블록인 쿼드러처 전압제어 발진기(Voltage Controeld Oscillator, VCO)와 위상 주파수 검출기(Phase Frequency Detector, PFD), 차지 펌프(Charge Pump, CP)를 설계하고 제작하였다. 전압제어발진기는 우수한 위상노이즈 특성과 저전력 특성을 얻기 위해 LC 공진기를 사용하였으며 전압제어 가변 캐패시터는 P-channel MOSFET의 소스와 드레인 다이오드를 이용하여 설계되었으며 쿼드러처 출력을 위해 두 개의 전압제어발진기를 서로 90도 위상차를 가지도록 설계하였다. 주파수 분주기는 프리스케일러(Pre-scaler)와 아날로그 디바이스사의 칩 ADF4111을 사용하였으며 루프 필터는 3차 RC필터로 설계하여 측정하였다. 측정결과 주파수 합성기의 RF 출력 전력은 50옴 부하에서 -13dBm이고, 위상 잡음은 100KHz offset 주파수에서 -91.33dBc/Hz 이었으며, 동작 주파수영역은 최소 930MHz에서 최대 970MHz이고 고착시간은 약 600$\mu$s이다.

Ka 대역 탐색기용 다기능 초소형 주파수 합성기 (Multi-Function Compact Frequency Synthesizer for Ka Band Seeker)

  • 안세환;이만희;김홍락
    • 한국전자파학회논문지
    • /
    • 제27권10호
    • /
    • pp.926-934
    • /
    • 2016
  • 본 논문에서는 다기능 Ka 대역 탐색기용 초소형 주파수 합성기를 제안하였다. 제작된 주파수 합성기는 다양한 파형생성과 고속의 파형 및 주파수 전환을 위해 DDS를 적용하였고, 소형화를 위해 파형발생 모듈과 주파수 상향 변환 모듈을 통합하여 설계하였다. 본 논문의 주파수 합성기는 저속 및 고속 표적 탐지 추적용 파형 과 고속표적의 정밀 탐지 추적용 파형발생이 가능하고, 주파수 전환 속도 $0.45{\mu}sec$, 1 kHz 오프셋(offset)에서 -93.69 dBc/Hz의 위상잡음이 측정되었고, 이를 $120(width)mm{\times}120(length)mm{\times}22(height)mm$ 크기로 구현하였다.

단일 전송선로의 주파수 동조회로를 이용한 push-push 전압제어 발진기의 설계 및 제작 (A Design of Push-push Voltage Controlled Oscillator using Frequency Tuning Circuit with Single Transmission Line)

  • 류근관;김성찬
    • 전기전자학회논문지
    • /
    • 제16권2호
    • /
    • pp.121-126
    • /
    • 2012
  • 본 논문에서는 전압제어 발진기에서 변형된 구조의 주파수 동조회로를 갖는 push-push 전압제어 유전체 공진 발진기를 설계 및 제작하였다. Push-push 전압제어 유전체 공진 발진기는 중심주파수 16GHz에서 설계되었으며, LTCC (Low Temperature Co-fired Ceramic) 기술 공정의 장점을 이용하여 주파수 동조 회로를 A6 기판의 중간 layer에 삽입하여 설계하였으며 이로 인해 회로의 전체 크기를 줄일 수 있었다. 제작된 push-push 전압제어 유전체 공진 발진기의 측정결과 기본 주파수의 억압특성은 30dBc 이상 특성을 나타내었으며 0~12V의 제어전압 범위에서 0.43MHz의 주파수 튜닝 대역폭을 얻었다. 또한 커리어로부터 100KHz 떨어진 지점에서 -103dBc/Hz의 위상잡음 특성을 나타내었다.

Subharmonic Injection Locking 방법을 이용한 X-Band 주파수 합성기 설계 (The Design of a X-Band Frequency Synthesizer using the Subharmonic Injection Locking method)

  • 김지혜;윤상원
    • 한국전자파학회:학술대회논문집
    • /
    • 한국전자파학회 2003년도 종합학술발표회 논문집 Vol.13 No.1
    • /
    • pp.269-272
    • /
    • 2003
  • A low phase noise frequency synthesizer at X-Band which employs the subharmonic injection locking was designed and tested. The frequency synthesizer consists of two oscillators - master and slave : A 1.75GHz master oscillator made of PLL synthesizer produces 6th harmonic at 10.5GHz, which excites the following 10.5GHz slave oscillator. The realized frequency synthesizer has a 4.5dBm of output power, and a phase noise of -108dBc/Hz at the 100kHz offset frequency.

  • PDF