• 제목/요약/키워드: Line delay

검색결과 790건 처리시간 0.03초

64-위상 출력 클럭을 가지는 125 MHz CMOS 지연 고정 루프 (A 125 MHz CMOS Delay-Locked Loop with 64-phase Output Clock)

  • 이필호;장영찬
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2012년도 추계학술대회
    • /
    • pp.259-262
    • /
    • 2012
  • 본 논문에서는 125 MHz 동작 주파수에서 64개 위상의 클럭을 출력하는 지연 고정 루프 (DLL: delay-locked loop)을 제안한다. 제안된 다중 지연 고정 루프는 delay line의 선형성을 개선하기 위해 $4{\times}8$ matrix 구조의 delay line을 사용한다. CMOS multiplexer와 inverter-based interpolator를 이용하여 $4{\times}8$ matrix 기반의 delay line에서 출력된 32개 위상의 클럭으로부터 64개 위상의 클럭을 생성한다. 또한 DLL에서 harmonic lock을 방지하기 위해 클럭의 duty cycle ratio에 무관한 initial phase locking을 위한 회로가 제안된다. 제안된 지연 고정 루프는 1.8 V의 공급전압을 이용하는 $0.18-{\mu}m$ CMOS 공정에서 설계된다. 시뮬레이션된 DLL은 40 MHz에서 200 MHz의 동작 주파수 범위를 가진다. 125 MHz 동작 주파수에서 최악의 위상 오차와 jitter는 각각 +11/-12 ps와 6.58 ps이다.

  • PDF

Tapped and nested-allpass delay line을 이용한 잔향특성 개선에 관한 연구 (A Study on the improvement of reverberation characteristics using tapped and nested-allpass delay line)

  • 윤재연;박준선;진용옥
    • 방송공학회논문지
    • /
    • 제12권1호
    • /
    • pp.28-40
    • /
    • 2007
  • 본 논문에서는 기존에 제안된 잔향 알고리즘 구조에서 문제점으로 대두된 잔향특성을 개선한 새로운 알고리즘 구조를 제안하였다. 제안된 알고리즘 구조는 초기 잔향을 위하여 탭 지연라인을 사용하여 초기반사음을 충분히 구현하였고, 후기 반사음과 잔향을 위해 nested allpass delay line을 이용하여 잔향 밀도를 높이도록 제안하였다. 실내음향의 파라메터를 추출하여 각 지연 라인의 지연 시간을 설정 및 조절하여 가장 좋은 잔향 효과를 갖도록 계수 값들을 설정하였으며, 제안한 알고리즘을 일반 범용 신호처리기를 이용하여 구현 및 실험 고찰을 통해 기존에 제시된 모델에서의 임펄스성음에 대한 비선형적인 거친 응답과 급격한 음색변화가 감소하여, 고르고 평탄한 잔향 밀도가 향상되어 잔향특성이 개선됨을 관찰하였다.

단락 코일을 사용한 페아라이트 전자 지연선 (A Ferrite filled Electromagnetic Delay Line using Short-Circuited Coils)

  • 이병화;정선호
    • 대한전자공학회논문지
    • /
    • 제3권1호
    • /
    • pp.12-17
    • /
    • 1966
  • 전자 지연선에 대한 보다 깊은 이론적 해석이 본 논문 속에 제시되었고 n=0 mode 동작시 지연선의 특성을 개량하기 위하여 단락 coil을 사용하므로써 위상이 다른 전류가 상호 자속을 상살시키는 현상을 제거하고 결과적으로 단위 길이당 시간 지연을 증가시킬 수 있음을 이론적으로 입증하고 실험에 의하여 확인하였다. 직경이 3"/8이고 길이가 6"인 전자 지연선을 제작한 후 실험한 결과 10 micro sec/m의 시간 지연을 측정할 수 있었다. 이는 Onoda나 Katz가 얻은 결과보다 월등하게 우수하다고 생각한다. 또한 실제 설계자를 돕기 위하여 설계 공식을 집약하여 알기 쉽게 설명하였다.

  • PDF

초고속 OCT응용을 위한 위상변조 광지연단 (Phase Modulation Optical Delay Line for Ultrafast OCT Application)

  • 황대석;이영우
    • 한국정보통신학회논문지
    • /
    • 제9권4호
    • /
    • pp.861-864
    • /
    • 2005
  • 광위상변조기를 이용하여 OCT용 초고속 광지연단을 설계하고 수치해석을 수행하였다. 수치해석은 electro-optic 위상 변조기에 1310nm, 10ps의 펄스폭을 갖는 레이저 광원을 적용하여 수행하였다. 수치해석결과로 500MHz의 변조 주파수일때 19ps의 시간 지연을 얻었으며, 이는 기존의 기계적 검출 방식(수십kHz)의 OCT장치에 비해 1000배이상 빠른 검출이 가능할 것으로 예상된다.

선스펙트럼 쌍의 복원에 의한 잡음억제 기법 (Noise Suppression Method for Restoring Line Spectrum Pair)

  • 최재승
    • 대한전자공학회논문지SP
    • /
    • 제47권4호
    • /
    • pp.112-118
    • /
    • 2010
  • 본 논문에서는 시간지연신경회로망과 주파수영역의 파라미터를 가지는 선스펙트럼 쌍을 사용하여 정규화 방법에 기초한 잡음억제 시스템을 제안한다. 먼저, 시간지연신경회로망은 선형예측분석하여 구해진 잡음이 부가된 음성신호의 선스펙트럼 쌍을 학습시킨다. 그리고 제안한 시스템은 시간지연신경회로망을 학습시킴으로써 배경잡음에 의하여 열화된 잡음이 부가된 음성신호를 강조한다. 따라서 제안한 시간지연신경회로망은 학습에 의하여 잡음이 부가된 선스펙트럼 쌍의 값을 잡음이 부가되기 전의 값으로 복원하여 잡음을 억제한다. 제안한 시스템은 스펙트럼 왜곡율의 평가법을 사용하여 배경잡음에 의하여 열화된 음성 신호에 대하여 효과적인 것을 확인한다.

X-band Microwave Photonic Filter Using Switch-based Fiber-Optic Delay Lines

  • Jung, Byung-Min
    • Current Optics and Photonics
    • /
    • 제2권1호
    • /
    • pp.34-38
    • /
    • 2018
  • An X-band microwave photonic (MWP) filter using switch-based fiber-optic delay lines has been proposed and experimentally demonstrated. It is composed of two electro-optic modulators (EOMs) and $2{\times}2$ optical MEMS-switch-based fiber-optic delay lines. By changing time-delay difference and coefficients of each wavelength signal by using fiber-optic delay lines and an electro-optic modulator, respectively, a bandpass filter or a notch filter can be implemented. For an X-band MWP filter with four channel elements, fiber-optic delay lines with the unit time-delay of 50 ps have been experimentally realized and the frequency responses corresponding to the time-delays has been measured. The measured frequency response error at center frequency and the time-delay difference error were 180 MHz at 10 GHz and 3.2 ps, respectively, when the fiber-optic delay line has the time-delay difference of 50 ps.

시간 측정범위 향상을 위한 펄스 트레인 입력 방식의 field-programmable gate array 기반 시간-디지털 변환기 (Field-Programmable Gate Array-based Time-to-Digital Converter using Pulse-train Input Method for Large Dynamic Range)

  • 김도형;임한상
    • 전자공학회논문지
    • /
    • 제52권6호
    • /
    • pp.137-143
    • /
    • 2015
  • Field-programmable gate array (FPGA) 기반 시간-디지털 변환기 (time-to-digital converter: TDC)는 구조가 단순하고, 빠른 변환속도를 갖는 딜레이 라인 (delay-line) 방식을 주로 사용한다. 하지만 딜레이 라인 방식 TDC의 시간 측정범위를 늘리기 위해서는 딜레이 라인의 길이가 길어지므로 사용되는 소자가 많아지고, 비선형성으로 인한 오차가 증가하는 단점이 있다. 따라서 본 논문은 동일한 길이의 딜레이 라인에 펄스 트레인 (pulse-train)을 입력하여 시간 측정범위를 향상시키고, 리소스를 효율적으로 사용하는 방식을 제안한다. 펄스 트레인 입력 방식의 TDC는 긴 시간을 측정하기 위하여 시작신호의 입력과 동시에 4-천이 (transition) 펄스 트레인이 딜레이 라인에 입력된다. 그리고 동기회로 (synchronizer) 대신 천이 상태 검출부를 설계하여 중지신호 입력 시 사용된 천이를 판별하고, 준안정 상태 (meta-stable state)를 피하면서 딜레이 라인의 길이를 줄이는 구조를 갖는다. 제안한 TDC는 72개의 딜레이 셀 (delay cell)을 사용하였고, 파인부 (fine interpolator)의 성능 측정 결과, 시간 측정범위는 5070 ps, 평균 분해능은 20.53 ps, 최대 비선형성은 1.46 LSB였으며, 시간 측정범위는 계단 (step) 파형을 입력신호로 사용하는 기존 방식 대비 약 343 % 향상되었다.

제약조건이 필요없는 격자형 광섬유필터의 설계법 (A design method for optical fiber filter of lattice structure without constraints)

  • 이채욱;문병현
    • 전자공학회논문지B
    • /
    • 제33B권12호
    • /
    • pp.31-44
    • /
    • 1996
  • Since optical delay line signal processing which utilizes optical fiber as delay line elements can provide high speed and broadband signal processing, the optical delay line signal processing has numerous applications. Recently, many research papers which optical delay line signal processing techniques are being applied to OCDMA are published. The author has published paper on the design method for optical fiber filters of lattice structure. However, the previous design method does not realize the transfer function all the time. It can be realized with constraints. In this paper, we propose the design method that can realize the transfer function all the time without any constraints for the optical fiber filter of lattice structure.

  • PDF

32 위상의 출력 클럭을 가지는 125 MHz CMOS 지연 고정 루프 (A 125 MHz CMOS Delay-Locked Loop with 32-phase Output Clock)

  • 이광훈;장영찬
    • 한국정보통신학회논문지
    • /
    • 제17권1호
    • /
    • pp.137-144
    • /
    • 2013
  • 125 MHz 동작 주파수에서 32개의 다중 위상의 클럭을 출력하는 지연 고정 루프(DLL: delay-locked loop)를 제안한다. 제안된 다중 위상 지연 고정루프는 delay line의 differential non-linearity (DNL)를 개선하기 위해 $4{\times}8$ matrix 구조의 delay line을 사용한다. 또한, $4{\times}8$ matrix delay line 입력 단의 네 지점에 공급되는 클럭의 위상을 보정함으로써 제안하는 지연 고정 루프의 integral non-linearity (INL)을 개선한다. 제안된 지연 고정 루프는 1.2 V의 공급전압을 이용하는 $0.11-{\mu}m$ CMOS 공정에서 제작하였다. 제작된 지연 고정 루프는 40 MHz에서 280 MHz의 동작 주파수 범위를 가지며, 125 MHz 동작 주파수에서 측정된 DNL과 INL은 각각 +0.14/-0.496 LSB, +0.46/-0.404 LSB이다. 입력 클럭의 peak-to-peak jitter가 12.9 ps일 때 출력 클럭의 측정된 peak-to-peak jitter는 30 ps이다. 제작된 고정 지연 루프의 면적과 전력 소모는 각각 $480{\times}550{\mu}m^2$과 9.6 mW이다.

서울메트로 2호선에서 승객폭주 영향에 대한 연구 (A Study of Overcrowding Effects on Seoul Metro Line 2)

  • 곽윤봉;이종우;김두겸;고영환
    • 한국철도학회:학술대회논문집
    • /
    • 한국철도학회 2011년도 정기총회 및 추계학술대회 논문집
    • /
    • pp.1960-1965
    • /
    • 2011
  • Train operations run trains to well-scheduled time table and the ideal case would be to have the trains running exactly as scheduled. The train delay resulted from the overcrowding takes place frequently in Seoul metro line 2, and doesn't keep the predefined headway. It requires to analyze the train delay caused from the overcrowding. In this paper we modeled, simulated, and analyzed the delay to disclose the effects in the line 2 operation. The modeling consists of trains entering into the line, running on the line and exiting from the line. The simulation carries out with statistical perturbation and analyzes the disturbance.

  • PDF