• 제목/요약/키워드: High Power RF Filter

검색결과 54건 처리시간 0.04초

마이크로파 전력전송시스템의 프로토타입 설계 및 구현 (A Design and Implementation of a Prototype Microwave Power Transmission System)

  • 박민우;박진우;백승진;구자경;임종식;안달
    • 한국산학기술학회논문지
    • /
    • 제10권9호
    • /
    • pp.2227-2235
    • /
    • 2009
  • 본 논문에서는 마이크로파를 이용하는 무선 전력전송시스템의 간단한 구성과 측정한 동작 특성을 제시한다. 마이크로파 전력전송시스템은 건물 안, 회의실과 같은 좁은 공간내에서 저전력을 이동 단말 기기에 공급하는 것을 목표로 한다. 실험실 수준에서 프로토타입 시스템의 제작 및 측정이 용이하도록 각 구성 회로 소자들을 직접 설계 및 제작, 측정하였는데, 마이크로파 발진기, 고출력증폭기, 마이크로스트립 패치 안테나, 저역통과여파기, 검파 및 정류회로이다. 마이크로파 무선전력전송 시스템은 중심주파수 2.4GHz에서 고정 전력 29.3dBm을 생성하여 전송하고, 수신측 패치 안테나를 수신한 전력을 정류기를 통해서 DC 전력으로 변환한다. 두 안테나간 이격 거리에 따라 측정되는 DC 전압값의 차이를 제시하고, 각 거리별로 수신측에 전달되는 DC전력량이 서로 다름을 측정값으로 제시한다.

E-대역 상/하향 주파수 변환기용 소형 MMIC 단일 평형 다이오드 혼합기 (An E-Band Compact MMIC Single Balanced Diode Mixer for an Up/Down Frequency Converter)

  • 정진철;염인복
    • 한국전자파학회논문지
    • /
    • 제22권5호
    • /
    • pp.538-544
    • /
    • 2011
  • 본 논문에서는 0.1 ${\mu}M$ GaAs p-HEMT 상용 공정을 이용한 E-대역 상/하향 주파수 변환기용 소형 MMIC 단일 평형 다이오드 혼합기를 개발하였다. 본 혼합기에는 LO 발룬을 포함하며 우수한 RF 특성의 Marchand 발룬을 사용하였다. RF 포트와 IF 포트에서는 고역 통과 필터와 저역 통과 필터를 각각 사용하여 포트별 격리도를 향상시켰다. 0.58 $mm^2$(0.85 mm${\times}$0.68 mm) 칩 크기의 매우 소형으로 제작된 단일 평형 다이오드 혼합기의 측정 결과, 71~86 GHz 주파수 범위에서 10 dBm LO 입력에 대해 삽입 손실이 8~12 dB이고, 입력 P1dB가 1~5 dBm의 결과를 보였다.

Design for the Low If Resistive FET Mixer for the 4-Ch DBF Receiver

  • Ko, Jee-Won;Min, Kyeong-Sik;Arai, Hiroyuki
    • Journal of electromagnetic engineering and science
    • /
    • 제2권2호
    • /
    • pp.117-123
    • /
    • 2002
  • This paper describes the design for the resistive FET mixer with low If for the 4-Ch DBF(Digital Beam Forming) receiver This DBF receiver based on the direct conversion method is generally suitable for high-speed wireless mobile communications. A radio frequency(RF), a local oscillator(LO) and an intermediate frequency(If) considered in this research are 2.09 GHz, 2.08 CHz and 10 MHz, respectively. This mixer is composed of band pass filter, a low pass filter and a DC bias circuit. Super low noise HJ FET of NE3210S01 is considered in design. The RE input power, LO input power and Vcs are used -10 dBm, 6 dBm and -0.4 V, respectively. In the 4-Ch resistive FET mixer, the measured If and harmonic components of 10 MHe, 20 MHz and 2.087 CHz are about -19.2 dBm, -66 dBm and -48 dBm, respectively The If output power observed at each channel of 10 MHz is about -19.2 dBm and it is higher 28.8 dBm than the maximum harmonic component of 2.087 CHz. Each If output spectrum of the 4-Ch is observed almost same value and it shows a good agreement with the prediction.

900 MHz 대역 RFID 리더용 RF 트랜시버 설계 및 제작 (Fabrication of RFID Reader RF Transceiver for 900 MHz Bandwidth)

  • 김보준;김창우;김남윤;김영기
    • 한국통신학회논문지
    • /
    • 제31권1A호
    • /
    • pp.58-64
    • /
    • 2006
  • 900 MHz 대역의 ISO-18000-6B형 표준의 수동형 RFID 리더용 트랜시버를 개발하였다. 송신부의 ASK 변조회로는 GaAs SPST 스위치를 이용하여 고속 저전력 변조 회로로 구성하였으며, 수신부에서는 이중 평형 믹서와 비교기를 이용하여 복조회로를 구성하였다. LO 신호에 대한 우수 고조파 성분들을 억압하고 수신기의 선형성을 향상시키기 위하여 연산 증폭기를 이용한 복조회로와 전압 플로워 및 비교기를 사용하여 회로의 복잡성을 개선하였다. 개발된 트랜시버는 $900{\sim}916\;MHz$ 대역에서 6 dBi의 상용 안테나를 사용하여 5 m의 인식 거리를 얻었다.

A 0.13 ${\mu}m$ CMOS UWB RF Transmitter with an On-Chip T/R Switch

  • Kim, Chang-Wan;Duong, Quoc-Hoang;Lee, Seung-Sik;Lee, Sang-Gug
    • ETRI Journal
    • /
    • 제30권4호
    • /
    • pp.526-534
    • /
    • 2008
  • This paper presents a fully integrated 0.13 ${\mu}m$ CMOS MB-OFDM UWB transmitter chain (mode 1). The proposed transmitter consists of a low-pass filter, a variable gain amplifier, a voltage-to-current converter, an I/Q up-mixer, a differential-to-single-ended converter, a driver amplifier, and a transmit/receive (T/R) switch. The proposed T/R switch shows an insertion loss of less than 1.5 dB and a Tx/Rx port isolation of more than 27 dB over a 3 GHz to 5 GHz frequency range. All RF/analog circuits have been designed to achieve high linearity and wide bandwidth. The proposed transmitter is implemented using IBM 0.13 ${\mu}m$ CMOS technology. The fabricated transmitter shows a -3 dB bandwidth of 550 MHz at each sub-band center frequency with gain flatness less than 1.5 dB. It also shows a power gain of 0.5 dB, a maximum output power level of 0 dBm, and output IP3 of +9.3 dBm. It consumes a total of 54 mA from a 1.5 V supply.

  • PDF

무선 중계기에서의 Dual NLMS 방식 궤한 간섭 제거 방법 (Dual NLMS Type Feedback Interference Cancellation Method in RF Repeater System)

  • 박원진;박용서;홍인기
    • 한국통신학회논문지
    • /
    • 제36권2A호
    • /
    • pp.91-99
    • /
    • 2011
  • 이동 통신 시스템에서 음영 지역의 셀 커버리지를 확보하기 위하여 다양한 종류의 중계기가 사용되고 있다. 그러나 일반적인 무선 중계기는 송 수신 안테나 간의 궤환신호로 인한 발진 문제 때문에 고출력 옥외 중계기로 상용하기 어렵다. 궤환 간섭제거 중계기는 디지털 적응필터를 이용하여 송 수신 안테나 간의 궤환신호를 제거하여 발진을 방지한다. 본 논문에서는 dual NLMS(Normalized Least Mean Square) 알고리듬을 제안하며, 궤환 채널의 도플러 주파수 추정을 통하여 적응필터의 스텝 사이즈를 결정한다. 시불변 채널 및 다중 경로 페이딩 채널 환경에서 제안하는 알고리듬의 성능을 분석하고 모의 실험을 통하여 검증한다.

A Dual-Mode 2.4-GHz CMOS Transceiver for High-Rate Bluetooth Systems

  • Hyun, Seok-Bong;Tak, Geum-Young;Kim, Sun-Hee;Kim, Byung-Jo;Ko, Jin-Ho;Park, Seong-Su
    • ETRI Journal
    • /
    • 제26권3호
    • /
    • pp.229-240
    • /
    • 2004
  • This paper reports on our development of a dual-mode transceiver for a CMOS high-rate Bluetooth system-onchip solution. The transceiver includes most of the radio building blocks such as an active complex filter, a Gaussian frequency shift keying (GFSK) demodulator, a variable gain amplifier (VGA), a dc offset cancellation circuit, a quadrature local oscillator (LO) generator, and an RF front-end. It is designed for both the normal-rate Bluetooth with an instantaneous bit rate of 1 Mb/s and the high-rate Bluetooth of up to 12 Mb/s. The receiver employs a dualconversion combined with a baseband dual-path architecture for resolving many problems such as flicker noise, dc offset, and power consumption of the dual-mode system. The transceiver requires none of the external image-rejection and intermediate frequency (IF) channel filters by using an LO of 1.6 GHz and the fifth order onchip filters. The chip is fabricated on a $6.5-mm^{2}$ die using a standard $0.25-{\mu}m$ CMOS technology. Experimental results show an in-band image-rejection ratio of 40 dB, an IIP3 of -5 dBm, and a sensitivity of -77 dBm for the Bluetooth mode when the losses from the external components are compensated. It consumes 42 mA in receive ${\pi}/4-diffrential$ quadrature phase-shift keying $({\pi}/4-DQPSK)$ mode of 8 Mb/s, 35 mA in receive GFSK mode of 1 Mb/s, and 32 mA in transmit mode from a 2.5-V supply. These results indicate that the architecture and circuits are adaptable to the implementation of a low-cost, multi-mode, high-speed wireless personal area network.

  • PDF

10-Gbit/s Wireless Communication System at 300 GHz

  • Chung, Tae Jin;Lee, Won-Hui
    • ETRI Journal
    • /
    • 제35권3호
    • /
    • pp.386-396
    • /
    • 2013
  • A 10-Gbit/s wireless communication system operating at a carrier frequency of 300 GHz is presented. The modulation scheme is amplitude shift keying in incoherent mode with a high intermediate frequency (IF) of 30 GHz and a bandwidth of 20 GHz for transmitting a 10-Gbit/s baseband (BB) data signal. A single sideband transmission is implemented using a waveguide-tapered 270-GHz high-pass filter with a lower sideband rejection of around 60 dB. This paper presents an all-electronic design of a terahertz communication system, including the major modules of the BB and IF band as well as the RF modules. The wireless link shows that, aided by a clock and data recovery circuit, it can receive $2^7$-1 pseudorandom binary sequence data without error at up to 10 Gbit/s for over 1.2 m using collimating lenses, where the transmitted power is 10 ${\mu}W$.

Software Defined Radio를 위한 I/Q 부정합 보정 기능을 갖는 이중 대역 Six-Port 직접변환 수신기 (Dual-Band Six-Port Direct Conversion Receiver with I/Q Mismatch Calibration Scheme for Software Defined Radio)

  • 문성모;박동훈;유종원;이문규
    • 한국전자파학회논문지
    • /
    • 제21권6호
    • /
    • pp.651-659
    • /
    • 2010
  • 본 논문에서는 software defined radio(SDR) 기반의 고속의 다중 모드, 다중 대역을 위한 새로운 six-port 직접변환 수신기를 제안한다. 설계한 수신기는 2개의 CMOS four-port BPSK 수신기와 직교 LO 신호 발생을 위한 이중 대역 1단 polyphase 필터로 구성되어 있다. 0.18 ${\mu}m$ CMOS 공정을 이용하여 마이크로파 대역에서 처음으로 개발한 four-port 수신기는 두 개의 능동 결합기, 능동 발룬, 두 개의 전력 검출기 및 아날로그 디코더로 구현되어 있다. 제안한 polyphase 필터는 type-I 구조를 선택하였으며, LO 신호의 전력 손실을 줄이기 위하여 1단으로 구현 하였고, 커패시터를 사용하는 것 대신하여 LC 공진구조를 적용하여 이중 대역 동작을 구현하였다. 제안한 sixport 수신기의 RF 가용범위를 확장하기 위하여, six-port junction과 전력 검출기에 I/Q 위상 및 크기를 보정하는 회로를 추가하였다. 제안한 회로에서 위상과 크기 부정합의 보정 범위는 각각 8도와 14 dB이다. 제작한 six-port 수신기는 이중 대역인 900 MHz와 2.4 GHz 대역에서 M-QAM, M-PSK의 40 Msps의 변조 신호를 성공적으로 복조하였다.

위치 기반 시스템을 위한 CMOS IR-UWB RFIC (A CMOS IR-UWB RFIC for Location Based Systems)

  • 이중무;박명철;어윤성
    • 전자공학회논문지
    • /
    • 제52권12호
    • /
    • pp.67-73
    • /
    • 2015
  • 본 논문에서는 근거리 위치 기반 시스템을 위한 3 - 5 GHz IR-UWB(impulse radio-ultra wide band) RFIC를 제안한다. 수신기의 구조는 에너지 검출 방식으로 설계되었고, 고속 sampling을 하기 위해서 4 bit ADC 와 DLL(delay locked loop) 을 이용하여 equivalent-time sampling 기술을 사용하도록 설계되었다. 송신기는 저전력의 디지털 UWB impulse generator 를 설계하였다. 설계된 IR-UWB RFIC 는 CMOS $0.18{\mu}m$ 공정을 이용하여 제작되었다. 측정된 수신기의 감도는 -85.7 dBm 이며, 송신기와 수신기는 1.8 V 전원 전압에서 각각 32 mA 와 25.5 mA 의 전류를 소모한다.