• 제목/요약/키워드: Harmonics suppression

검색결과 88건 처리시간 0.025초

고조파 저감과 입력역률 개선을 위한 전력용 능동필터의 설계 (The Design of Active Power Filter with the Performance of Harmonic Suppression and Input Power Factor Correction)

  • 박해원;최성관;김호;김병진;전희종
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2000년도 추계학술대회 논문집 학회본부 B
    • /
    • pp.375-377
    • /
    • 2000
  • In this paper, voltage controlled APF(Active Power Filter) is introduced to improve power factor and reduce harmonic generated from nonlinear load. The voltage controlled APF which is consisted of inverter and passive filter operates with nonlinear load simultaneously. According to the results of simulation, it is proved that the proposed system has the performance of improving power factor and reducing harmonics.

  • PDF

A Load Compensator Based on One-Cycle Control with Plug-In Repetitive Control

  • Hu, Jian;Sun, Zhaohui;Ma, Hao;Chen, Guozhu
    • Journal of Power Electronics
    • /
    • 제15권2호
    • /
    • pp.443-454
    • /
    • 2015
  • This study proposes a novel one-cycle control scheme with a plug-in repetitive controller for load compensator. The novelty of this scheme lies in the combination of high dynamics and the simplicity of a one-cycle controller and good steady-state harmonic suppression ability of the repetitive controller. In addition, the proposed scheme can reduce the effect of the harmonics in phase voltage for the existence of the repetitive controller. Finally, experimental results on a three-phase, four-wire, three-level load compensator are reported to validate the effectiveness of the proposed control scheme.

고조파 억제 필터를 이용한 무선전력전송 고이득 고효율 DC-AC 변환회로 (Wireless Power Transmission High-gain High-Efficiency DC-AC Converter Using Harmonic Suppression Filter)

  • 황현욱;최재원;서철헌
    • 대한전자공학회논문지TC
    • /
    • 제49권2호
    • /
    • pp.72-75
    • /
    • 2012
  • 본 논문에서는 무선전력전송을 위한 고효율 DC-AC 변환 회로를 구현하였다. DC-AC 변환 회로는 발진기와 전력증폭기를 결합시켜 구현하였다. 전력증폭기의 전력 효율은 무선전력전송 송신 시스템의 효율에 크게 영향을 주기 때문에 Class-E 증폭구조를 이용하여 고효율 전력증폭기를 구현하였다. 또한, 전력증폭기의 입력 단에 연결되는 발진기의 출력 전력이 작기 때문에 높은 출력의 DC-AC 변환 회로를 구현하기 위하여 구동 증폭기를 이용한 고이득 이단 전력증폭기를 구현하였다. 고이득 고효율 이단 Class-E 전력증폭기의 입력 단에 발진기를 연결하여 고효율 DC-AC 변환 회로를 구현하였다. 13.56MHz의 2차, 3차 고조파 성분을 억제하기 위해 이중대역 저지 필터를 설계하여 결합하였다. DC-AC 변환 회로의 출력 전력과 변환 효율은 13.56 MHz에서 40 dBm과 80.2 %이다.

평행 결합 Mushroom 구조를 이용한 대역 통과 여파기의 고조파 성분 억제 (Suppression of Harmonic Passband of Bandpass Filters(BPFs) Using Parallel-Coupled Mushroom Structure)

  • 이재곤;이정해
    • 한국전자파학회논문지
    • /
    • 제18권2호
    • /
    • pp.118-125
    • /
    • 2007
  • 본 논문에서는 평행 결합 버섯 구조를 이용하여 대역 통과 필터의 고조파 성분을 제거하였다. Double positive(DPS)전송 선로인 마이크로스트립 라인과double negative(DNG)전송 선로인 버섯 구조 사이에서는 격리된 마이크로스트립 라인과 버섯 구조의 교차되는 분산 곡선 주파수 대역에서 강한 결합이 복소 전파 상수로 인해서 발생한다. 교차되는 분산 곡선 주파수에서 강한 결합으로 인하여 전파가 전파를 하지 못하기 때문에 이와 같은 구조는 대역 저지 필터로 이용할 수 있는 것이다. 제안된 대역 저지 필터는 공진기를 이용한 형태가 아니라 평행 결합 전송 선로를 이용하였기 때문에 넓은 대역폭을 가지고 DPS와 DNG 전송 선로 사이의 강한 결합으로 인해서 소형화에 유리하다는 장점을 가지고 있다. 본 논문에서는 중심 주파수 4 GHz, 3 dB fractional 대역폭은 40%인 평행 결합 대역 저지 필터를 설계하였고, 이를 두 가지 종류의 대역 통과 필터의 고조파 모드를 억제하는데 이용하였다.

7 GHz 대역 100 mW 주파수 3체배기의 제작 (Design of 100mW Frequency Tripler Operating at 7 GHz)

  • 노희정;주재현;구경헌
    • 한국항행학회논문지
    • /
    • 제14권1호
    • /
    • pp.20-26
    • /
    • 2010
  • 본 논문에서는 PHEMT 소자를 이용하여 100mW급 중전력 주파수 3체배기를 설계하였다. 이 주파수 3체배기는 목적하는 주파수 7.2 GHz를 얻기 위하여 2.4 GHz 입력주파수를 정수 체배하여, 3차 고조파를 발생시키는 비선형 소자를 이용하였다. 이 3체배기는 로드-풀 시뮬레이션을 이용하여 설계하였고 출력단에서 기본파와 2차 고조파를 억압하기 위하여 노치필터를 이용하였다. 설계된 3체배기는 출력전력이 21 dBm, 체배 이득이 6 dB이며 기본파는 약 20 dBc, 2차고조파는 약 30 dBc의 고조파억압특성을 나타내었다.

A Resonant Characteristics Analysis and Suppression Strategy for Multiple Parallel Grid-connected Inverters with LCL Filter

  • Sun, Jian-jun;Hu, Wei;Zhou, Hui;Jiang, Yi-ming;Zha, Xiao-ming
    • Journal of Power Electronics
    • /
    • 제16권4호
    • /
    • pp.1483-1493
    • /
    • 2016
  • Multiple parallel inverters have multiple resonant frequencies that are influenced by many factors. This often results in stability and power quality problems. This paper develops a multiple input multiple output model of grid-connected inverter systems using a closed-loop transfer function. The influence factors of the resonant characteristics are analyzed with the developed model. The analysis results show that the resonant frequency is closely related to the number, type and composition ratio of the parallel inverters. To suppress resonance, a scheme based on virtual impedance is presented, where the virtual impedance is emulated in the vicinity of the resonance frequency. The proposed scheme needs one inverter with virtual impedance control, which reduces the design complexity of the other inverter controllers. Simulation and experimental tests are carried out on two single phase converter-based setups. The results validate the correctness of the model, the analytical results and the resonant suppressing scheme.

디지탈 직접 주파수 합성기를 이용한 16-QAM 변조기 설계 (A Design of 16-QAM Modulator by use of Direct Digital Frequency Synthesizer)

  • 유상범;유흥균
    • 한국음향학회지
    • /
    • 제18권5호
    • /
    • pp.52-57
    • /
    • 1999
  • 고속 데이타를 전송하기 위하여 높은 스펙트럼 효율의 QAM 변조기를 설계하는 것은 매우 중요하다. 본 논문에서는 대표적인 16-QAM 변조기를 직접 디지탈 주파수 합성기(DDFS)를 응용하여 설계하였다. 직접 디지탈 주파수 합성기는 외부 주파수 설정에 의해 디지탈 방식으로 원하는 주파수의 정현파를 출력한다. 발생되는 위상 증가 값을 제어하여 정확한 위상변조를 할 수 있으며, 진폭 성분의 변화는 D/A 컨버터의 출력에서 발생하는 진폭을 변화시켜 진폭 변조하여, 전체적인 QAM 변조기를 설계한다. glitch와 같은 고조파 성분의 억제를 위하여 DDFS를 이중구조 형태로 설계하여 개선된 출력파형을 확인하였다. 회로 설계는 P-SPICE를 사용하였다. 아날로그 디지탈 혼합모드로 시뮬레이션하여 16-QAM 변조 파형을 확인하였고, 출력 데이터의 성상도를 출력하여 설계되어진 결과를 확인하였다.

  • PDF

전자레인지용 LLC 공진형 인버터의 입력전류 고조파 억제 (Harmonic Suppression of the Input Current in Microwave Oven Using LLC Resonant Inverter)

  • 강계룡;김흥근;차헌녕
    • 전력전자학회논문지
    • /
    • 제23권3호
    • /
    • pp.225-230
    • /
    • 2018
  • This paper proposes a parametric design of an LLC resonant inverter used for a microwave oven. To improve the harmonic performance of the microwave oven, a current controller with a variable PI gain is proposed. Due to the recent strengthening of harmonics regulations, inverter control technology for microwave ovens is now required to satisfy harmonic performance. In an LLC resonant inverter, the voltage gain varies remarkably depending on the magnetron voltage, output power, and input voltage. To satisfy harmonic performance, a controller that can maintain operation in the zero-voltage switching (ZVS) region and control changes in voltage gain is required. The modified design of the LLC resonant inverter ensures ZVS operation even when the magnetron is heated. Application of the variable current controller improves harmonic control according to the instantaneous gain curve change. The validity of the proposed power control with a variable current controller is verified by experiments with a 1200 W microwave oven.

24GHz 대역 국부발진기용 주파수 체배기 설계 및 제작 (Design and Fabrication of the Frequency Doubler for 24GHz Local Oscillator)

  • 서곤;김장구;한석균;박창현;최병하
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2003년도 추계종합학술대회
    • /
    • pp.411-415
    • /
    • 2003
  • 본 논문에서는 고주파 특성이 우수한 NEC사의 ne71300-N MESFET를 이용하여 24GHz 대역 국부 발진기용 주파수 체배기를 설계 및 제작하였다. 멀티하모닉 로드 풀 시뮬레이션을 통하여 최적의 고조파 소스ㆍ부하 임피던스를 선택하였다. 리플렉터를 이용하여 변환 이득을 개선할 수 있었고, 대역 저지필터를 이용하여 기본파와 3차 고조파 성분을 억제하였다. 측정한 결과 0dBm의 입력신호에ㆍ대해 출력주파수인 24GHz에서의 출력 전력은 -3.776dBm이고, 변환 이득은 0.736dB, 41.064dBc의 고조파 억압 특성을 얻었다.

  • PDF

리플렉터 형태의 K-대역 주파수 체배기 구현에 관한 연구 (A Study on Design of Reflector Type Frequency Doubler in K-Band)

  • 한석균;최병하
    • 한국항해항만학회지
    • /
    • 제28권1호
    • /
    • pp.37-41
    • /
    • 2004
  • 본 논문에서는 고주파 특성이 우수한 NEC사의 ne71300-N MESFET를 이용하여 24GHz 대역 국부발진기용 주파수 체배기를 설계 및 제작하였다. 멀티하모닉 로드 풀 시뮬레이션을 통하여 최적의 고조파 소스ㆍ부하 임피던스를 선택하였다. 리플렉터를 이용하여 변환 이득을 개선할 수 있었고, 대역저지필터를 이용하여 기본파와 3차 고조파 성분을 억제하였다. 측정한 결과 0 dBm의 입력신호에 대해 출력주파수인 24Ghz에서의 출력 전력은 -3.776dBm이고, 변환 이득은 0.736 dBm, 41.064 dBc의 높은 고조파 억압 특성을 얻었다.