• 제목/요약/키워드: Hardware co-simulation

검색결과 69건 처리시간 0.036초

Hardware Software Co-Simulation of the Multiple Image Encryption Technique Using the Xilinx System Generator

  • Panduranga, H.T.;Naveen, Kumar S.K.;Sharath, Kumar H.S.
    • Journal of Information Processing Systems
    • /
    • 제9권3호
    • /
    • pp.499-510
    • /
    • 2013
  • Hardware-Software co-simulation of a multiple image encryption technique shall be described in this paper. Our proposed multiple image encryption technique is based on the Latin Square Image Cipher (LSIC). First, a carrier image that is based on the Latin Square is generated by using 256-bits of length key. The XOR operation is applied between an input image and the Latin Square Image to generate an encrypted image. Then, the XOR operation is applied between the encrypted image and the second input image to encrypt the second image. This process is continues until the nth input image is encrypted. We achieved hardware co-simulation of the proposed multiple image encryption technique by using the Xilinx System Generator (XSG). This encryption technique is modeled using Simulink and XSG Block set and synthesized onto Virtex 2 pro FPGA device. We validated our proposed technique by using the hardware software co-simulation method.

컴퓨터 시뮬레이션과 실규모 하드웨어시뮬레이터를 이용한 계통연계 풍력발전의 응동특성 분석 (Dynamic Interaction Analysis of Interconnected Wind Power Generator using Computer Simulation and Real-Size Hardware Simulator)

  • 윤동진;한병문;최영도;전영수;정병창;정용호
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2009년도 제40회 하계학술대회
    • /
    • pp.1047_1048
    • /
    • 2009
  • This paper describes comparative analysis results about the dynamic interaction of interconnected wind power system using the actual-size hardware simulator and the simulation model with PSCAD/EMTDC. The hardware simulator, which is composed of 2.0MVA induction motor with drive system and 1.5MW doubly-fed induction generator, was built and tested in Go-Chang Test Site of KEPCO for analyzing the dynamic interaction with the interconnected distribution system. The operation of hardware simulator was verified through comparative analysis between experimental results and simulation results obtained by simulation model with PSCAD/EMTDC. The developed hardware simulator and simulation model could be effectively used for analyzing the dynamic interaction, which has various phenomena depending on the wind variation and the network state of interconnected power system.

  • PDF

Hardware Co-Simulation of an Adaptive Field Oriented Control of Induction Motor

  • Kabache, Nadir;Moulahoum, Samir;Houassine, Hamza
    • Journal of international Conference on Electrical Machines and Systems
    • /
    • 제3권2호
    • /
    • pp.110-115
    • /
    • 2014
  • The reconfigurability of FPGA devices allows designers to evaluate, test and validate a new control algorithm; a new component or prototypes without damaged the real system with the so-called hardware co-simulation. The present paper uses the Xilinx System Generator (XSG) environment to establish and validate a new nonlinear estimator for the rotor time constant inverse that will be exploited to improve the indirect rotor field control of induction motor.

224비트 ECDSA 하드웨어 시간 시뮬레이션을 위한 테스트벡터 생성기 (Test Vector Generator of timing simulation for 224-bit ECDSA hardware)

  • 김태훈;정석원
    • 사물인터넷융복합논문지
    • /
    • 제1권1호
    • /
    • pp.33-38
    • /
    • 2015
  • 하드웨어는 다양한 구조로 개발되고, 모듈들에 대한 시간 시뮬레이션을 할 때 각 클럭 사이클에 사용되는 변수들의 값을 확인할 필요가 있다. 본 논문은 224비트 ECDSA 하드웨어를 개발하면서 하드웨어 모듈의 시간 시뮬레이션을 위한 테스트 벡터를 제공하는 소프트웨어 생성기를 소개한다. 테스트 벡터는 GUI 형태와 텍스트 파일 형태로 제공된다.

DSP를 이용한 디지털 보호 계전기의 시뮬레이터에 관한 연구 (A Study on Development of Digital Protective Relay Simulator using Digital Signal Processor)

  • 이종주;정호성;박철원;신명철;안태풍;고인석
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2001년도 하계학술대회 논문집 A
    • /
    • pp.237-239
    • /
    • 2001
  • This paper describes the digital relay simulator system using digital signal processor. The simulator system has two parts, one is software and the other is hardware part. The simulation software has variety calculation engines ; EMTP simulation data file conversion, user define simulation data generation, sequence data generation, data analysis engines. etc, these are designed upon GUI. And simulator software provides easy control interface for users, the simulator software performs on every MS Windows OS. The simulator hardware design uses 32bit floating point DSP(TMS320C32) architecture to achieve flexibility and high speed operation.

  • PDF

CORDIC을 이용한 OFDM 시스템의 주파수 옵셋 제거 회로의 FPGA 구현 (FPGA Implementation of Frequency Offset Cancel Circuit using CORDIC in OFDM)

  • 변건식
    • 한국정보통신학회논문지
    • /
    • 제12권5호
    • /
    • pp.906-911
    • /
    • 2008
  • 본 논문은 OFDM 시스템에서 주파수 옵셋을 제거하기 위한 회로를 CORDIC 알고리듬을 이용하여 Simulink 모델로 설계하여 성능을 평가하고, 이를 FPGA로 구현하기 위해 Xilinx의 System Generator 모델로 설계 구현하여 성능을 비교 평가한 것이다. 모의 실험 결과, Simulink 설계 결과와 System Generator 설계 결과 모두 옵셋 주파수가 $10^5MHz$ 이하일 때, CORDIC을 사용하였을 때의 성능이 우수함을 확인하였으며, 또한 구현한 FPGA의 성능을 평가하기 위해 Hardware Co-simulation 과정을 통해 Xilinx Spartan3 xc3s1000 fg676-4 Target Device에 로딩하고, 타이밍 해석과 resource량도 확인함으로서 성능을 검증하였다.

대형급 탐색용 무인잠수정 복합항법 성능 분석을 위한 항법 HILS 시스템 개발 (Development of Navigation HILS System for Integrated Navigation Performance Analysis of Large Diameter Unmanned Underwater Vehicle (LDUUV))

  • 유태석;김문환;황종현;윤선일
    • 한국해양공학회지
    • /
    • 제30권5호
    • /
    • pp.367-373
    • /
    • 2016
  • This paper describes the development of a navigation HILS (hardware in the loop simulation) system for an integrated navigation performance analysis of a large diameter unmanned underwater vehicle (LDUUV). The HILS system was used for the performance analysis of the LDUUV. When a conventional HILS system is used, it is not possible to calculate the velocity and position using an inertial navigation system (INS). To cope with this problem, an external acceleration was generated. To evaluate the proposed method, we compare the results of a Monte Carlo simulation and navigation HILS experiment.

COSIM(HARDWARE-SOFTWARE COSIMULATOR): JAVABEANS-BASED TOOL FOR WEB APPLICATIONS

  • Lee, Kangsun;Jaeho Jung;Youngsuk Hwang
    • 한국시뮬레이션학회:학술대회논문집
    • /
    • 한국시뮬레이션학회 2001년도 The Seoul International Simulation Conference
    • /
    • pp.354-358
    • /
    • 2001
  • Cosim (Hardware and Software Co-Simulator) is a JavaBeans-based simulation tool fur validating systems architecture and estimating performance of web applications. Cosim has four components: Modeler, Translator, Engine and Scenario. Users start from Modeler to describe systems architecture in UML(Unified Modeling Language) deployment diagram, and then specify hardware & software performance parameters such as execution delay, network topology, and frame size. All information specified on Modeler are sent to Translator, and then automatically converted to Java programs. Scenario is responsible to run the Java program and produce results in text reports and graphs. Developers can reduce development time and cost by validating systems architecture of web applications before the actual deployment.

  • PDF

이종센서 영상탐색기 시험평가를 위한 적외선 표적원 개발 (Development of Infrared Target for Dual-Sensor Imaging Seeker's Test and Evaluation in HILS System)

  • 박장한;송성찬;정상원
    • 한국전자파학회논문지
    • /
    • 제29권11호
    • /
    • pp.898-905
    • /
    • 2018
  • 본 논문에서는 대지, 대공 표적을 포착 추적할 수 있는 적외선 및 가시광 센서가 탑재된 이종센서 영상탐색기의 종합 성능시험을 위해 구축한 HILS(Hardware In-the-Loop Simulation) 시스템 내에 적외선 표적원을 제안한다. 이 통합시스템은 다양한 종류의 표적과 시나리오 기반 이동 표적의 궤적을 모사하기 위해 열원 및 광원을 출력하는 100개의 모듈로 구성하였다. 또한 표적에 대한 위치, 속도, 방향, 배경 클러터와 재밍 환경 등을 모사할 수 있다. 이종센서 영상탐색기의 시험평가를 위해 구축된 HILS 시스템의 전체 시스템 구성과 적외선 표적원의 설계 및 측정 결과를 제시한다. 향후에, 구축된 HILS 시스템에서 모의비행 시나리오 기반으로 동적 실시간 포착 추적에 대한 단일 또는 이종센서가 탑재된 이종센서 영상탐색기의 성능을 시험할 예정이다.

하드웨어/소프트웨어 동시검증을 위한 합성 가능한 인터페이스 검증 기법 (Synthesizable Interface Verification for Hardware/Software Co-verification)

  • 이재호;한태숙;윤정한
    • 한국정보과학회논문지:소프트웨어및응용
    • /
    • 제37권4호
    • /
    • pp.323-339
    • /
    • 2010
  • 임베디드 시스템은 오늘날 우리 일상에서 널리 사용되고 있고 그 중요성은 더욱 증대되고 있다. 이에 비례하여 임베디드 시스템의 복잡도와 이를 개발하려는 노력 또한 더욱 더 증가하고 있다. 하드웨어와 소프트웨어로 구성되어 있는 임베디드 시스템의 이질적인 특성은 시스템 개발 및 통합 시에 에러를 야기하는 주원인이 된다. 그 중에서도, 하드웨어와 소프트웨어 간의 인터페이스에서 발생하는 에러가 시스템 에러의 13%를 차지하고 있으며 이 비율은 더욱 증가하는 추세이다. 우리는 하드웨어와 소프트웨어 동시설계를 위한 실제적인 인터페이스 동시 검증 기법을 제안하고 이를 지원하는 도구를 구현하였다. 먼저, 이 논문은 하드웨어와 소프트웨어간의 상호작용을 기술할 수 있는 인터페이스 명세를 정의한다. 이 명세 방법은 하드웨어와 소프트웨어 서로간의 특성을 잘 표현할 수 있고, 소프트웨어 명세로부터 하드웨어 명세로의 변환이 가능하여 전체 시스템이 소프트웨어의 입장에서 기술될 수 있도록 한다. 둘째, 작성된 하드웨어 설계와 소프트웨어 설계에 대해 명시된 인터페이스의 의미대로 동작하는지를 검증하는 기법을 제시한다. 주어진 명세로부터 소프트웨어의 동작을 가정하고 이를 하드웨어 설계로 모델링하여 하드웨어 인터페이스에 대한 모델검증을 수행하고, 그 후 소프트웨어의 동작에 대해 검증을 수행하는 가정-보증 추론(assume-guarantee reasoning) 방식의 검증을 수행한다. 마지막으로 기존의 검증 연구들이 저수준의 인터페이스를 추상화하여 현실적 적용이 힘들었던 반면 우리는 디바이스 API, 디바이스 드라이버, 디바이스 컨트롤러 등의 저수준의 인터페이스 코드들을 자동으로 생성하여 검증된 하드웨어와 소프트웨어 코드가 바로 통합되어 시스템을 구축할 수 있는 실제적인 해결책을 제시한다.