• 제목/요약/키워드: Gate Insulator

검색결과 380건 처리시간 0.024초

Stability of Amorphous Silicon Thin-Film Transistor using Planarized Gate

  • Choi, Young-Jin;Woo, In-Keun;Lim, Byung-Cheon;Jang, Jin
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2000년도 제1회 학술대회 논문집
    • /
    • pp.15-16
    • /
    • 2000
  • The gate bias stress effect of the hydrogenated amorphous silicon (a-Si:H) thin-film transistors (TFTs) with a $SiN_x/BCB$ gate insulator have been studied. The gate planarization was carried out by spin-coating of BCB (benzocyclobutene) on Cr gates. The BCB exhibits charge trappings during a high gate bias, but the stability of the TFT is the same as conventional one when it is between -25 V and +25 V. The charge trap density in the BCB increases with its thickness.

  • PDF

DGMOSFET의 전류-전압 특성에 관한 연구 (A study on Current-Voltage Relation for Double Gate MOSFET)

  • 정학기;고석웅;나영일;정동수
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2005년도 추계종합학술대회
    • /
    • pp.881-883
    • /
    • 2005
  • 게이트의 길이가 100nm 이하인 경우에는 절연막의 두께도 1.5nm 이하로 스케일링되며, 도핑농도도 증가하게 되기 때문에 소자의 문턱전압 변화, 게이트 절연막의 터널링에 의한 허용치 이상의 누설전류의 발생 등 여러 가지 문제점이 발생될 수 있다. SiO$_2$ 유전체는 1.5nm 두께 이하에서 터널링 전류가 1A/cm$^2$ 이상이 될 것으로 예상되므로, 게이트 절연막으로 사용될 수 없다. 본 연구에서는 이러한 터널링에 의한 누설전류의 영향을 줄이기 위하여 더블게이트 MOSFET(DGMOSFET)를 고안하였다. SiO$_2$ 유전체의 두께가 1nm이하에서도 이러한 누설전류의 영향을 줄일 수 있게 되었다. 그러나 나노 크기의 소자를 개발하기 위해서는 유전율이 매우 큰 게이트 절연체가 개발되어야 한다.

  • PDF

ZrO2 완충층과 SBT박막을 이용한 MFIS 구조의 제조 및 전기적 특성 (Preparation of ZrO2 and SBT Thin Films for MFIS Structure and Electrical Properties)

  • 김민철;정우석;손영국
    • 한국세라믹학회지
    • /
    • 제39권4호
    • /
    • pp.377-385
    • /
    • 2002
  • Metal-Ferroelectric-Insulator-Semiconductor(MFIS) 구조의 적용하기 위해 R. F. 마그네트론 스퍼터를 이용하여 p-type Si(111) 기판 위에 $ZrO_2$$SrBi_2Ta_2O_9$ 박막을 증착하였다. SBT 박막은 $ZrO_2$ 완충층을 삽입함으로써 MFIS 구조의 전기적인 특성이 향상되었다. $ZrO_2$ 박막의 두께를 고정하고 SBT 박막의 두께를 160nm에서 220nm으로 변화시키면서 윈도우 메모리를 3-9V의 범위에서 측정하였다. Pt/SBT(160nm)/$ZrO_2$(20nm)/Si의 조건에서 최대 2.2V 메모리 윈도우 값을 얻을 수 있었으며 이 메모리 윈도우 값은 실제 적용되는 저전압 NDRO-FRAM 구동에 충분한 값이다.

Tunneling Layer의 두께 변화에 따른 유기 메모리의 특성

  • 김희성;이붕주;신백균
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2013년도 제44회 동계 정기학술대회 초록집
    • /
    • pp.366-366
    • /
    • 2013
  • 건식 박막증착 공정인 플라즈마 중합법을 이용하여 유기 재료인 Styrene을 절연 박막으로 제작하였다. 플라즈마 중합된 Styrene (ppS) 절연 박막의 정밀한 공정 제어를 위해 bubbler와 circulator를 이용하여 습식 공정과 비교하여도 절연 특성이 뛰어난 pps 절연 박막을 증착하고, 이를 활용하여 gate 전극으로 ITO, insulator layer로 pps, floating gate로 Au, tunneling layer로 ppMMA와 pps, semiconductor로 Pentacene, source/drain 전극으로 Au를 사용한 비휘발성 메모리 소자를 제작하였다. ppMMA와 pps의 서로 다른 tunneling layer의 두께 변화에 따른 비휘발성 메모리 특성 변화를 연구하였다.

  • PDF

Analysis of Interface Trap Density between Semiconductor-Gate insulator with C-V characteristics

  • Jeong, Seung-Hyeon;Kim, Se-Min;Song, Chung-Kun
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2008년도 International Meeting on Information Display
    • /
    • pp.645-647
    • /
    • 2008
  • In this paper, we analyzed interface trap density between pentacene and PVP and SiO2 gate dielectric by using high-low C-V characteristics. The interface trap density was $10^{13}\;cm^{-2}eV^{-1}$.

  • PDF

Formation and Role of Self Assembled Monolayer in Organic Thin Film Transistors

  • Hahn, Jung-Seok
    • 한국표면공학회:학술대회논문집
    • /
    • 한국표면공학회 2007년도 춘계학술발표회 초록집
    • /
    • pp.3-4
    • /
    • 2007
  • 고분자 반도체를 이용한 유기 박막트랜지스터(OTFT) 소자 제작시 특성 향상을 위해 Self-Assemble Monolayer (SAM)을 이용한 유기 Gate 절연막과 source/drain 전극의 표면처리에 대해 설명하였다. Gate insulator의 경우 소수성 SAM이 고분자 반도체와의 상호작용으로 배열도를 향상시켜 이동도를 증가시켰으며, 전극처리의 경우 접촉저항을 낮추어 injection을 증대시키는 효과를 나타내었다. 각각의 경우 적용되는 SAM 재료와 효과를 극대화시키기 위한 처리공정 전반에 대해 설명하였다.

  • PDF

Hybrid Insulator Organic Thin Film Transistors With Improved Mobility Characteristics

  • Park, Chang-Bum;Jin, Sung-Hun;Park, Byung-Gook;Lee, Jong-Duk
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2005년도 International Meeting on Information Displayvol.II
    • /
    • pp.1291-1293
    • /
    • 2005
  • Hybrid insulator pentacene thin film transistors (TFTs) were fabricated with thermally grown oxide and cross-linked polyvinylalcohol (PVA) including surface treatment by dilute ploymethylmethacrylate (PMMA) layers on $n^+$ doped silicon wafer. Through the optimization of $SiO_2$ layer thickness in hybrid insulator structure, carrier mobility was increased to above 35 times than that of the TFT only with the gate insulator of $SiO_2$ at the same transverse electric field. The carrier mobility of 1.80 $cm^2$/V-s, subthreshold swing of 1.81 V/decade, and $I_{on}$/ $I_{off}$ current ratio > 1.10 × $10^5$ were obtained at low bias (less than -30 V) condition. The result is one of the best reported performances of pentacne TFTs with hybrid insulator including cross-linked PVA material at low voltage operation.

  • PDF

유기물과 유무기 혼합 폴리머 게이트 절연체를 사용한 유기 박막 트랜지스터의 특성 (Characteristics of Organic Thin Film Transistors with Organic and Organic-inorganic Hybrid Polymer Gate Dielectric)

  • 배인섭;임하영;조수헌;문송희;최원석
    • 한국전기전자재료학회논문지
    • /
    • 제22권12호
    • /
    • pp.1009-1013
    • /
    • 2009
  • In this study, we have been synthesized the dielectric layer using pure organic and organic-inorganic hybrid precursor on flexible substrate for improving of the organic thin film transistors (OTFTs) and, design and fabrication of organic thin-film transistors (OTFTs) using small-molecule organic semiconductors with pentacene as the active layer with record device performance. In this work OTFT test structures fabricated on polymerized substrates were utilized to provide a convenient substrate, gate contact, and gate insulator for the processing and characterization of organic materials and their transistors. By an adhesion development between gate metal and PI substrate, a PI film was treated using $O_2$ and $N_2$ gas. The best peel strength of PI film is 109.07 gf/mm. Also, we have studied the electric characteristics of pentacene field-effect transistors with the polymer gate-dielectrics such as cyclohexane and hybrid (cyclohexane+TEOS). The transistors with cyclohexane gate-dielectric has higher field-effect mobility, $\mu_{FET}=0.84\;cm^2/v_s$, and smaller threshold voltage, $V_T=-6.8\;V$, compared with the transistor with hybrid gate-dielectric.

러빙 처리된 표면의 적층 절연막을 가지는 Pentacene TFT의 전기적 특성 (ELECTRICAL CHARACTERISTICS OF PENTACENE THIN FILM TRANSISTORS WITH STACKED AND SURFACE-TREATED GATE INSULATORS)

  • 강창헌;이종혁;박재훈;최종선
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2002년도 하계학술대회 논문집 C
    • /
    • pp.1546-1548
    • /
    • 2002
  • In this paper, the electrical characteristics of pentacene thin film transistors(TFTs) with stacked and surface-treated gate insulators have been investigated. The semiconductor layer of pentacene was thermally evaporated onto the stacked gate insulators. For the gate insulating materials. PVP(PolyvinylPhenol) and polystyrene were spin-coated with two different stacking orders, PVP-polystyrene and polystyrene-PVP. Rapid solvent evaporation during the spin-coating processes of these insulating layers produces non-equilibrium phase morphologies accompanied by surface undulations on gate insulator interfaces. This non-equilibrium phase morphology affects the growth mode of the subsequent pentacene layer. Therefore, in order to smoothen the gate dielectric surfaces, gate dielectric surfaces were rubbed laterally along the direction from the drain to the source TFTs with with stacked and surface-treated gate insulators have provided improved operational characteristics.

  • PDF

DLC-coated Si-tip FEA 제조에 있어서 기판 상에 경사-회전 증착된 Al 희생층을 이용한 Gate누설 전류의 감소 (Decrease of Gate Leakage Current by Employing Al Sacrificial Layer Deposited on a Tilted and Rotated Substrate in the DLC-coated Si-tip FEA Fabrication)

  • 주병권;김영조
    • 마이크로전자및패키징학회지
    • /
    • 제7권3호
    • /
    • pp.27-29
    • /
    • 2000
  • Lift-off를 이용한 DLC-coated Si-tip FEA 제조에 있어서 gate 절연막의 측면에 DLC가 coating되는 것을 방지하기 위해 기판 상에 Al 희생층을 경사-회전 증착한 뒤 DLC를 coating하고, 다음으로 희생층을 식각하여 tip 이외의 DLC를 제거하는 방법을 제안하였다. 이러한 Al희생층을 이용한 lift-off공정에 의해 제조된 DLC-coated Si-tip FEA의 전류전압 특성과 전류 표동 특성을 조사하였으며, gate 누설 전류의 감소와 방출 전류의 안정성을 확인하였다.

  • PDF