• 제목/요약/키워드: Gate

검색결과 6,355건 처리시간 0.031초

고속 스윗징을 위한 새로운 GTO 구동기법 (A New GTO Driving Technique for Faster Switching)

  • Kim, Young-Seok;Seo, Beom-Seok;Hyun, Dong-Seok
    • 대한전기학회논문지
    • /
    • 제43권2호
    • /
    • pp.244-250
    • /
    • 1994
  • This paper presents the design of a new turn-off gate drive circuit for GTO which can accomplish faster turn-off switching. The major disadvantage of the conventional turn-off gate drive technique is that it has a difficulty in realizing high negative diS1GQT/dt because of VS1RGM(maximum reverse gate voltage) and stray inductances of turn-off gate drive circuit[1~2]. The new trun-off gate drive technique can overcome this problem by adding another turn-off gate drive circuit to the conventional turn-off gate drive circuit. Simulation and experimental results of the new turn-off gate drive circuit in conjunction with chopper circuit verify a faster turn-off switching performance.

  • PDF

DAM 수문의 최적설계에 관한 사찰 (A Study on the Optimal Design of the Gate Leaf of a Dam)

  • 최상훈;한응교;양인홍
    • 한국해양공학회지
    • /
    • 제5권1호
    • /
    • pp.64-70
    • /
    • 1991
  • The design theory of roller gate has been systematized laying more emphasis on practical formulas than theoretical ones and the design procedure of the existing gate facilites is reviewed and analyaed on economical viewpoint and safety factor. The design theory of timoshenko, the thechnical standards for hydraulic gate and penstock of Japan, and the design standards for waterworks structures of Germany are applied to the study of optimal design of a gate leaf. In this study, gate leaf which is now being operated for water control at the seadike, estuary dam and reservoir dam are adopted as a mode, and a new design method by the computer is proposed through the variation of design elements within practical ranges. As a result, safety factor and economical design can be made by using T-beams to the horizontal and vertical beam of the gate leaf instead of H-beams used in the existing seadike roller gate at Asan, and total weight of gate leaf is reduced by the present optimization.

  • PDF

Effects of Offset Gate on Programing Characteristics of Triple Polysilicon Flash EEPROM Cell

  • Kim, Nam-Soo;Choe, Yeon-Wook;Kim, Yeong-Seuk
    • Journal of Electrical Engineering and information Science
    • /
    • 제2권3호
    • /
    • pp.132-138
    • /
    • 1997
  • Electrical characteristics of split-gate flash EEPROM with triple polysilicon is investigated in terms of effects of floating gate and offset gate. In order to search for t the effects of offset gate on programming characteristics, threshold voltage and drain current are studied with variation of control gate voltage. The programming process is believed to depend on vertical and horizontal electric field as well as offset gate length. The erase and program threshold voltage are found to be almost constant with variation of control gate voltage above 12V, while endurance test indicates degradation of program threshold voltage. With increase of offset gate length, program threshold voltage becomes smaller and the drain source voltage just after program under constant control gate voltage becomes higher.

  • PDF

Double Gate MOSFET의 전기적 특성 분석 (Analysis of Electrical Characteristics for Double Gate MOSFET)

  • 김근호;김재홍;고석웅;정학기
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2002년도 춘계종합학술대회
    • /
    • pp.261-263
    • /
    • 2002
  • CMOS 소자들은 고속 동자 및 고집적을 위해 50nm이하로 작아지고 있다. 소자 scaling에서 중요한 것은 스케일 되지 않은 문턱 전압($V^{th}$ ), 고 전계, 기생 소스/드레인 저항과 임의의 dopant 분배에 의한 $V^{th}$ 변화율이다. 이런 일반적인 소자의 scaling down 문제들을 해결하기 위해 새로운 소자의 구조가 제안된다. 본 논문에서는 이런 문제들을 해결하기 위해 main-gate와 side-gates를 갖는 double-gate MOSFET에 대해 조사하였다.

  • PDF

A study on efficient gate system based RFID at the container terminal

  • Kim, Hyun;Kim, Yul-Seong
    • 한국항해항만학회지
    • /
    • 제30권4호
    • /
    • pp.277-283
    • /
    • 2006
  • It is a world trend to construct large terminal and develop automated container terminal to attract Super Post-Panamax and provide service which is based on differentiation. In fact, there is insufficient research for automatization of terminal gate since the automatization of current constructed container terminal is only focused on increasing productivity and unmanned system through the automatization of quay, yard, etc. In this paper, we have investigated advantage/disadvantage of existing gate operation systems and compared each gate operation system in the aspect of raising terminal image and the productivity. For the specific study, we have used data from actual terminal gate operation and RFID model business sponsored by MOMAF (Ministry of Maritime Affairs and Fisheries). As a result, this paper carried out an efficient gate operation system and it has been expected that it will be performed as groundwork of automated gate operation system which is for design of container terminal and improvement of gate operation system.

Effects of Transfer Gate on the Photocurrent Characteristics of Gate/Body-Tied MOSFET-Type Photodetector

  • Jang, Juneyoung;Seo, Sang-Ho;Kong, Jaesung;Shin, Jang-Kyoo
    • 센서학회지
    • /
    • 제31권1호
    • /
    • pp.12-15
    • /
    • 2022
  • In this study, we studied the effects of transfer gate on the photocurrent characteristics of gate/body-tied (GBT) metal-oxide semiconductor field-effect transistor (MOSFET)-type photodetector. The GBT MOSFET-type photodetector has high sensitivity owing to the amplifying characteristic of the photocurrent generated by light. The transfer gate controls the flow of photocurrent by controlling the barrier to holes, thereby varying the sensitivity of the photodetector. The presented GBT MOSFET-type photodetector using a built-in transfer gate was designed and fabricated via a 0.18-㎛ standard complementary metal-oxide-semiconductor (CMOS) process. Using a laser diode, the photocurrent was measured according to the wavelength of the incident light by adjusting the voltage of the transfer gate. Variable sensitivity of the presented GBT MOSFET-type photodetector was experimentally confirmed by adjusting the transfer gate voltage in the range of 405 nm to 980 nm.

나노 구조 Double Gate MOSFET의 핀치오프특성에 관한 연구 (A study on the pinch-off characteristics for Double Gate MOSFET in nano structure)

  • 고석웅;정학기
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2002년도 추계종합학술대회
    • /
    • pp.498-501
    • /
    • 2002
  • 본 논문에서는 main gate(MG)와 side gate(SG)를 갖는 double gate(DG) MOSFET를 디자인하고 TCAD를 이용하여 시뮬레이션하였다. MG와 SG의 길이(LMG, LSG)는 각각 50nm, 70nm로 하였으며, MG와 SG의 전압(VMG, VSG)이 각각 1.5V, 3.0V일 때 드레인전압(VD)을 0에서 1.5V까지 변화시키면서 핀치오프특성을 조사하였다. LMG가 아주 작음에도 불구하고, 핀치-오프특성이 아주 좋게 나타났다. 이것은 DG MOSFET의 VMG가 게이트를 제어하는 역할을 잘 수행하여 나노 구조에서 유용한 구조임을 알 수 있었다.

  • PDF

나노 스케일 MuGFET의 소자 구조 최적화에 관한 연구 (A study on the device structure optimization of nano-scale MuGFETs)

  • 이치우;윤세레나;유종근;박종태
    • 대한전자공학회논문지SD
    • /
    • 제43권4호
    • /
    • pp.23-30
    • /
    • 2006
  • 본 연구에서는 나노 스케일 MuGFET(Mutiple-Gate FETs)의 단채널 효과와 corner effect를 3차원 시뮬레이션을 통하여 분석하였다. 문턱전압 모델을 이용하여 게이트 숫자(Double-gate=2, Tri-gate=3, Pi-gate=3.14, Omega-gate=3.4, GAA=4)를 구하였으며 추출된 게이트 숫자를 이용하여 각각의 소자 구조에 맞는 natural length($\lambda$)값을 얻을 수 있었다. Natural length를 통하여 MuGFET의 단채널 효과를 피할 수 있는 최적의 소자 구조(실리콘 두께, 게이트 산화막의 두께 등)를 제시 하였다. 이러한 corner effect를 억제하기 위해서는 채널 불순물의 농도를 낮게 하고, 게이트 산화막의 두께를 얇게 하며, 코너 부분을 약 17%이상 라운딩을 해야 한다는 것을 알 수 있었다.

하이브리드 게이트 드라이버를 위한 회로 디자인 방법과 성능 평가에 관한 연구 (A Study on the Circuit Design Methodology and Performance Evaluation for Hybrid Gate Driver)

  • 조근호
    • 전기전자학회논문지
    • /
    • 제25권2호
    • /
    • pp.381-387
    • /
    • 2021
  • 과거 주로 게임과 동영상 재생에 있어 리얼함을 극대화하기 위해 사용되었던 HMD(Head Mount Display)의 수요가 증가하고, 그 활용 범위가 교육과 훈련 등으로 확대되면서, 기존 HMD의 성능을 향상시킬 수 있는 방안에 대한 관심이 높아지고 있다. 본 논문에서는 HMD의 각 화소 회로에 제어 신호를 보내는 gate driver의 성능을 향상시키기 위해 CNT를 포함한 트랜지스터를 활용하는 방법에 대해 논하고자 한다. 기존 gate driver의 버퍼부를 구성하는 트랜지스터를 CNT를 포함한 트랜지스터로 교체하는 회로 설계 방법을 제안하고, 그 성능을 회로 시뮬레이션을 통해 기존 트랜지스터로만 구성된 gate driver의 성능과 비교해 보고자 한다. 시뮬레이션 결과, gate driver에 CNT를 포함할 경우 12.5 GHz의 속도로 기존 gate driver 대비 약 0.3V 증가된 출력 전압(1.1V)을 얻을 수 있었으며, 최대 20배의 gate width를 줄일 수 있었다.

Multi-level PDP 구동회로를 위한 Gate driver의 Boot-strap chain에 관한 연구 (A Study on Gate driver with Boot-strap chain to Drive Multi-level PDP Driver Application)

  • 남원석;홍성수;사공석진;노정욱
    • 전력전자학회논문지
    • /
    • 제11권2호
    • /
    • pp.120-126
    • /
    • 2006
  • 본 논문에서는 Multi-level PDP 구동회로의 Sustain 스위치를 구동하기 위해 Boot-strap chain 방식의 Gate driver를 제안한다. 제안된 Gate driver는 한 개의 High-side N-MOSFETS를 구동하기 위해 별도의 Floating power supply 가 필요치 않고 한 쌍의 다이오드와 캐패시터만을 사용한다. 제안 Gate driver 회로를 적용함으로서, Multi-level PDP driver의 가격과 무게 및 부피를 줄일 수 있다.