• 제목/요약/키워드: Dual-Loop

검색결과 234건 처리시간 0.025초

Half Load-Cycle Worked Dual Input Single Output DC/AC Inverter

  • Chen, Rong;Zhang, Jia-Sheng
    • Journal of Power Electronics
    • /
    • 제14권6호
    • /
    • pp.1217-1223
    • /
    • 2014
  • A novel half load-cycle worked dual input single output (DISO) DC/AC inverter is presented. The basic circuit consists of a dual buck regulator, which works in continuous current mode. The working principle of DISO DC/AC inverter has been used. The control method applied for half load-cycle worked DISO DC/AC inverter has been studied. The control effects of the open-loop proportional control and closed-loop proportional-integral control are compared by using PSIM software. The parameters are adopted in the realistic simulation and experiment test. Moreover, the waveforms, such as voltage of modulation reference signal and output voltage, were given. The simulation and experiment results proved that the half load-cycle worked DISO DC/AC inverter could achieve good performance, gain a line frequency of 50 Hz, and verify the correctness of theoretical analysis.

A High-Isolation MIMO Antenna with Dual-Port Structure for 5G Mobile Phones

  • Yang, Hyung-kyu;Lee, Won-Woo;Rhee, Byung-Ho
    • KSII Transactions on Internet and Information Systems (TIIS)
    • /
    • 제12권4호
    • /
    • pp.1458-1470
    • /
    • 2018
  • In this letter, a new dual-port Multiple-Input Multiple-Output (MIMO) antenna is introduced which has two independent signal feeding ports in a single antenna element to achieve smaller antenna volumes for the 5G mobile applications. The dual-port structure is implemented by adding a cross coupled semi-loop (CCSL) antenna as the secondary radiator to the ground short of inverted-F antenna (IFA). It is found that the port to port isolation is not deteriorated when an IFA and CCSL is combined to form a dual-port structure. The isolation property of the proposed antenna is compared with a polarization diversity based dual-port antenna proposed in the literature [9]. The operating frequency range is 3.3-4.0 GHz which is suitable for places where $4{\times}4$ MIMO systems are supposed to be deployed such as in China, EU, Korea and Japan at the band ${\times}$ (3.3 - 3.8GHz. The measured 6-dB impedance bandwidths of the proposed antennas are larger than 700 MHz with isolation between the feeding ports higher than 18 dB [1-2]. The simulation and measurement results show that the proposed antenna concept is a very promising alternative for 5G mobile applications.

이중루프 구조를 갖는 다중모드 무선전력전송 시스템 (Multi-Mode Wireless Power Transfer System with Dual Loop Structure)

  • 한민석
    • 한국정보전자통신기술학회논문지
    • /
    • 제9권6호
    • /
    • pp.578-583
    • /
    • 2016
  • 본 논문에서는 이중루프 구조를 갖는 다중모드 무선전력전송 시스템을 제안하였다. 본 논문에서 제안한 다중모드 무선전력전송 시스템은 두 개의 서로 다른 주파수 6.78 MHz 자기공진 무선전력전송 모드와 13.56 MHz NFC 모드로 동작하는 외부 루프 모듈과 두 개의 서로 다른 주파수에서 동작하는 자기유도 표준인 WPC 모드와 PMA 모드로 동작하는 외부 루프와 연결된 내부 루프 모듈로 구성된다. 실제 상용 스마트폰 배터리 커버에 장착하기 위해 페라이트 시트를 포함한 $45{\times}90{\times}0.35mm3$ 크기에 맞춰 설계 및 최적화 되었다. 제안된 다중모드 무선전력전송 시스템은 기존의 자기유도방식 표준에 해당하는 WPC와 PMA를 지원할 뿐만 아니라 6.78 MHz 및 13.56 MHz에서 20 dB 이상의 반사손실 특성을 나타내었고 6.78 MHz 자기공진 무선충전 환경에서는 공진코일 간 70% 이상의 효율 특성을 갖는다.

A Dual-Output Integrated LLC Resonant Controller and LED Driver IC with PLL-Based Automatic Duty Control

  • Kim, HongJin;Kim, SoYoung;Lee, Kang-Yoon
    • Journal of Power Electronics
    • /
    • 제12권6호
    • /
    • pp.886-894
    • /
    • 2012
  • This paper presents a secondary-side, dual-mode feedback LLC resonant controller IC with dynamic PWM dimming for LED backlight units. In order to reduce the cost, master and slave outputs can be generated simultaneously with a single LLC resonant core based on dual-mode feedback topologies. Pulse Frequency Modulation (PFM) and Pulse Width Modulation (PWM) schemes are used for the master stage and slave stage, respectively. In order to guarantee the correct dual feedback operation, Phased-Locked Loop (PLL)-based automatic duty control circuit is proposed in this paper. The chip is fabricated using $0.35{\mu}m$ Bipolar-CMOS-DMOS (BCD) technology, and the die size is $2.5mm{\times}2.5mm$. The frequency of the gate driver (GDA/GDB) in the clock generator ranges from 50 to 425 kHz. The current consumption of the LLC resonant controller IC is 40 mA for a 100 kHz operation frequency using a 15 V supply. The duty ratio of the slave stage can be controlled from 40% to 60% independent of the frequency of the master stage.

이중 위상고정루프 구조를 갖는 PLDRO 설계 및 제작 (The Design and Implementation of PLDRO(Phase Locked Dielectric Resonator Oscillator) Using Dual Phase Lock Loop Structure)

  • 김현진;김용환;민준기;유형수;이형규;홍의석
    • 한국ITS학회 논문지
    • /
    • 제3권2호
    • /
    • pp.69-74
    • /
    • 2004
  • 본 논문에서는 MMC(Microwave Micro Cell)장비와 ITS용 무선장비에 사용될 수 있는 PLDRO를 설계하였다. 일반적인 PLDRO구조에 이중루프구조를 이용해 위상을 고정하였다. 제안된 이중루프구조 PLDRO의 측정결과 주파수 18.7GHz에서 0dBm의 출력레벨과 기준주파수에서 1kHz 떨어진 지점에서 -804Bc/Hz, 10kHz에서 -83dBc/Hz의 위상잡음 특성을 얻었다.

  • PDF

Design and Implementation of Open-Loop Clock Recovery Circuit for 39.8 Gb/s and 42.8 Gb/s Dual-Mode Operation

  • Lim, Sang-Kyu;Cho, Hyun-Woo;Shin, Jong-Yoon;Ko, Je-Soo
    • ETRI Journal
    • /
    • 제30권2호
    • /
    • pp.268-274
    • /
    • 2008
  • This paper proposes an open-loop clock recovery circuit (CRC) using two high-Q dielectric resonator (DR) filters for 39.8 Gb/s and 42.8 Gb/s dual-mode operation. The DR filters are fabricated to obtain high Q-values of approximately 950 at the 40 GHz band and to suppress spurious resonant modes up to 45 GHz. The CRC is implemented in a compact module by integrating the DR filters with other circuits in the CRC. The peak-to-peak and RMS jitter values of the clock signals recovered from 39.8 Gb/s and 42.8 Gb/s pseudo-random binary sequence (PRBS) data with a word length of $2^{31}-1$ are less than 2.0 ps and 0.3 ps, respectively. The peak-to-peak amplitudes of the recovered clocks are quite stable and within the range of 2.5 V to 2.7 V, even when the input data signals vary from 150 mV to 500 mV. Error-free operation of the 40 Gb/s-class optical receiver with the dual-mode CRC is confirmed at both 39.8 Gb/s and 42.8 Gb/s data rates.

  • PDF

패키지후 프로그램을 이용 스큐 수정이 가능한 광범위한 잠금 범위를 가지고 있는 이중 연산 DLL 회로 (A Wide - Range Dual-Loop DLL with Programmable Skew - Calibration Circuitry for Post Package)

  • 최성일;문규;위재경
    • 대한전자공학회논문지SD
    • /
    • 제40권6호
    • /
    • pp.408-420
    • /
    • 2003
  • 이 논문에서는 1) 넓은 잠금 범위를 위한 이중 루프 동작과 2) 차세대 패키지 스큐 개선에 대한 전압 발생기와 안티퓨즈 회로를 사용한 프로그래머블 레프리카 딜레이, 두 가지 이점을 갖는 Delay Lock Loop(DLL)을 기술하였다. 이중 루프 동작은 차동 내부 루프 중 하나를 선택하기 위해 외부 클럭과 내부 클럭 사이의 초기 시간차에 대한 정보를 사용한다. 이를 이용하여 더 낮은 주파수로 DLL의 잠금 범위를 증가시킨다. 덧붙여서, 전압발생기와 안티퓨즈 회로를 사용한 프로그래머블 레프리카 딜레이의 결합은 패키지 공정 후에 온-오프 칩 변화로부터 발생하는 외부 클럭과 내부 클럭 사이에 스큐 제거를 해준다. 제안된 DLL은 0.16um 공정으로 제조되었고, 2.3v의 전원 공급과 42㎒ - 400㎒의 넓은 범위에서 동작한다. 측정된 결과는 43psec p-p 지터와 400㎒에서 52㎽를 소비하는 4.71psec 실효치(rms)지터를 보여준다.

메타구조의 이중 사각 루프를 이용한 X-Band 전압 제어 발진기 구현에 관한 연구 (Low Phase Noise VCO with X -Band Using Metamaterial Structure of Dual Square Loop)

  • 신두섭;서철헌
    • 대한전자공학회논문지TC
    • /
    • 제47권12호
    • /
    • pp.84-89
    • /
    • 2010
  • 본 논문에서는 마이크로스트립 사각 개방 루프 이중 Split Ring 공진기를 이용하여 전압 제어 발진기의 위상 잡음 특성을 줄이기 위한 새로운 구조를 제안하였다. 이러한 특성 실현을 위하여 마이크로스트립 사각 개방 루프의 형태를 갖는 사각 형태의 이중 Split Ring 공진기에 대하여 연구하였다. 일반적인 마이크로스트립 선로 공진기뿐만 아니라 위상 잡음 특성을 개선하기 위하여 제안된 마이크로스트립 사각 개방 루프 공진기와 마이크로스트립 사각 개방 루프 Split Ring 공진기와 비교할 경우에도 마이크로스트립 사각 개방 루프 이중 SRR는 더 큰 결합 계수를 갖으며, 이로 인하여 얻을 수 있는 더 높은 Q 값을 통하여 전압 제어 발진기의 위상 잡음을 줄 일 수 있다. 1.7V의 공급 전력을 갖는 전압 제어 발진기는 주파수 조절 범위, 11.74~11.75 GHz에서 -123.2~-122.0 dBc/Hz @ 100 kHz의 위상 잡을 특성을 갖는다. 이 전압 제어 발진기의 Figure Of Merit (FOM)은 동일한 주파수 조절 범위에서 -214.8~-221.7 dBc/Hz @ 100 kHz를 갖는다. 기본적인 마이크로스트립 선로 공진기, 마이크로스트립 사각 개방 루프 공진기와 비교할 경우, 제안된 공진기를 이용한 전압 제어 발진기의 위상 잡음 특성은 각각 26 dB, 10 dB 개선되었다.

집중 소자를 사용한 이중 대역 루프형 그라운드 안테나 설계 (Design of a Dual-Band Loop-Type Ground Antenna Using Lumped-Elements)

  • 이형진;류양;이재석;김형훈;김형동
    • 한국전자파학회논문지
    • /
    • 제23권5호
    • /
    • pp.551-558
    • /
    • 2012
  • 본 논문에서는 집중 소자로 임피던스 대역폭과 공진 주파수 컨트롤이 가능한 이중 대역 루프형 그라운드 안테나를 제안한다. 제안된 안테나의 이중 대역 특성은 기존의 루프형 그라운드 안테나의 형태에 추가적인 공진루프 급전 구조를 삽입하여 구현하였다. 적절한 캐패시터와 인덕터를 사용하여 2.45 GHz와 5.5 GHz 대역에서 VSWR<3에서 각각 85 MHz와 725 MHz의 임피던스 대역폭을 만족시켰으며, 시뮬레이션과 측정 결과를 통하여 그 타당성을 입증하였다. 제안된 안테나의 면적은 $10{\times}5mm^2$로 작은 크기를 갖고 있을 뿐만 아니라, 구현하고자 한 이중 대역에서 좋은 방사 패턴과 안테나 효율을 나타내었다.

이종센서 영상탐색기 시험평가를 위한 적외선 표적원 개발 (Development of Infrared Target for Dual-Sensor Imaging Seeker's Test and Evaluation in HILS System)

  • 박장한;송성찬;정상원
    • 한국전자파학회논문지
    • /
    • 제29권11호
    • /
    • pp.898-905
    • /
    • 2018
  • 본 논문에서는 대지, 대공 표적을 포착 추적할 수 있는 적외선 및 가시광 센서가 탑재된 이종센서 영상탐색기의 종합 성능시험을 위해 구축한 HILS(Hardware In-the-Loop Simulation) 시스템 내에 적외선 표적원을 제안한다. 이 통합시스템은 다양한 종류의 표적과 시나리오 기반 이동 표적의 궤적을 모사하기 위해 열원 및 광원을 출력하는 100개의 모듈로 구성하였다. 또한 표적에 대한 위치, 속도, 방향, 배경 클러터와 재밍 환경 등을 모사할 수 있다. 이종센서 영상탐색기의 시험평가를 위해 구축된 HILS 시스템의 전체 시스템 구성과 적외선 표적원의 설계 및 측정 결과를 제시한다. 향후에, 구축된 HILS 시스템에서 모의비행 시나리오 기반으로 동적 실시간 포착 추적에 대한 단일 또는 이종센서가 탑재된 이종센서 영상탐색기의 성능을 시험할 예정이다.