• 제목/요약/키워드: Driver Amplifier

검색결과 122건 처리시간 0.022초

?Color STN (CSTN) LCD Driver Integrated Circuit with Sense Amplifier of Non-Volatile Memory

  • Shin, Chang-Hee;Cho, Ki-Seok;Lee, Yong-Sup;Lee, Jae-Hoon;Sohn, Ki-Sung;Kwon, Oh-Kyong
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제6권2호
    • /
    • pp.87-89
    • /
    • 2006
  • This paper proposes a sense amplifier with non-volatile memory in order to improve the image quality of LCD by enhancing the matching of the driving voltages between the panel and driver. The sense amplifier having a wide sensing margin and fast response adjusts LCD driver voltage of display driver. The CSTN-LCD with the sense amplifier results improved image quality than that with conventional 6 bit column driver without it.

뇌파신호 측정을 위한 고정밀 전치 증폭기의 설계 (The Design of High Precision Pre-amplifier for EEG Signal Measurement)

  • 유선국;김남현
    • 대한의용생체공학회:의공학회지
    • /
    • 제16권3호
    • /
    • pp.301-308
    • /
    • 1995
  • A high-precision pre-amplifier is designed for general use in EEG measurement system. It consists of signal generator, signal amplifier with a impedance converter, shield driver, body driver, differential amplifier, and isolation amplifier. The combination of minimum use of inaccurate passive components and the appropriate matching of each monolithic amplifiers results in good noise behavior, low leakage current, high CMRR, high input impedance, and high IMRR. The performance of EEG pre-amplifier has been verified by showing the typical EEG pattevn of a nomad person through the clinical experiments.

  • PDF

A SiGe HBT Variable Gain Driver Amplifier for 5-GHz Applications

  • 채규성;김창우
    • 한국통신학회논문지
    • /
    • 제31권3A호
    • /
    • pp.356-359
    • /
    • 2006
  • A monolithic SiGe HBT variable gain driver amplifier(VGDA) with high dB-linear gain control and high linearity has been developed as a driver amplifier with ground-shielded microstrip lines for 5-GHz transmitters. The VGDA consists of three blocks such as the cascode gain-control stage, fixed-gain output stage, and voltage control block. The circuit elements were optimized by using the Agilent Technologies' ADSs. The VGDA was implemented in STMicroelectronics' 0.35${\mu}m$ Si-BiCMOS process. The VGDA exhibits a dynamic gain control range of 34 dB with the control voltage range from 0 to 2.3 V in 5.15-5.35 GHz band. At 5.15 GHz, maximum gain and attenuation are 10.5 dB and -23.6 dB, respectively. The amplifier also produces a 1-dB gain-compression output power of -3 dBm and output third-order intercept point of 7.5 dBm. Input/output voltage standing wave ratios of the VGDA keep low and constant despite change in the gain-control voltage.

Ku-Band Power Amplifier MMIC Chipset with On-Chip Active Gate Bias Circuit

  • Noh, Youn-Sub;Chang, Dong-Pil;Yom, In-Bok
    • ETRI Journal
    • /
    • 제31권3호
    • /
    • pp.247-253
    • /
    • 2009
  • We propose a Ku-band driver and high-power amplifier monolithic microwave integrated circuits (MMICs) employing a compensating gate bias circuit using a commercial 0.5 ${\mu}m$ GaAs pHEMT technology. The integrated gate bias circuit provides compensation for the threshold voltage and temperature variations as well as independence of the supply voltage variations. A fabricated two-stage Ku-band driver amplifier MMIC exhibits a typical output power of 30.5 dBm and power-added efficiency (PAE) of 37% over a 13.5 GHz to 15.0 GHz frequency band, while a fabricated three-stage Ku-band high-power amplifier MMIC exhibits a maximum saturated output power of 39.25 dBm (8.4 W) and PAE of 22.7% at 14.5 GHz.

  • PDF

저잡음 뇌파 전치 증폭기의 개발 (The Development of Low-noise EEG Preamplifier)

  • 유선국;김남현;김선호;송재성;안창범
    • 대한의용생체공학회:학술대회논문집
    • /
    • 대한의용생체공학회 1995년도 춘계학술대회
    • /
    • pp.68-70
    • /
    • 1995
  • A low-noise pre-amplifier is developed for use in Topographic Brain Mapping system. It consists of signal generator, signal amplifier with a impedance converter, shield driver, body driver, differential amplifier, and isolation amplifier. Pre-amplifier circuit is designed with the concept of isolation and active body and shield driver. This amplifier shows the good noise behavior, high CMRR, high input impedance, low leakage current and high IMRR.

  • PDF

고속 저전압 스윙 온 칩 버스 (High Speed And Low Voltage Swing On-Chip BUS)

  • 양병도;김이섭
    • 대한전자공학회논문지SD
    • /
    • 제39권2호
    • /
    • pp.56-62
    • /
    • 2002
  • 문턱전압 스윙 드라이버(threshold voltage swing driver)와 이중 감지 증폭기 리시버(dual sense amplifier receiver)를 가진 새로군 고속 저전압 스윙 온 칩 버스 (on-chip BUS)를 제안하였다. 문턱전압 스윙 드라이버는 버스에서의 전압상승 시간을 CMOS 인버터(inverter) 드라이버에서의 약 30% 이내로 줄여주고, 이중 감지 증폭기 리시버는 감지 증폭기 리시버를 사용하는 기존의 저전압 스윙 버스들의 데이터 전송량을 두 배 향상시켜 준다. 문턱전압 스윙 드라이버와 이중 감지 증폭기 리시버를 모두 사용할 경우, 온 칩 버스에서 사용하는 기존의 CMOS 인버터와 비교하여 제안된 방식은 약 60%의 속도 증가와 75%의 소모전력 감소를 얻는다.

10-Gb/s 광통신시스템을 위한 GaAs HBT IC의 설계 및 제작 (Design and fabrication of GaAs HBT ICs for 10-Gb/s optical communication system)

  • 박성호;이태우;김영석;기현철;송기문;박문평;평광위
    • 전자공학회논문지D
    • /
    • 제34D권3호
    • /
    • pp.52-59
    • /
    • 1997
  • Design and performance of principal four ICs for the 10-Gb/s optical communication system are presented. AlGaAs/GaAs HBTs are basic devices to implement a laser diode driver, apre-amplifier, and a limiting amplifier, and GaInP/GaAs HBTs are used for an AGC amplifier. We fbricated 11.5-GHz LD driver, a pre-amplifier, and a limiting amplifier, an dGaInP/GaAs HBTs are used for an AGC amplifier. We fabricated LD deriver, 10.5 GHz pre amplifier, 7.2 GHz AGC amplifier, and 10.3 GHz limiting amplifier, optimized circuit design and the stabilized MMIC fabrication process.

  • PDF

IEEE 802.15.4g SUN 표준을 지원하는 920 MHz 대역 0.18-um CMOS RF 송수신단 통합 회로단 설계 (A 0.18-um CMOS 920 MHz RF Front-End for the IEEE 802.15.4g SUN Systems)

  • 박민경;김종명;이경욱;김창완
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2011년도 추계학술대회
    • /
    • pp.423-424
    • /
    • 2011
  • 본 논문은 IEEE 802.15.4g SUN (Smart utility network)을 지원하는 920 MHz 대역 RF 송수신단 통합회로 구조를 제안한다. 제안하는 통합회로는 920 MHz에서 동작하고 구동증폭기, RF 스위치, 그리고 저잡음 증폭기로 구성되어 있다. 송신모드에서는 구동 증폭기가 동작하는데 싱글 구조로 설계되어 트랜스퍼머에 의한 출력 신호 손실을 제거 하였고 또한 RF 스위치의 위치를 수신단에 적용하여 출력 신호 손실을 제거 하였다. 수신모드에서는 RF 스위치와 저잡음 증폭기가 동작되는데 싱글 입력 신호에 대해 차동 출력 신호를 제공할 수 있다. 구동증폭기의 부하와 저잡음 증폭기의 입력 정합회로는 한 개의 LC 공진회로를 공유하여 칩 면적을 최소화 할 수 있다. 본 논문에서 제안하는 통합회로는 $0.18-{\mu}m$ CMOS 공정을 사용하여 설계하였고, 1.8 V 공급 전압에서 구동증폭기는 3.6 mA, 저잡음 증폭기는 3.1 mA의 전류를 소모한다.

  • PDF

고 출력 고 이득 2단 도허티 전력증폭기의 설계 (Design of a High Power and High Gain Two-Stage Doherty Power Amplifier)

  • 김재곤;김지연;이동헌;김종헌
    • 한국전자파학회논문지
    • /
    • 제17권11호
    • /
    • pp.1030-1039
    • /
    • 2006
  • 본 논문에서는 최종단에 내장된 구동 증폭기를 사용하여 높은 이득을 갖는 고 출력 고 이득 도허티 전력 증폭기를 설계하였다. 2단 도허티 증폭기의 동작 특성을 2단 피킹 증폭기의 게이트 바이어스에 관한 함수로서 해석하였다. 구동단과 최종단은 각각 single-ended MRF21045 2개와 single push-pull packaged MRF21180 1개를 사용하여 제작하였다. 본 논문에서 구현된 2단 도허티 증폭기는 평균 출력 전력 15 W에서 27 dB의 이득과 23 %의 전력 부가 효율을 가진다.