• 제목/요약/키워드: Distributed Power Amplifier

검색결과 42건 처리시간 0.032초

색소레이저의 다단 증폭 및 SHG 특성 (Characteristics of multi-stage dye laser amplification and Second Harmonic Generation)

  • 이영우
    • 한국정보통신학회논문지
    • /
    • 제8권4호
    • /
    • pp.946-949
    • /
    • 2004
  • 분포궤환 색소레이저(DFDL: Distributed feedback Dye Laser)로부터 80 uJ의 단일 극초단 펄스를 얻고, 이를 2단의 증폭기와 betune cell에 의한 다단 증폭으로 높은 출력을 얻은 후 BBO를 사용, 자외선 영역의 제 2고조파를 얻었다.

기지국용 이중 대역 전치 왜곡 선형 전력 증폭기 (Dual-band Predistortion Linear Power Amplifier for Base-station Application)

  • 최흥재;정용채;김철동
    • 한국전자파학회논문지
    • /
    • 제17권10호
    • /
    • pp.959-966
    • /
    • 2006
  • 본 논문은 다이플렉서를 이용하여 디지털 셀룰라 대역($f_o$=880 MHz)과 IMT-2000 대역($f_o$=2,140 MHz) 기지국에서 동시에 사용 가능한 이중 대역 전치 왜곡 선형 전력 증폭기(Predistortion Linear Power Amplifier: PD LPA)의 설계 방법을 제시하였다. 입 출력단에 사용된 다이플렉서는 결함 접지 구조(Defected Ground Structure: DGS)를 이용한 저역 통과 여파기와 높은 Q값을 갖는 캐패시터와 마이크로 스트립 스터브를 이용한 고역 통과 여파기로 이루어져 있다. 입출력 반사 계수 특성을 좋게 하기 위하여 3 dB 하이브리드 결합기를 이용한 반사형 타입의 전치 왜곡 선형화기를 설계하였다. IS-95 CDMA IFA 신호와 WCDMA IFA 신호를 이용하여 각 대역에서 제작된 이중 대역 전치 왜곡 선형 전력 증폭기의 인접 채널 누설비(Adjacent Channel Leakage Ratio: ACLR) 개선 정도를 측정한 결과 880 MHz 대역에서 약 10 dB, 2,140 MHz 대역에서 약 9.36 dB 개선되었다.

Application of Fuzzy Integral Control for Output Regulation of Asymmetric Half-Bridge DC/DC Converter with Current Doubler Rectifier

  • Chung, Gyo-Bum;Kwack, Sun-Geun
    • Journal of Power Electronics
    • /
    • 제7권3호
    • /
    • pp.238-245
    • /
    • 2007
  • This paper considers the problem of regulating the output voltage of a current doubler rectified asymmetric half-bridge (CDRAHB) DC/DC converter via fuzzy integral control. First, we model the dynamic characteristics of the CDRAHB converter with the state-space averaging method, and after introducing an additional integral state of the output regulation error, we obtain the Takagi-Sugeno (TS) fuzzy model for the augmented system. Second, the concept of parallel distributed compensation is applied to the design of the TS fuzzy integral controller, in which the state feedback gains are obtained by solving the linear matrix inequalities (LMIs). Finally, numerical simulations of the considered design method are compared to those of the conventional method, in which a compensated error amplifier is designed for the stability of the feedback control loop.

이식형 심장 박동 조절 장치용 저 전력 4차 대역통과 Gm-C 필터 (Low-Power 4th-Order Band-Pass Gm-C Filter for Implantable Cardiac Pacemaker)

  • 임승현;한건희
    • 대한전자공학회논문지SD
    • /
    • 제46권1호
    • /
    • pp.92-97
    • /
    • 2009
  • 저 전력 소모는 의료용 이식 장치에서 매우 중요한 요소가 된다. 본 논문에 제안된 이식형 심장 박동 조절기의 감지 단에 필요한 저 전력 4차 Gm-C 필터는 다단 증폭 단으로 구현 되었다. 매우 큰 시상수를 구현하기 위해서 전류 분할 및 플로팅-게이트 기법이 적용된 OTA가 사용되었다. 측정 결과, 필터는 50 dB의 SFDR을 가지며, $1.8{\mu}$, W의 전력이 소모되었다. 전원 전압은 1.5 V가 공급되었고, 코어는 $2.4\;mm{\times}1.3\;mm$의 실리콘 면적을 차지한다. 제안된 필터는 1-poly 4-metal $0.35-{\mu}m$ CMOS 공정에서 제작되었다.

비선형 고출력 증폭기의 선형화를 위한 SCPWL 모텔 기반의 디지털 사전왜곡기 (A SCPWL Model-Based Digital Predistorter for Nonlinear High Power Amplifier Linearization)

  • 서만중;전석훈;임성빈
    • 대한전자공학회논문지TC
    • /
    • 제47권10호
    • /
    • pp.8-16
    • /
    • 2010
  • OFDM (Orthogonal Frequency Division Multiplexing) 시스템은 다수 반송파 전송의 특수한 형태로 주파수 선택적 페이딩이나 협대역 간섭에 대한 강건함이 증가하기 때문에 차세대 무선 광대역 통신 시스템의 전송 방식으로 큰 관성을 받고 있다. 하지만 출력 신호의 크기가 Rayleigh 분포를 갖기 때문에 무선 통신 환경에서 TWTA (Traveling Wave Tube Amplifier)와 같은 고출력 증폭기 (High Power Amplifier; HPA)의 비선형 특성으로 인하여 단일 반송파 전송 방식보다 심각한 비선형 왜곡이 발생하게 된다. 본 논문에서는 HPA의 비선형성에 의한 비선형 왜곡을 보상하기 위해 SCPWL (Simplicial Canonical Piecewise-Linear) 모델 기반의 새로운 디지털 사전왜곡기를 제안한다. 제안된 사전왜곡기의 성능평가를 위해 AWGN (Additive White Gaussian Noise) 채널 하에서 16-QAM과 64-QAM 변조 방식을 이용하고, 1024-point FFT/IFFT로 구현된 OFDM 시스템에서 다양한 실험을 실시하였다. 모의실험 결과, HPA에 의해 발생하는 비선형 왜곡을 효과적으로 보상함으로써 우수한 성능 향상이 있음을 확인하였다.

Fabrication of Butt-Coupled SGDBR Laser Integrated with Semiconductor Optical Amplifier Having a Lateral Tapered Waveguide

  • Oh, Su-Hwan;Ko, Hyun-Sung;Kim, Ki-Soo;Lee, Ji-Myon;Lee, Chul-Wook;Kwon, Oh-Kee;Park, Sahng-Gii;Park, Moon-Ho
    • ETRI Journal
    • /
    • 제27권5호
    • /
    • pp.551-556
    • /
    • 2005
  • We have demonstrated a high-power widely tunable sampled grating distributed Bragg reflector (SGDBR) laser integrated monolithically with a semiconductor optical amplifier (SOA) having a lateral tapered waveguide, which is the first to emit a fiber-coupled output power of more than 10 dBm using a planar buried heterostructure (PBH). The output facet reflectivity of the integrated SOA using a lateral tapered waveguide and two-layer AR coating of $TiO_2\;and\;SiO_2$ was lower than $3\;{\times}\;10^{-4}\;over$ a wide bandwidth of 85 nm. The spectra of 40 channels spaced by 50 GHz within the tuning range of 33 nm were obtained by a precise control of SG and phase control currents. A side-mode suppression ratio of more than 35 dB was obtained in the whole tuning range. Fiber-coupled output power of more than 11 dBm and an output power variation of less than 1 dB were obtained for the whole tuning range.

  • PDF

Analysis and Design of a New Topology of Soft-Switching Inverters

  • Chen, Rong;Zhang, Jia-Sheng
    • Journal of Power Electronics
    • /
    • 제13권1호
    • /
    • pp.51-58
    • /
    • 2013
  • This paper proposes the power conversion mechanism of a bailer-charge-transfer zero-current-switching (CT-ZCS) circuit. The operation modes are analyzed and researched using state trajectory equations. The topology of CT-ZCS based on soft-switching inverters offers some merits such as: tracking the input reference signal dynamically, bearing load shock and short circuit, multiplying inverter N+1 redundancy parallel, coordinating power balance for easy control, and soft-switching commutation for high efficiency and large capacity. These advantages are distinctive from conventional inverter topologies and are especially demanded in AC drives: new energy generation and grid, distributed generation systems, switching power amplifier, active power filter, and reactive power compensation and so on. Prototype is manufactured and experiment results show the feasibility and dynamic voltage-tracking characteristics of the topology.

마이크로파 주파수 체배기의 진폭 왜곡 특성 (Amplitude Distortion Characteristics of Microwave Frequency Multiplier)

  • 최원;구경헌
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2003년도 하계종합학술대회 논문집 I
    • /
    • pp.294-297
    • /
    • 2003
  • This paper describes the design and the simulation of a frequency doubler for millimeter-wave applications using distributed amplifier technology. The designed frequency multiplier has 10% bandwidth at 58GHz output. This paper investigates nonlinear analysis of pHEMT frequency multipliers utilizing AM-AM and AM-PM distortion characteristics of frequency doubler. The conversion loss is 2.1dB and harmonic suppression is larger than 18.6dBc with 5dBm input power

  • PDF

전력 증폭기의 선형화를 위한 Canonical Piecewise-Linear 모델 기반의 디지털 사전왜곡기 (A Canonical Piecewise-Linear Model-Based Digital Predistorter for Power Amplifier Linearization)

  • 서만중;심희성;임성빈;홍승모
    • 대한전자공학회논문지TC
    • /
    • 제47권2호
    • /
    • pp.9-17
    • /
    • 2010
  • 최근 들어, 차세대 무선 광대역 통신 시스템의 전송 방식으로 큰 관심을 받고 있는 OFDM (Orthogonal Frequency Division Multiplexing) 시스템은 다수 반송파 전송의 특수한 형태로 볼 수 있으며 하나의 데이터열이 보다 낮은 데이터 전송률을 갖는 부반송파를 통해 전송된다. OFDM을 사용하는 중요한 이유 중 하나는 OFDM을 사용하면 주파수 선택적 페이딩이나 협대역 간섭에 대한 강건함이 증가하기 때문이다. 하지만 출력 신호의 크기가 Rayleigh 분포를 갖기 때문에 무선 통신 환경에서 SSPA (Solid State Power Amplifier)와 같은 고출력 증폭기 (High Power Amplifier; HPA)의 비선형 특성으로 인하여 단일 반송파 전송 방식보다 심각한 비선형 왜곡이 발생하게 된다. 본 논문에서는 OFDM 신호의 높은 PAPR (Peak-to-Average Power Ratio)과 HPA의 비선형성에 의한 신호의 왜곡과 스펙트럼의 확산을 방지하기 위해 canonical piecewise-linear (PWL) 모델 기반의 디지털 사전왜곡기를 제안한다. 제안된 사전왜곡기의 성능평가를 위해 AWGN (Additive White Gaussian Noise) 채널 하에서 QPSK, 16-QAM, 64-QAM 변조 방식을 이용하고, 1024-point FFT/IFFT로 구현된 OFDM 시스템에 대한 모의실험을 실시한 결과, 비트오율과 비선형성 개선측면에서 우수한 성능을 나타내었다.

고속 저전력 동작을 위한 개방형 파이프라인 ADC 설계 기법 (Open-Loop Pipeline ADC Design Techniques for High Speed & Low Power Consumption)

  • 김신후;김윤정;윤재윤;임신일;강성모;김석기
    • 한국통신학회논문지
    • /
    • 제30권1A호
    • /
    • pp.104-112
    • /
    • 2005
  • 본 논문에서는 고속, 저전력 8-비트 ADC를 설계하는 기법들을 제안하였다. 비교적 적은 전력 소모를 가지면서 고속으로 동작 시키기 위해 기존의 파이프라인 구조인 MDAC를 이용한 폐쇄형 구조 대신에 개방형 구조를 채택하였다. 또한 Distributed THA와 캐스캐이드 형태의 구조를 이용하여 높은 샘플링 속도에 최적화 하였다. 제안한 각 단의 크로싱 지점을 판별하는 기법은 증폭기의 개수를 줄일 수 있도록 함으로서 저전력과 좁은 면적의 ADC 구현을 가능하게 하였다. 모의 실험 결과 500-MHz의 샘플링 속도와 1.8V 전원 전압에서 테스트에 필요한 디지털 회로까지 포함, 210mW의 전력을 소비함을 확인 할 수 있었다. 또한 1.2Vpp(Differential) 입력 범위와 200-MHz까지의 입력 주파수에서 8-비트에 가까운 ENOB를 가짐을 볼 수 있었다. 설계된 ADC는 $0.18{\mu}m$ 6-Metal 1-Poly CMOS 공정을 이용, $900{\mu}m{\times}500{\mu}m$의 면적을 차지한다.