Open-Loop Pipeline ADC Design Techniques for High Speed & Low Power Consumption

고속 저전력 동작을 위한 개방형 파이프라인 ADC 설계 기법

  • 김신후 (고려대학교 전자공학과 ULSI연구실) ;
  • 김윤정 (고려대학교 전자공학과 ULSI연구실) ;
  • 윤재윤 (고려대학교 전자공학과 ULSI연구실) ;
  • 임신일 (서경대학교 컴퓨터공학과 직접회로 연구실) ;
  • 강성모 ;
  • 김석기 (고려대학교 전자공학과 ULSI연구실)
  • Published : 2005.01.01

Abstract

Some design techniques for high speed and low power pipelined 8-bit ADC are described. To perform high-speed operation with relatively low power consumption, open loop architecture is adopted, while closed loop architecture (with MDAC) is used in conventional pipeline ADC. A distributed track and hold amplifier and a cascading structure are also adopted to increase the sampling rate. To reduce the power consumption and the die area, the number of amplifiers in each stage are optimized and reduced with proposed zero-crossing point generation method. At 500-MHz sampling rate, simulation results show that the power consumption is 210mW including digital logic with 1.8V power supply. And the targeted ADC achieves ENOB of about 8-bit with input frequency up to 200-MHz and input range of 1.2Vpp (Differential). The ADC is designed using a $0.18{\mu}m$ 6-Metal 1-Poly CMOS process and occupies an area of $900{\mu}m{\times}500{\mu}m$

본 논문에서는 고속, 저전력 8-비트 ADC를 설계하는 기법들을 제안하였다. 비교적 적은 전력 소모를 가지면서 고속으로 동작 시키기 위해 기존의 파이프라인 구조인 MDAC를 이용한 폐쇄형 구조 대신에 개방형 구조를 채택하였다. 또한 Distributed THA와 캐스캐이드 형태의 구조를 이용하여 높은 샘플링 속도에 최적화 하였다. 제안한 각 단의 크로싱 지점을 판별하는 기법은 증폭기의 개수를 줄일 수 있도록 함으로서 저전력과 좁은 면적의 ADC 구현을 가능하게 하였다. 모의 실험 결과 500-MHz의 샘플링 속도와 1.8V 전원 전압에서 테스트에 필요한 디지털 회로까지 포함, 210mW의 전력을 소비함을 확인 할 수 있었다. 또한 1.2Vpp(Differential) 입력 범위와 200-MHz까지의 입력 주파수에서 8-비트에 가까운 ENOB를 가짐을 볼 수 있었다. 설계된 ADC는 $0.18{\mu}m$ 6-Metal 1-Poly CMOS 공정을 이용, $900{\mu}m{\times}500{\mu}m$의 면적을 차지한다.

Keywords

References

  1. Yun-Ti Wang & Hehzad Razavi 'An 8bit 150MHz CMOS AID Converter' IEEE J. Solid State Circuits. vol 35, no 3, March 2000
  2. David A. Johns and Ken Martin, Analog Integrated Circuit Design. John Wiley & Sons Inc, 1997
  3. B. Razavi, Principles of Data Conversion System Design. New York: IEEE Press, 1995
  4. Rudy van de Plassche, Integrated Analog-to Digital And Digital-to-Analog Converters Kluwer Academic Publishers, 1994
  5. Choi. M., Abidi A. A., 'A 6-b 1.3Gsmaples/s A/D converter in 0.35um CMOS ', IEEE J. Solid-State Circuits, vol. 36, no. 12, December 2001
  6. Myung-Jun Choe, 'An 8-b 100-MSample{s CMOS Pipelined Folding ADC', IEEE J. Solid-State Circuits, vol. 36, no. 2, February 2001
  7. Koen Uyttenhov, 'Design Techniques and Implementation of an 8-bit 200-MS/s Interpolating/Averaging CMOS AID Converter' IEEE J. Solid-State Circuits, vol. 38, no. 3, March 2003
  8. E. Bidari, 'Low Voltage Switched Capacitor Circuits,' in Proc. IEEE Int. Symp. Circuits Syst., vol. 2, May 1999
  9. Laurl Sumanen, 'A 10-b 200-MS/s CMOS Parallel Pipeline AID Converter' in IEEE J. Solid-State Circuits, vol. 36, no. 7 July 2001