• 제목/요약/키워드: Display IC

검색결과 151건 처리시간 0.031초

A Novel Driving Method for Cost Competitive a-Si TFT-LCD

  • Moon, Su-Hwan;Lim, Hong-Youl;Kim, Dae-Kyu;Lee, Min-Kyung;Ko, Kyung-Tai;Lee, Jun-Ho;Yoon, Sung-Hoe;Kim, Byeong-Koo
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2009년도 9th International Meeting on Information Display
    • /
    • pp.470-473
    • /
    • 2009
  • We have developed a novel driving method, Six times Rate Driving(SRD) for the purpose of making cost competitive TFT-LCD. By applying SRD method to an a-Si TFT-LCD, the driving rate was increased six times as it was named but the number of data lines and so its D-Ics were reduced to one sixth of the conventional one which resulted in the cost saving of that much. We also newly designed the gate driver in order to avoid any expansion of the bezel width caused by applying SRD. Our newly developed driving technology, SRD was successfully applied to 7.0-inch WSVGA (1024 ${\times}$ 600) TFT-LCD which can be driven with only one data D-IC and here introduced.

  • PDF

A Dithering Algorithm for Full-Color (16,777,216-Color) Support in an LCD with 6-bit Driver ICs

  • Lee, Seung-Woo;Kim, Sang-Soo
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2004년도 Asia Display / IMID 04
    • /
    • pp.389-392
    • /
    • 2004
  • A new dithering algorithm, "Hi-FRC", to enable full (16,777,216) color display on LCD panel with 6-bit source D-IC's is presented. The conventional FRC can display only 16,194,277 colors. In addition, The LCD panel with Hi-FRC can meet the color grayscale linearity of TCO '03 because it can improve the color shift problem.

  • PDF

LCD 구동 IC를 위한 Power-Up 순차 스위치를 가진 Latch-Up 방지 기술 (Latch-Up Prevention Method having Power-Up Sequential Switches for LCD Driver ICs)

  • 최병호;공배선;전영현
    • 대한전자공학회논문지SD
    • /
    • 제45권6호
    • /
    • pp.111-118
    • /
    • 2008
  • 액정 구동 IC에서 발생하는 기생 p-n-p-n 회로의 래치업 문제를 개선하기 위해 power-up 순서상에 순차 스위치를 삽입하는 방법을 제안하였다. 제안된 순차 스위치는 2차-승압회로와 3차-승압회로 내에 삽입되며, power-up 순서상에서 해당 승압회로가 동작하기 전에 기생 p-n-p-n 회로의 분리된 에미터-베이스 단자를 순차적으로 연결하게 된다. 제안된 구조의 성능을 검증하기 위해 0.13-um CMOS 공정을 이용하여 테스트 IC를 설계 제작하였다 측정 결과, 기존의 경우 $50^{\circ}C$에서 액정 구동 전압이 VSS로 수렴하면서 과전류를 동반하며 래치업 모드로 진입하였으나, 제안 회로를 삽입한 경우는 고온($100^{\circ}C$)에서도 정상 전류 0.9mA와 정상 액정 구동 전압을 나타내어 래치업이 방지되고 있음을 확인하였다.

모바일 폰 외부 OLED용 DC/DC 컨버터 패키지 개발 (One Package DC/DC Converter for Mobile Phone's Sub-OLED)

  • 오세욱;김성일
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2004년도 전력전자학술대회 논문집(1)
    • /
    • pp.321-324
    • /
    • 2004
  • This paper presents a package IC containing some components of DC/DC converter block for mobile phone's sub OLED(Organic Light Emitting Display). Package IC contains a load switch, a control IC, a diode, a switch for on/off operation, and a switch for changing output voltage. It operates with switching frequency of 100kHz, within the range of input voltage, $3.2V\~5.5V$. Duty ratio can be changed up to $93\%$, and maximum power efficiency is $85\%$. This package IC is loaded onto three model of 1.2W mobile phone's sub-OLED.

  • PDF

새로운 설계 검증법을 이용한 OLED 구동 IC 설계 (Design of the OLED Driver IC using Novel Verification Method)

  • 김정학;정호련;하정균;이주철;이욱;이환우;양휘찬
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2006년도 하계종합학술대회
    • /
    • pp.997-998
    • /
    • 2006
  • This paper proposes an design of the OLED(Organic Light Emitting Diodes) driver IC using novel verification method. This method using the HDL(hardware description language) simulator, PLI(Programing Language Interface) and image viewer. The proposed method can be used efficiently to function verification in display driver IC.

  • PDF

Development of Digital Stethoscope Diagnosis System for Cardiac Disorders

  • Park, Kyi-Hwan;Jiang, Zhongwei
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2001년도 ICCAS
    • /
    • pp.107.3-107
    • /
    • 2001
  • This paper is concerned with the development of a simple digital stethoscope system for diagnosis of cardiac disorders. This system consists of an electronic stethoscope, IC sound recorder and a notebook computer. The cardiac sound is easily acquired by the electronic stethoscope and then recorded in IC memory stick so that the digital cardiac signal can be simply transmitted to the computer for signal display, disease diagnosis, and personal history record. A software is built with functions displaying the sound graphically and replaying the sound clearly. Further, a neural network recognition system for automatic diagnosis of cardiac disorders is also added to the software.

  • PDF

A Low-Power Gate Driver IC for TFT-LCD Application

  • Lu, Chih-Wen;Leong, Man Fai
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2005년도 International Meeting on Information Displayvol.I
    • /
    • pp.301-302
    • /
    • 2005
  • A low-power gate driver IC, which can be used for TFT-LCD application, is proposed. The short-circuit current of the output buffer is greatly reduced. An experimental prototype gate driver implemented in a $0.35-{\mu}m$ CMOS technology demonstrates that the power reduction of 16 % is obtained.

  • PDF

모바일 TFT-LCD 구동 집적회로를 위한 화질 레지스터 최적화시스템 개발 (Development of Image Quality Register Optimization System for Mobile TFT-LCD Driver IC)

  • 류지열;노석호
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2008년도 추계종합학술대회 B
    • /
    • pp.592-595
    • /
    • 2008
  • 본 논문은 모바일 TFT-LCD 구동 집 회로와 임베디드 소프트웨어를 이용한 자동 화질 레지스터 최적화시스템을 제안한다. 이러한 시스템은 LCD모듈의 중요한 화질 평가 요소인 평균 감마 오차, 감마 조정 시간, 플리커 잡음 및 명암비 등을 최적화하기 위해 모바일 LCD구동 집적회로 내의 감마조정 레지스터들과 전압 설정 레지스터 들을 자동적으로 제어한다. 개발된 알고리즘과 임베디드 소프트웨어는 거의 모든 유형의 LCD모듈에 적용 가능하다. 개발된 화질 최적화 시스템은 측정 대상이 되는 모듈 (MUT, LCD 모듈), 제어 프로그램, 휘도 측정용 멀티미디어 디스플레이 측정기 및 인터페이스용 제어 보드로 구성되어 있다. 제어 보드는 DSP와 FPGA로 구성 되 어 있고, RGB 및 CPU 인터페이스를 지원한다.

  • PDF

디스플레이 데이터 구동용 사이클릭 디지털 아날로그 컨버터의 특성평가 (Characterization of Cyclic Digital-to-Analog Converter for Display Data Driving)

  • 이용민;이계신
    • 전자공학회논문지SC
    • /
    • 제47권3호
    • /
    • pp.13-18
    • /
    • 2010
  • 본 논문은 디스플레이 데이터 구동부에 사용되는 디지털 아날로그 컨버터를 위해 스위치 커패시터형 cyclic 디지털 아날로그 컨버터를 제안하고 특성을 검토한다. 본 제안의 디지털 아날로그 컨버터는 구성이 간단하여 저전력, 소면적의 디스플레이 구동 IC설계에 적합하다. 회로레벨 시뮬레이션을 통해 OP앰프 입력의 오프셋전압에 대한 영향이 적고 커패시터간의 부정합이 0.5% 정도까지는 회로성능에 별 영향이 없음을 검증한다.

온칩네트워크를 활용한 DRAM 동시 테스트 기법 (A Concurrent Testing of DRAMs Utilizing On-Chip Networks)

  • 이창진;남종현;안진호
    • 반도체디스플레이기술학회지
    • /
    • 제19권2호
    • /
    • pp.82-87
    • /
    • 2020
  • In this paper, we introduce the novel idea to improve the B/W usage efficiency of on-chip networks used for TAM to test multiple DRAMs. In order to avoid the local bottleneck of test packets caused by an ATE, we make test patterns using microcode-based instructions within ATE and adopt a test bus to transmit test responses from DRAM DFT (Design for Testability) called Test Generator (TG) to ATE. The proposed test platform will contribute to increasing the test economics of memory IC industry.