• 제목/요약/키워드: Differential amplifier

검색결과 237건 처리시간 0.023초

HDTV 응용을 위한 3V 10b 33MHz 저전력 CMOS A/D 변환기 (A3V 10b 33 MHz Low Power CMOS A/D Converter for HDTV Applications)

  • 이강진;이승훈
    • 전기전자학회논문지
    • /
    • 제2권2호
    • /
    • pp.278-284
    • /
    • 1998
  • 본 논문에서는 HDTV 응용을 위한 10b 저전력 CMOS A/D 변환기 (analog-to-digital converter : ADC) 회로를 제안한다. 제안된 ADC의 전체 구조는 응용되는 시스템의 속도와 해상도 등의 사양을 고려하여 다단 파이프라인 구조가 적용되었다. 본 시스템이 갖는 회로적 특성은 다음과 같이 요약할 수 있다. 첫째, 전원전압의 변화에도 일정한 시스템 성능을 얻을 수 있는 바이어스 회로의 선택적 채널길이 조정기법을 제안한다. 둘째, 고속 2단 증폭기의 전력소모를 줄이기 위하여 증폭기가 사용되지 않는 동안 동작 전류 공급을 줄이는 전력소모 최적화 기법을 사용한다. 넷째, 다단 파이프라인 구조에서 최종단으로 갈수록 정확도 및 잡음 특성 등에서 여유를 얻을 수 있는 점을 고려한 캐패시터 스케일링 기법의 적용으로 면적 및 전력소모를 감소시킨다. 제안된 ADC는 0.8 um double-poly double-metal n-well CMOS 공정 변수를 사용하여 설계 및 제작되었고, 시제품 ADC의 성능 측정 결과는 Differential Nonlinearity (DNL) ${\pm}0.6LSB$, Integral Nonlinearity (INL) ${\pm}2.0LSB$ 수준이며, 전력소모는 3 V 및 40 MHz 동작시에는 119 mW, 5 V 및 50 MHz 동작시에는 320 mW로 측정되었다.

  • PDF

새로운 A급 바이폴라 $CCII{\pm}$와 이를 이용한 출력 전류 제어 가능한 CCII+ 설계 (A Design of Novel Class-A bipolar $CCII{\pm}$ and Its Application to output Current Controllable CCII+)

  • 차형우
    • 대한전자공학회논문지SD
    • /
    • 제48권11호
    • /
    • pp.48-56
    • /
    • 2011
  • 전기적인 조정(tuning) 시스템에 사용하기 위해, 차동출력을 갖는 새로운 A급 $CCII{\pm}$와 이를 이용한 출력 전류 제어가능한 CCII+를 설계하였다. 설계한 $CCII{\pm}$는 종래의 CCII+와 상보적인 교차 전류원으로 구성된다. 또한, 출력 전류 제어가능한 CCII+는 제안한 $CCII{\pm}$와 단일 출력을 갖는 전류 이득 증폭기로 구성된다. 시뮬레이션 결과 $CCII{\pm}$$1.9{\Omega}$의 전류 입력단자의 임피던스와 우수한 전압 및 전류 폴로워 특성을 갖고 있다는 것을 확인하였다. 제안한 CCII+는 $100{\mu}A$에서 10mA의 바이어스 제어 전류 범위에서 10MHz의 3-dB 주파수을 갖고 있으며, 출력 전류 제어 범위는 4-디케이드(decade)이다. CCII+의 전력소비는 ${\pm}2.5V$ 공급전압에서 4.5mW이다.

CMOS 소자로만 구성된 1V 이하 저전압 저전력 기준전압 발생기 (A Sub-1V Nanopower CMOS Only Bandgap Voltage Reference)

  • 박창범;임신일
    • 전기전자학회논문지
    • /
    • 제20권2호
    • /
    • pp.192-195
    • /
    • 2016
  • 본 논문에서는 저항과 BJT를 사용하지 않고 sub-threshold 영역에서 동작하는 저전압, 저전력 기준전압 발생기를 설계하였다. CTAT 전압 발생기는 두 개의 NMOS 트랜지스터를 이용하여 구성하였고, 충분한 영역의 CTAT 전압을 발생시키기 위해 바디 바이어스 회로를 이용하였다. PTAT 전압 발생기는 PTAT 전압을 생성하기 위해 MOS 트랜지스터 입력 쌍의 서로 다른 사이즈 비를 이용하는 차동증폭기 형태로 구성하였다. 제안한 회로는 $0.18-{\mu}m$ 표준 CMOS 공정으로 설계되었다. 시뮬레이션 결과로 290mV의 출력 기준 전압을 가지며, -$20^{\circ}C$ 에서 $120^{\circ}C$의 온도 변화에서 92 ppm/$^{\circ}C$의 전압 변화 지수와 전원전압 0.63V에서 15.7nW의 소모 전력을 갖는 것을 확인하였다.

BCD 공정기반의 고속 EEPROM IP 설계 (Design of High-Speed EEPROM IP Based on a BCD Process)

  • 김일준;박헌;하판봉;김영희
    • 한국정보전자통신기술학회논문지
    • /
    • 제10권5호
    • /
    • pp.455-461
    • /
    • 2017
  • 본 논문에서는 읽기 모드에서 BL (Bit Line)의 전압을 DL (Data Line)에 전달하는 시간을 줄이기 위해 기생하는 커패시턴스가 큰 distributed DB 센싱 방식 대신 기생하는 커패시턴스가 작은 local DL 센싱 방식을 제안하였다. 그리고 읽기 모드에서 NMOS 스위치를 빠르게 ON 시키는 BL 스위치 회로를 제안하였다. 또한 BL 노드 전압을 VDD-VT로 선 충전하는 대신 DL 클램핑 회로를 사용하여 0.6V로 클램핑 하고 차동증폭기를 사용하므로 읽기 모드에서 access 시간을 35.63ns로 40ns를 만족시켰다. $0.13{\mu}m$ BCD 공정을 기반으로 설계된 512Kb EEPROM IP의 레이아웃 면적은 $923.4{\mu}m{\times}1150.96{\mu}m$($=1.063mm^2$)이다.

A 1.8 V 40-MS/sec 10-bit 0.18-㎛ CMOS Pipelined ADC using a Bootstrapped Switch with Constant Resistance

  • Eo, Ji-Hun;Kim, Sang-Hun;Kim, Mun-Gyu;Jang, Young-Chan
    • Journal of information and communication convergence engineering
    • /
    • 제10권1호
    • /
    • pp.85-90
    • /
    • 2012
  • A 40-MS/sec 10-bit pipelined analog to digital converter (ADC) with a 1.2 Vpp differential input signal is proposed. The implemented pipelined ADC consists of eight stages of 1.5 bit/stage, one stage of 2 bit/stage, a digital error correction block, band-gap reference circuit & reference driver, and clock generator. The 1.5 bit/stage consists of a sub-ADC, digital to analog (DAC), and gain stage, and the 2.0 bit/stage consists of only a 2-bit sub-ADC. A bootstrapped switch with a constant resistance is proposed to improve the linearity of the input switch. It reduces the maximum VGS variation of the conventional bootstrapped switch by 67%. The proposed bootstrapped switch is used in the first 1.5 bit/stage instead of a sample-hold amplifier (SHA). This results in the reduction of the hardware and power consumption. It also increases the input bandwidth and dynamic performance. A reference voltage for the ADC is driven by using an on-chip reference driver without an external reference. A digital error correction with a redundancy is also used to compensate for analog noise such as an input offset voltage of a comparator and a gain error of a gain stage. The proposed pipelined ADC is implemented by using a 0.18-${\mu}m$ 1- poly 5-metal CMOS process with a 1.8 V supply. The total area including a power decoupling capacitor and the power consumption are 0.95 $mm^2$ and 51.5 mW, respectively. The signal-to-noise and distortion ratio (SNDR) is 56.15 dB at the Nyquist frequency, resulting in an effective number of bits (ENOB) of 9.03 bits.

Micromachined ZnO Piezoelectric Pressure Sensor and Pyroelectric Infrared Detector in GaAs

  • Park, Jun-Rim;Park, Pyung
    • Journal of Electrical Engineering and information Science
    • /
    • 제3권2호
    • /
    • pp.239-244
    • /
    • 1998
  • Piezoelectric pressure sensors and pyroelectric infrared detectors based on ZnO thin film have been integrated with GaAs metal-semiconductor field effect transistor (MESFET) amplifiers. Surface micromachining techniques have been applied in a GaAs MESFET process to form both microsensors and electronic circuits. The on-chip integration of microsensors such as pressure sensors and infrared detectors with GaAs integrated circuits is attractive because of the higher operating temperature up to 200 oC for GaAs devices compared to 125 oC for silicon devices and radiation hardness for infrared imaging applications. The microsensors incorporate a 1${\mu}$m-thick sputtered ZnO capacitor supported by a 2${\mu}$m-thick aluminum membrane formed on a semi-insulating GaAs substrate. The piezoelectric pressure sensor of an area 80${\times}$80 ${\mu}$m2 designed for use as a miniature microphone exhibits 2.99${\mu}$V/${\mu}$ bar sensitivity at 400Hz. The voltage responsivity and the detectivity of a single infrared detector of an area 80${\times}$80 $\mu\textrm{m}$2 is 700 V/W and 6${\times}$108cm$.$ Hz/W at 10Hz respectively, and the time constant of the sensor with the amplifying circuit is 53 ms. Circuits using 4${\mu}$m-gate GaAs MESFETs are fabricated in planar, direct ion-implanted process. The measured transconductance of a 4${\mu}$m-gate GaAs MESFET is 25.6 mS/mm and 12.4 mS/mm at 27 oC and 200oC, respectively. A differential amplifier whose voltage gain in 33.7 dB using 4${\mu}$m gate GaAs MESFETs is fabricated for high selectivity to the physical variable being sensed.

  • PDF

Development of Surface Myoelectric Sensor for Myoelectric Hand Prosthesis

  • Choi, Gi-Won;Moon, In-Hyuk;Sung, So-Young;Lee, Mynug-Joon;Chu, Jun-Uk;Mun, Mu-Seong
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2005년도 ICCAS
    • /
    • pp.1268-1271
    • /
    • 2005
  • This paper proposes a compact-sized surface myoelectric sensor for myoelectric hand prosthesis. To fit the surface myoelectric sensor in the socket of the myoelectric hand prosthesis, the sensor should be a compact size. The surface myoelectric sensor is composed of a skin interface and a single processing circuit that are mounted on a single package. Since the skin interface has one reference and two input electrodes, and the reference electrode is located in middle of two input electrodes, we propose two types of sensors with the circle- and bar-shaped reference electrode, but all input electrodes are the bar-shaped. The metal material used for the electrodes is the stainless steel (SUS440) that endures sweat and wet conditions. Considering conduction velocity and median frequency of the myoelectric signal, we select the inter-electrode distance (IED) between two input electrodes as 18mm, 20mm, and 22 mm. The signal processing circuit consists of a differential amplifier with band pass filter, a band rejection filter for rejecting 60Hz power-line noise, amplifiers, and a mean absolute value circuit. We evaluate the proposed sensor from the output characteristics according to the IED and the shape of the reference electrode. From the experimental results we show the surface myoelectric sensor with the 18mm IED and the bar-shaped reference electrode is suitable for the myoelectric hand prosthesis.

  • PDF

소스 궤환 저항을 이용한 직교 신호 발생 CMOS 전압제어 발진기 설계 (Design of Quadrature CMOS VCO using Source Degeneration Resistor)

  • 문성모;이문규;김병성
    • 한국전자파학회논문지
    • /
    • 제15권12호
    • /
    • pp.1184-1189
    • /
    • 2004
  • 본 논문에서는 직교신호를 발생할 수 있는 새로운 구조의 전압제어 발진기를 설계 제작하였다. 정확한 직교 신호 특성과 낮은 위상잡음 특성을 동시에 얻기 위하여 결합 증폭기의 source단자에 저항 궤환을 이용하여 차동 발진기를 결합시켰다. 발진기는 0.18 um 표준 CMOS 공정을 이용하여 제작하였다. 제작한 발질기의 위상잡음 특성은 -120 dBc/Hz @ 1 MHz 0$\~$1.8 V 전압을 가변하였을 때, 2.34 GHz$\~$2.55 GHz의 210 MHz 주파수 가변을 얻었다. 또한 낮은 IF 주파수 혼합기와 결합하여 측정한 결과 직교신호의 위상 오차는 0.5도, 진폭 오차는 0.2 dB 이하를 보였다. 바이어스 전류는 1.8 V 공급전압에 대해 전압제어발진기의 Core 부분 5 mA를 포함하여 전체적으로는 19 mA를 요구한다.

스트레인 게이지 계측용 차동 증폭기와 A/D 변환기를 이용한 트러스 구조물의 내력 측정 장치 설계 (Design of Load and Strain Measuring Equipment Using Strain Gage, Instrumental Differential Amplifier and A/D Converter in a Truss System)

  • 백태현;이병희
    • 비파괴검사학회지
    • /
    • 제28권2호
    • /
    • pp.217-224
    • /
    • 2008
  • 트러스는 교량이나 건축물 설계 등에 많이 사용되는 구조물로서 기본적인 설계요소이며, 설계자는 이러한 구조물의 원리를 완전히 이해하여 설계에 적용할 수 있어야 한다. 본 논문에서는 트러스 구조물의 힘을 기본역학에서 예측되는 오차범위 이내로 실험법으로 측정할 수 있는 기구설계 방법을 제시하였다. 상용으로 제작된 재래식 변형률 측정 장치는 고가이고 복잡하므로 구조를 이해하기가 어려우므로 본 측정기구에서는 휘트스톤브리지 회로를 적용, 스트레인 게이지 및 A/D 변환기 조립하여 하중과 변형률을 쉽게 측정할 수 있도록 하였다. 제작된 기구를 이용하여 구조물에 하중을 가하여 변형률을 측정하였으며, 측정결과를 이론적으로 예측한 값과 비교하여 실용성을 입증하였다. 이 측정 기구는 저렴한 값으로 제작할 수 있으며, 크기가 작아 탁상에서 교육용 실험 및 실습 장비로 적합할 것으로 사료된다.

A 12 mW ADPLL Based G/FSK Transmitter for Smart Utility Network in 0.18 ㎛ CMOS

  • Park, Hyung-Gu;Kim, Hongjin;Lee, Dong-Soo;Yu, Chang-Zhi;Ku, Hyunchul;Lee, Kang-Yoon
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제13권4호
    • /
    • pp.272-281
    • /
    • 2013
  • This paper presents low power frequency shift keying (FSK) transmitter using all digital PLL (ADPLL) for smart utility network (SUN). In order to operate at low-power and to integrate a small die area, the ADPLL is adopted in transmitter. The phase noise of the ADPLL is improved by using a fine resolution time to digital converter (TDC) and digitally controlled oscillator (DCO). The FSK transmitter is implemented in $0.18{\mu}m$ 1-poly 6-metal CMOS technology. The die area of the transmitter including ADPLL is $3.5mm^2$. The power consumption of the ADPLL is 12.43 mW. And, the power consumptions of the transmitter are 35.36 mW and 65.57 mW when the output power levels are -1.6 dBm and +12 dBm, respectively. Both of them are supplied by 1.8 V voltage source. The frequency resolution of the TDC is 2.7 ps. The effective DCO frequency resolution with the differential MOS varactor and sigma-delta modulator is 2.5 Hz. The phase noise of the ADPLL output at 1.8 GHz is -121.17 dBc/Hz with a 1 MHz offset.