• 제목/요약/키워드: Differential Impedance

검색결과 121건 처리시간 0.023초

보상 알고리즘을 이용한 초고압 계통의 모선보호용 비율 전류차동 계전방식에 관한 연구 (A Study on a Percentage Current Differential Relaying Algorithm for EHV Bus Protection Using a Compensating Algorithm)

  • 강용철;윤재성;김동용;박종근;문승일
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1999년도 하계학술대회 논문집 C
    • /
    • pp.1139-1141
    • /
    • 1999
  • A variable percentage current differential relaying algorithm is widely used for bus protection. However, it may maloperate in case of high-impedance internal faults and external faults with CT saturation and thus additional method to cope with CT saturation is necessary. This paper proposes a percentage current differential relaying algorithm for bus protection using a compensating algorithm of secondary current of CTs. As the proposed method compensates the distorted secondary currents of CTs it can improves the sensitivity of relays in a large current region and does not need any additional method for CT saturation.

  • PDF

디지털 임피던스 보정과 이퀄라이저를 가진 1.88mW/Gb/s 5Gb/s 송신단 (A 1.88-mW/Gb/s 5-Gb/s Transmitter with Digital Impedance Calibration and Equalizer)

  • 김호성;백승욱;장영찬
    • 한국정보통신학회논문지
    • /
    • 제20권1호
    • /
    • pp.110-116
    • /
    • 2016
  • 본 논문에서는 디지털 임피던스 보정 회로와 이퀄라이저 회로를 가진 1.2V 5Gb/s SLVS 차동 송신단을 제안한다. 제안하는 송신단은 4-위상 출력 클록을 갖는 위상 고정 루프, 4-to-1 직렬변환기, 레귤레이터, 출력 드라이버, 그리고 신호보존성을 향상하기 위한 이퀄라이저 회로를 포함한다. 또한, built-in self-test를 위해 pseudo random bit sequence 발생기를 함께 구현한다. 제안하는 SLVS 송신단은 80mV에서 500mV의 차동 출력 전압범위를 지원한다. SLVS 송신단은 1.2V의 공급전압을 가지는 65nm CMOS공정을 이용하여 구현한다. 측정된 5Gb/s SLVS 송신단의 peak-to-peak 시간 지터는 46.67ps이며, 전력소모는 1.88mW/Gb/s이다.

고속 LVDS 응용을 위한 전송선 분석 및 설계 최적화 (Analysis and Design Optimization of Interconnects for High-Speed LVDS Applications)

  • 류지열;노석호
    • 대한전자공학회논문지SD
    • /
    • 제46권10호
    • /
    • pp.70-78
    • /
    • 2009
  • 본 논문에서는 고속 저전압 차동 신호(Low-Voltage Differential Signaling, LVDS) 전송방식의 응용을 위한 전송선 분석 및 설계 최적화 방법을 제안한다. 차동 전송 경로 및 저전압 스윙 방법의 발전으로 인해 저전압 차동 신호 전송방식은 데이터 통신 분야, 고 해상도 디스플레이 분야, 평판 디스플레이 분야에서 매우 적은 소비전력, 개선된 잡음 특성 및 고속 데이터 전송률을 제공한다. 본 논문은 차동 유연성 인쇄 회로 보드(flexible printed circuit board, FPCB) 전송선에서 선 폭, 선 두께 및 선간격과 같은 전송선 설계 변수들의 최적화 기법을 이용하여 직렬 접속된 전송선에서 발생하는 임피던스 부정합과 신호 왜곡을 감소시키기 위해 개선 모델과 개발된 수식을 제안한다. 이러한 차동 FPCB 전송선의 고주파 특성을 평가하기 위해 주파수 영역에서 전파(full-wave) 전자기 시뮬레이션 및 시간 영역 시뮬레이션을 각각 수행하였다. 본 논문에서 제안하는 방법은 저전압 차동 신호 방식의 응용을 위한 고속 차동 FPCB 전송선을 최적화하는데 매우 도움이 되리라 믿는다.

완전-차동형 바이폴라 전류 감산기와 이를 이용한 전류-제어 전류 증폭기의 설계 (A Design of Fully-Differential Bipolar Current Subtracter and its Application to Current-Controlled Current Amplifier)

  • 차형우
    • 대한전자공학회논문지SD
    • /
    • 제38권11호
    • /
    • pp.836-845
    • /
    • 2001
  • 고정도 전류-모드 신호 처리를 위한 새로운 완전-차동형 바이폴라 전류 감산기(FCS)와 이를 이용한 전류-제어 전류 증폭기(CCCA)를 설계했다. 완전-차동 전류 출력을 얻기 위해, FCS는 낮은 전류-입력 임피던스를 갖는 두 개의 전류 폴로워가 좌우 대칭적으로 구성되어 있다. CCCA는 출력전류를 바이어스 전류로 제어하기 위해 완전 차동형 전류 감산기(FCS)와 단일 전류 출력단을 갖는 전류 이득 증폭기(CGA)로 구성되었다. 시뮬레이션 결과 FCS는 5 Ω의 전류-입력 임피던스와 우수한 선형성을 갖는다는 것을 확인하였다. 또한, CCCA는 바어이스 전류를 100μA에서 20 mA까지 가변했을 경우 20 MHz의 3-dB 차단 주파수를 갖는다는 것을 확인하였다. FCS와 CCCA의 전력 소비는 각각 1.8 mW와 3 mW이다.

  • PDF

체성분 분석용 칩 설계 (A Chip Design of Body Composition Analyzer)

  • 배성훈;문병삼;임신일
    • 대한전자공학회논문지SD
    • /
    • 제44권3호
    • /
    • pp.26-34
    • /
    • 2007
  • 본 논문에서는 신체 임피던스 측정법(Bioelectrical Impedance Analysis, 이하 BIA)을 기초로 한 체지방 측정 칩 설계에 대한 내용을 서술하였다. 제안된 회로는 인체에 전류 신호를 인가하는 회로, 인체를 통해 나온 전압 신호를 측정하는 회로, 회로의 동작을 제어하는 마이크로 콘트롤러(Micom), 그리고 분석프로그램이 내장된 메모리(SRAM, EEPROMs) 의 모든 기능을 하나의 칩에 집적하였다. 특히 정밀한 인체 임피던스 측정을 위하여 다주파수 동작이 가능한 대역통과필터(Band Pass Filter, BPF)를 설계하였다. 또한, 설계된 대역통과필터는 weak inversion 영역에서 동작하기 때문에 면적과 전력소모를 줄일 수 있었다. 그리고 측정부분 회로의 성능을 개선하기 위해서 차동차이증폭기(Differential difference amplifier, DDA)를 이용한 새로운 전파정류기(Full wave rectifier, FWR)를 설계하였다. 또한 이 회로는 마지막 단에 연결될 아날로그-디지털 변환기(ADC)의 설계에 대한 부담을 덜어주는 장점도 있다. 이 칩의 시제품은 CMOS 0.35um 공정을 이용하였고 전력소모는 모든 주파수에서 6mW 이며 전원전압은 3.3V이다. 전체 칩의 크기는 $5mm\times5mm$ 이다.

Development of Prototype Multi-channel Digital EIT System with Radially Symmetric Architecture

  • Oh, Tong-In;Baek, Sang-Min;Lee, Jae-Sang;Woo, Eung-Je;Park, Chun-Jae
    • 대한의용생체공학회:의공학회지
    • /
    • 제26권4호
    • /
    • pp.215-221
    • /
    • 2005
  • We describe the development of a prototype multi-channel electrical impedance tomography (EIT) system. The EIT system can be equipped with either a single-ended current source or a balanced current source. Each current source can inject current between any chosen pair of electrodes. In order to reduce the data acquisition time, we implemented multiple digital voltmeters simultaneously acquiring and demodulating voltage signals. Each voltmeter measures a differential voltage between a fixed pair of adjacent electrodes. All voltmeters are configured in a radially symmetric architecture to optimize the routing of wires and minimize cross-talks. To maximize the signal-to-noise ratio, we implemented techniques such as digital waveform generation, Howland current pump circuit with a generalized impedance converter, digital phase-sensitive demodulation, tri-axial cables with both grounded and driven shields, and others. The performance of the EIT system was evaluated in terms of common-mode rejection ratio, signal-to-noise ratio, and reciprocity error. Future design of a more innovative EIT system including battery operation, miniaturization, and wireless techniques is suggested.

The Characteristics of Planar EMI Filter with Bi-Ground Layers Considering Impedance Mismatching

  • Wang, Shishang;Song, Zheng;Lou, Qianceng
    • Journal of Power Electronics
    • /
    • 제16권3호
    • /
    • pp.1200-1208
    • /
    • 2016
  • Planar electromagnetic interference (EMI) filter has significant engineering significance to power electronic system integration and miniaturization. However, the value of differential mode capacitance cannot meet the demand of noise suppression because of the size limit of ceramics. In this case, the EMI filter of novel multilayers is recommended to address this issue. A novel integrated structure of EMI filter based on multilayer ceramic is proposed in this study. The inductance and capacitance of the new structure can be designed separately, which is an advantage in manufacturing. Insertion loss is measured more closely to the actual situation in this study, which is different from the condition where source and load impedances are both 50 Ω. In the process of designing a novel EMI filter, noise impedance is considered. Moreover, the prototype is created and applied to a small switching power supply, which verifies the effectiveness of the developed EMI filter.

Angle Sensors Based on Oblique Giant Magneto Impedance Devices

  • Kim, Do-Hun;Na, Ji-Won;Jeung, Won-Young
    • Journal of Magnetics
    • /
    • 제14권1호
    • /
    • pp.42-46
    • /
    • 2009
  • The measurement of external magnetic field orientation using Giant Magneto Impedance (GMI) sensors has been performed. A soft magnetic alloy of $Co_{30}Fe_{34}Ni_{36}$ was electroplated on a Si wafer with a CoFeNi seed layer. V-shaped microwire patterns were formed using a conventional photolithography process. An external magnetic field was generated by a rectangular AlNiCo permanent magnet. The reference direction was defined as the external magnetic field direction oriented in the middle of 2 GMI devices. As the orientation of the magnetic field deviated from the reference direction, variation in the field component along each device introduced voltage changes. It was found that, by taking the voltage difference between the left and right arms of the Vshaped device, the nonlinearity of each device could be significantly reduced. The fabricated angle sensor had a linear range of approximately $70^{\circ}$ and an overall sensitivity of approximately 10 mV.

소형 임피던스 분석기를 이용한 케이블의 결함 감시 시스템 (Fault Monitoring System for Cables Using a Compact Impedance Analyzer)

  • 윤채원;용환구;김광호;나완수;채장범;김병성
    • 한국전자파학회논문지
    • /
    • 제28권11호
    • /
    • pp.872-879
    • /
    • 2017
  • 본 논문은 direct digital synthesizer, 연산 증폭기 및 이득/위상 검출기로 구성된 소형 임피던스 분석기를 사용하여 차분 주파수 영역 반사 계측을 기반으로 한 케이블 결함 모니터링 시스템을 제시한다. 제안된 시스템은 주파수 영역 반사계측을 위한 고가의 벡터 네트워크 분석기를 저비용으로 대체할 수 있으므로, 장기간 동안 다중 지점을 모니터링하는 센서 네트워크 구성이 가능하다. 이 시스템의 성능은 전원 케이블의 결함 지점을 진단하는 실험을 통해 검증하였다.

저잡음 뇌파 전치 증폭기의 개발 (The Development of Low-noise EEG Preamplifier)

  • 유선국;김남현;김선호;송재성;안창범
    • 대한의용생체공학회:학술대회논문집
    • /
    • 대한의용생체공학회 1995년도 춘계학술대회
    • /
    • pp.68-70
    • /
    • 1995
  • A low-noise pre-amplifier is developed for use in Topographic Brain Mapping system. It consists of signal generator, signal amplifier with a impedance converter, shield driver, body driver, differential amplifier, and isolation amplifier. Pre-amplifier circuit is designed with the concept of isolation and active body and shield driver. This amplifier shows the good noise behavior, high CMRR, high input impedance, low leakage current and high IMRR.

  • PDF