• Title/Summary/Keyword: DEMUX

Search Result 44, Processing Time 0.024 seconds

Inductorless 8.9 mW 25 Gb/s 1:4 DEMUX and 4 mW 13 Gb/s 4:1 MUX in 90 nm CMOS

  • Sekiguchi, Takayuki;Amakawa, Shuhei;Ishihara, Noboru;Masu, Kazuya
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제10권3호
    • /
    • pp.176- 184
    • /
    • 2010
  • A low-power inductorless 1:4 DEMUX and a 4:1 MUX for a 90 nm CMOS are presented. The DEMUX can be operated at a speed of 25 Gb/s with the power supply voltage of 1.05 V, and the power consumption is 8.9 mW. The area of the DEMUX core is $29\;{\times}\;40\;{\mu}m^2$. The operation speed of the 4:1 MUX is 13 Gb/s at a power supply voltage of 1.2 V, and the power consumption is 4 mW. The area of the MUX core is $30\;{\times}\;18\;{\mu}m^2$. The MUX/DEMUX mainly consists of differential pseudo-NMOS. In these MUX/DEMUX circuits, logic swing is nearly rail-to-rail, and a low $V_{dd}$. The component circuit is more scalable than a CML circuit, which is commonly used in a high-performance MUX/DEMUX. These MUX/DEMUX circuits are compatible with conventional CMOS logic circuit, and it can be directly connected to CMOS logic gates without logic level conversion. Furthermore, the circuits are useful for core-to-core interconnection in the system LSI or chip-to-chip communication within a multi-chip module, because of its low power, small footprint, and reasonable operation speed.

IMT-2000 망의 제어국에서 ATM 다중/역다중화 회로 설계 (Design of ATM Mux/demux Circuit in the BSC for IMT-2000 Network)

  • 이인환;이남준오돈성
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1998년도 추계종합학술대회 논문집
    • /
    • pp.51-54
    • /
    • 1998
  • In this paper, we describe the design of the ATM Mux/Demux circuit between BSC and MSC for IMT-2000 Network. This ATM Mux/Demux circuit culd support 155Mbps optic interface with MSC. Using the CAM and DPRAM, this circuit performs ATM cell Mux/Demux functions in the BSC. MPC 860SAR processor was used for the signaling with MSC in this design.

  • PDF

FBG를 이용한 DWDM용 광 Add-Drop 다중화기에 관한 연구 (The Optical Add-Drop Multiplexer for DWDM Using Fiber Bragg Grating)

  • 손용환;신희성;허주옥;장우순;정진호
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2001년도 하계종합학술대회 논문집(1)
    • /
    • pp.237-240
    • /
    • 2001
  • Dense Wavelength division multiplexing(DWDM) lightwave system requires multiplexer, demultiplexer and optical filter. In this paper, thus, we propose the Add-Drop Mux/Demux based on a Mach-Zehnder interferometer(MZI) with fiber Bragg grating(FBG). The Add-Drop Mux/Demux using FBG and MZI is able to minimize system and reduce weight. We also analyze output characteristics of Add-Drop Mux/Demux and present the optimum design data through the computer simulation.

  • PDF

TS Demux와 MPEG-4 시스템의 인터페이스 설계 및 구현 (Design and Implementation of the Interface between TS Demux and MPEG-4 System)

  • 박주희;서주희;전종구
    • 한국멀티미디어학회:학술대회논문집
    • /
    • 한국멀티미디어학회 2003년도 추계학술발표대회(하)
    • /
    • pp.998-1001
    • /
    • 2003
  • DMB 단말 시스템에서는 Delivery Layer로 다중화 방식인 MPEG-2 TS 와 MPEG-4 System SL를 이용하도록 제안되었다. 본 논문에서는 DMB 단말 시스템에서 사용되는 MPEG 2 $\square$TS는 H/W로 구현하고 MPEG 4 System S/W로 구현하는데 있어서 효율적인 인터페이스를 제안한다.

  • PDF

DMB 단말에서 TS Demux와 MPEG-4 시스템의 인터페이스 설계 및 구현 (Design and Implementation of the Interface between TS Demux and MPEG-4 System in DMB terminal)

  • 서주희;박주희;전종구
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2003년도 컴퓨터소사이어티 추계학술대회논문집
    • /
    • pp.251-254
    • /
    • 2003
  • DMB is a next-generation multimedia broadcasting system that not only enables digital broadcasting services such as transmission of CD-duality audio, traffic information, and real-time stock information, but also allows reception of high-quality digital TV in high-speed driving conditions. In the DMB system, MPEG-2 TS(Transport Stream) multiplex method and MPEG-4 System SL(Sync Layer) have been selected as the delivery layer. In this paper, an efficient interface scheme between an MPEG-2 TS processing hardware and software-implemented MPEG-4 system within a DMB terminal device is proposed.

  • PDF

ECL 매크로 셀로 설계한 고속 MUX/DEMUX 소자 (A High Speed MUX/DEMUX Chip using ECL Macrocell Array)

  • 이상훈;김성진
    • 대한전자공학회논문지SD
    • /
    • 제39권6호
    • /
    • pp.51-58
    • /
    • 2002
  • 본 논문에서는 ECL macrocell array를 사용하여 155/311 Mb/s급 MUX/DEMUX 소자를 단일소자로 설계하였다. 이 소자는 초고속 전송망의 전송노드 역할을 하는 2.5 Gb/s SDH 전송시스템에 적용되어 51Mb/s의 병렬 데이터를 155 Mb/s(혹은 311 Mb/s)의 직렬 데이터로 비트 교직 다중화 하거나 155 Mb/s(혹은 311 Mb/s) 직렬 데이터를 51 Mb/s의 병렬 데이터로 비트 교직 역 다중화 하는 기능을 수행한다. 소자의 저속부는 TTL로 접속되며 고속부는 100K ECL로 접속되며 모토롤라 ETL3200 macrocell array로 제작되었다. 설계 제작된 소자는 180° 의 311 Mb/s 데이터 입력 Phase margin을 가지며 출력 데이터 skew는 220 ps로 평가되었다.

네트워크 기반에서의 DWDM을 이용한 광 인터넷 전송 기술에 관한 연구 (A Study on Optical internet Transmission technic Using DWDM based on network)

  • 장우순;정진호
    • 인터넷정보학회논문지
    • /
    • 제2권1호
    • /
    • pp.87-96
    • /
    • 2001
  • 본 논문에서는 보다 높은 대역폭에서 안전한 멀티캐스트 통신을 하고자, 즉 최근 화상회의나 인터넷 방송과 같은 인터넷상의 멀티캐스트 트래픽이 급증하고 있는 현실에서 광 전송기술을 이용한 트래픽의 분산과 네트워크 상에서의 전송률 향상에 대하여 제안한다. 본 논문에서 제안하는 방법에서는 Add-Drop Mux/Demux의 특성 및 각 단의 출력 특성과 간섭계의 경로길이의 변화에 따른 특성을 고찰하고 그 특성에 따른 최적의 설계 데이터를 제시하여 기존의 음성 및 텍스트 중심의 전송에서 발생하는 트래픽의 문제점을 고찰하고, 이에 따른 해결 방안으로 현재 주요 통신분야인 멀티미디어, 인터넷에서의 트래픽의 혼잡 상황에 대하여 광 전송기술을 통해 전송률을 높일 수 있음을 볼 수 있다.

  • PDF

10기가비트 이더넷 인터페이스를 위한 프레임 다중화기/역다중화기와 IPC를 갖는 10기가비트 이더넷 시스템의 설계 및 구현 (Design and Implementation of 10Gigabit Ethernet System with IPC and Frame MUX/DEMUX Architecture)

  • 조규인;김유진;정해원;조경록
    • 대한전자공학회논문지TC
    • /
    • 제41권5호
    • /
    • pp.27-36
    • /
    • 2004
  • 최근 인터넷 트래픽의 폭발적인 증가에 따라, 매우 빠른 고속 네트워크 장비에 네트워크프로세서(NP)의 사용이 보편화되고 있다. 이에 따라, 기존의 일반적인 마이크로프로세서를 이용한 네트워크 장비의 성능 한계를 벗어나 향상된 성능을 보이는 라우팅 기능과 패킷처리 기능을 분리하는 분산형 시스템 구조가 이용되고 있다. 본 논문에서는 10기가비트 이더넷 포트를 가지는 10기가비트 에지 스위치 시스템에 적용한 패킷 라우팅 처리와 OAM 처리를 위한 분산형 이더넷 IPC 통신 메커니즘과 10Gbps급 이더넷 데이터를 처리할 수 있는 프레임 방식의 MUX/DEMUX 구조를 설계하고 구현하는 방법을 기술한다. 본 논문에서 제안한 분산형 이더넷 UC 통신 메커니즘 구조는 현재 진행되고 있는 10기가비트 이더넷 인터페이스를 갖는 320Gbps급의 백본용 이더넷 스위치 시스템에도 적용하였다.

데이터 재사용을 이용한 프랙탈 영상압축을 위한 효율적인 일차원 VLSI 어레이 (Efficient One-dimensional VLSI array using the Data reuse for Fractal Image Compression)

  • 이희진;이수진;우종호
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2001년도 춘계종합학술대회
    • /
    • pp.265-268
    • /
    • 2001
  • 본 논문에서는 프랙탈 영상압축 알고리즘의 고속처리를 위한 효율적인 일차원 VLSI 어레이를 설계한다 프랙탈 영상압축 알고리즘은 영상을 정의역블럭과 치역블럭을 나누고, 블럭간의 자기유사성을 비교하여 데이터를 압축시킨다. 이때 정의역블럭은 치역블럭의 두배크기로 인접한 정의역블럭과 50% 중첩시켜 분할한다. 인접한 두 정의역 블럭의 픽셀들이 중첩되므로, 이 픽셀들을 재사용하여 데이터의 입력수를 줄이고 처리속도를 향상시킬수 있다. 이 결과 최소한의 레지스터와 MUX, DEMUX의 추가만으로 약 25%의 처리속도 향상을 얻을 수 있다.

  • PDF