• 제목/요약/키워드: DDFS

검색결과 29건 처리시간 0.025초

CORDIC 알고리즘을 이용한 DDFS 설계 (Direct Digital Frequency Synthesizer design using CORDIC algorithm)

  • 이민석;조원경
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 추계종합학술대회 논문집
    • /
    • pp.985-988
    • /
    • 1999
  • This paper describes the architecture and the IC implementation of a Direct Digital Frequency Synthesizer (DDFS). That is based on an angle rotation algorithm (CORDIC). It is shown that the architecture can be implemented as a multipliers, feedfoward, and easily pipelineable datapath. A prototype IC has been designed, fabricated in 0.35${\mu}{\textrm}{m}$ SAMSUNG KG90 Library.

  • PDF

차동 양자화를 사용한 병렬 방식의 직접 디지털 주파수 합성기 (The Direct Digital Frequency Synthesizer of Parallel Type Using the Differential Quantization)

  • 김종일;이윤식;이의권
    • 한국ITS학회 논문지
    • /
    • 제6권2호
    • /
    • pp.126-137
    • /
    • 2007
  • 본 논문에서는 새로운 ROM 압축방식을 사용한 저전력 직접 디지털 주파수 합성기를 제안하고 낮은 클럭에서 동작하는 위상 누적기를 병렬로 연결하여 높은 주파수를 생성하는 위상-사인 변환기를 설계한다. ROM크기를 줄이기 위해 사인파를 양자화 할 때 일련의 차동 양자화 기술을 응용, 변형하여 양자화 ROM(Quantized ROM : Q-ROM과 차동 ROM(Differential ROM : D-ROM)을 사용하는 QD-ROM 압축방식을 제안한다. 이를 사용함으로써 67.5%의 ROM 사이즈를 감소시킬 수 있고 ROM의 크기를 줄여 전력 소모를 줄일 수 있다.

  • PDF

CORDIC을 이용한 디지탈 Quadrature 복조기의 VLSI 구현 (VLSI Implementation of CORDIC-Based Digital Quadrature Demodulator)

  • 남승현;성원용
    • 한국통신학회논문지
    • /
    • 제23권7호
    • /
    • pp.1718-1731
    • /
    • 1998
  • 디지탈 quadrature 복조기는 디지탈 통신 시스템에서 변조된 신호의 정확한 위상 복조를 위해 꼭 필요하다. 기존의 방법들은 주로 DDFS(Direct Digital Frequency Synthsizer)를 이용하여 캐리어를 발생시킨 후에 승산기를 이용하여 복조를 수행하였다. 그리고, DDFS에는 주로 ROM(Read Only Memory)을 사용하였는데, 높은 속도와 정확도를 요구하는 경우 ROM의 속도와 크기가 제한이 될 수있다. 이러한 점을 극복하기 위하여 CORDIC(COordinate Rotation Digital Computer) 알고리듬을 사용하여 주파수 합성은 물론 캐리어 복조까지 수행하는 방식을 제안하였다. 최적의 하드웨어 구현을 위해 제한된 단어길이에 의한 영향을 분석하였으며, 하드웨어 비용면에서 ROM을 사용하는 방법과 비교한 결과 약 1/3 정도로 면적이 줄었다. 제안된 구조를 이요한 전주문형 VLSI 구현 결과를 보인다.

  • PDF

그룹 곱셈 계수를 위한 Modified CSD 그룹 곱셈기 디자인 (Modified CSD Group Multiplier Design for Predetermined Coefficient Groups)

  • 김용은;허일남;정진균
    • 대한전자공학회논문지SD
    • /
    • 제44권9호
    • /
    • pp.48-53
    • /
    • 2007
  • Fast Fourier Transform(FFT)과 같은 디지털 신호처리 응용에서는 계수가 미리 정해진 특정 그룹의 곱셈기를 사용한다. 본 논문에서는 수정된 CSD 알고리즘 및 부분곱 공유 알고리즘을 기반으로 계수가 미리 정해진 특정 그룹의 곱셈 계수를 위한 효율적인 곱셈기 설계 방법을 제안한다. 제안한 알고리즘을 direct digital frequency synthesizer(DDFS)에 사용되는 sine/cosine 생성회로 및 128 point radix-24 FFT에 사용되는 곱셈기에 적용하였을 경우 기존 곱셈에 비하여 면적, 소비전력, 속도에서 최대 34%의 이득이 있음을 CAD 시뮬레이션을 통해 보인다.

직접 디지털 주파수 합성을 위한 효율적인 ROM 압축 방법 (Effective ROM Compression Methods for Direct Digital Frequency Synthesis)

  • 이진철;신현철
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제31권9호
    • /
    • pp.536-542
    • /
    • 2004
  • 본 논문에서는 디지털 주파수 합성기의 구조에 대하여 연구하였다. 디지털 주파수 합성기는 높은 스펙트럼 순도로 빠른 주파수 전환이 가능하고, 현대의 확산 스펙트럼 무선통신 시스템에 널리 사용된다. 롬 기반의 디지털 주파수 합성기는 싸인 파형의 크기를 저장한 롬 테이블을 사용한다. 본 논문에서는 롬의 크기를 줄이는 세 가지 새로운 기술을 제안하였다. 새로운 기법 중 한 가지는 여러 개의 계층적 구조를 사용하였다. 다른 기법들은 계층적 롬 구조를 간단한 보간 기법으로 결합하였다. 이러한 기법으로 12비트의 싸인 파형을 생성하였다. 실험 결과 새롭게 제안한 기법은 기존 방법[1]에 비해 ROM 크기를 24%까지 줄일 수 있다.

ROM 축소를 이용한 직접디지털 주파수 합성기법 (Direct digital frequency synthesizer using ROM reduction method)

  • 안영남;김종일
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2009년도 추계학술대회
    • /
    • pp.401-404
    • /
    • 2009
  • 본 논문에서는 ROM의 크기를 줄여 전력 소모를 줄일 수 있는 DDFS를 제안하였다. 새롭게 제안된 병렬 ROM 방식은 두 개의 ROM을 사용하여 원하는 주파수를 합성함으로써 전체적인 ROM들의 크기를 줄여준다. 표본화된 사인파의 양자화 값은 양자화 ROM과 차동 ROM에 저장된다. ROM 크기를 줄이기 위해 사인파를 양자화 할 때 일련의 차동 양자화 기술을 응용, 변형하여 두 개의 병렬 ROM을 사용한 압축방식을 제안한다. 이를 사용함으로써 최대 67.5%의 ROM 크기를 감소시켜 전력소모를 줄일 수 있다.

  • PDF

Design Methodology-고속 디지털 주파수합성기 설계기술

  • 유현규
    • IT SoC Magazine
    • /
    • 통권3호
    • /
    • pp.35-37
    • /
    • 2004
  • 본 연구팀이 Hynix 0.35um CMOS 4M 2P 공정을 사용하여 제작한 민수용 DDFS (DAC를 포함한 single chip)는 DC부터 100MHz 까지 사용할 수 있으며(BW=100MHz) frequency 변환속도 약 30nS, 주파수해상도 0.0745Hz, 그리고 소비 전력은 120MHz 클럭에서 약 200mW이다. 본고에서는 언급하지 않았지만, 본 연구팀이 별도의 설계로 진행된 군수용 DDFS의 경우, 출력주파수는 DC부터 320MHz 까지 가능하고 소비 전력은 800MHz 클럭에서 약 400mW이다. 이처럼 DDFS는 특성 자체의 우수성 뿐 아니라, 각종 멀티미디어 기기 및 통신시스템의 급격한 디지털화 추세로 인해 주파수합성기도 디지털화 함으로써 VLSI화가 용이하고, 이에 따라 S/W에 의한 다기능화 (programmability), 응용성의 극대화, 및 저가격화를 추구할 수 있다는 점에서 주목해야 할 분야이다. 특히 반도체기술의 발전으로 지금까지 DDFS 구현의 가장 큰 장애로 대두되던 DAC의 고속화가 부분적으로 가능해지면서 (TTL-to-ECL interface 부가회로가 별도로 필요없이 직접적인 연결), DDFS의 시장 전망을 더욱 밝게 하고 있다.

  • PDF

대역 확산 통신방식에서 고속 주파수 호핑 시스템에 사용될 주파수 합성기의 실현에 관한 연구 (A Styudy on the Implementation of Frequency Synthesizer for the Fast Frequency Hopping Spread Spectrum Communication system)

  • 김원후
    • 한국음향학회지
    • /
    • 제7권2호
    • /
    • pp.51-64
    • /
    • 1988
  • 고속 주파수 호핑 시스템을 구성하기 위해서는 무엇보다 천이 시간이 매우 짧은 주파수 합성기가 필요하다. 본 논물에서는 천이 시간이 수 nS 정도로 극히 짧은 직접 디지틀 주파수 합성기를 실현하고 그 특성을 실험하였다 또한 호핑 특성을 검토함으로써 본 논문에서 구성한 주파수 합성기가 고속 주파수 호핑 시스템에 적합함을 확인하였다. 마지막으로 현재의 기술수준으로 신호 대 잡음비 (SNR)를 획기적으로 증가시키고 아울러 시스템 구성을 간단히 할 수 있는 개선 방법을 제시하였다.

  • PDF

클록초기치 누적방식을 사용한 DDFS 변조기 구현과 성능평가 (Implementation and Performance Test of DDFS Modulator using the Initial Clock Accumulating Method)

  • 최승덕;김경태
    • 한국음향학회지
    • /
    • 제17권8호
    • /
    • pp.103-109
    • /
    • 1998
  • 디지털신호의 변조에는 기본적으로 진폭 편이 변조(ASK: Amplitude-Shift Keying), 주파수 편이 변조(FSK: Frequency-Shift Keying), 위상 편이 변조(PSK: Phase-Shift Keying) 등의 세 가지 방법이 있다. 본 논문에서는 표본클록 합성계수 방식에 관한 이론을 고찰하고, 클록초기치 누적방식의 DDFS를 이용하여 위에서 언급한 변조방법을 실현할 수 있는 주파수 도약 대역 확산 통신에 적합한 변조기를 구현하였다. 또한, 합성된 출력주파수 의 정현파형에 대한 스펙트럼 분석과 PN(Pseudo Noise) 부호를 사용한 순시적인 주파수 도 약 상태, 위상제어의 가능성 등을 확인한 결과 실험으로부터 다음과 같은 결과를 얻었다. 첫 째, 합성된 출력주파수는 주파수 Index에 따라 기준주파수에 정확히 정수배가 되며, 둘째, 합성된 정현파형의 스펙트럼으로 기본파와 여러 고조파의 크기를 비교하여 본 결과 50[dB] 이상의 차이가 남으로서 고조파 성분들이 상당히 감소되었음을 확인하였고, 셋째, PN 코드 를 사용하여 순시적인 주파수 도약 상태를 확인하여 본 결과 스위칭 시간이 빠르기 때문에 주파수 도약 특성이 뛰어남을 알 수 있었으며 또한, 누산기의 set/reset 상태를 변화시킴에 따라 위상이 제어됨을 입증하였다.

  • PDF

차동 양자화를 사용한 QD-ROM 압축 방식의 직접 디지털 주파수 합성기 (The direct digital frequency synthesizer of QD-ROM reduction using the differential quantization)

  • 김종일;임소영;이호진
    • 융합신호처리학회논문지
    • /
    • 제8권3호
    • /
    • pp.192-198
    • /
    • 2007
  • 본 논문에서는 ROM의 크기를 줄여 전력 소모를 줄일 수 있는 DDFS를 제안하였다. 새롭게 제안된 ROM 압축방식은 두 개의 ROM을 사용하여 원하는 주파수를 합성함으로써 전체적인 ROM들의 크기를 줄여준다. 표본화된 사인파의 양자화 값은 양자화 ROM(Quantized ROM : Q-ROM)과 차동 ROM(Differential ROM : D-ROM)에 저장된다. ROM 크기를 줄이기 위해 사인파를 양자화 할 때 일련의 차동 양자화 기술을 응용, 변형하여 두 개의 ROM을 사용한 QD-ROM 압축방식을 제안한다. 1/4주기의 사인파를 $2^L$개의 블록으로 나누어 양자화하고 이를 Q-ROM에 저장한다. D-ROM에는 Q-ROM의 표본화 간격을 $2^M$으로 나누어 표본화하고 양자화된 값은 그 블록의 표본화된 Q-ROM과의 차이만을 양자화하여 저장한다. 이렇게 함으로써 D-ROM에 저장되는 양자화 값의 최대 크기는 Q-ROM에 저장되는 양자화 값보다 작은 양이기 때문에 적은 데이터 길이로도 저장이 가능하다. 이를 사용함으로써 최대 67.5%의 ROM 크기를 감소시켜 전력소모를 줄일 수 있다.

  • PDF