• 제목/요약/키워드: Custom Power

검색결과 167건 처리시간 0.023초

위상 급변 기능이 있는 전력품질 외란 발생기 (Power Quality Disturance Generator with Phase Jump Function)

  • 이병철;최성훈;팽성환;노의철;김인동;전태원;김흥근
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2004년도 추계학술대회 논문집
    • /
    • pp.96-100
    • /
    • 2004
  • This paper deals with power quality disturbance generator with phase jump function. The proposed generator can be applied to the performance test of custom power devices. Voltage sag, swell, outage, unbalance and phase jump after outage are provided by the generator. The phase jump operating principle of the generator is described and analysed. The control scheme of the disturbance generator is simple and hardware setup is cost effective compared with the conventional scheme. The usefulness of the generator is verified through simulation and experimental results.

  • PDF

전력품질 개선장치를 위한 간단한 구조의 전압변동 발생기 (A simple structured voltage disturbance generator for power quality improving devices)

  • 이병철;최성훈;팽성환;노의철;김인동;전태원;김흥근
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2005년도 전력전자학술대회 논문집
    • /
    • pp.552-554
    • /
    • 2005
  • This paper deals with a simple structured voltage disturbance generator for power quality improving devices. The proposed generator can be applied to the performance test of custom power devices. Voltage sag, swell, outage, unbalance and phase jump after outage are provided by the generator. The improving phase jump operating principle of the generator is described and analysed. The usefulness of the generator is verified through simulation.

  • PDF

전압조정과 고조파 저감을 위한 배전용 STATCOM 개발 (A Development of a Distribution STATCOM for Voltage Regulation and Harminic Mitigation)

  • 추진부;전영수;윤종수;한영성;홍순욱;이학성;신희승
    • 전력전자학회논문지
    • /
    • 제4권6호
    • /
    • pp.601-607
    • /
    • 1999
  • 본 논문에서는 순간전압조정, 역률 보상, 고조파 저감에 대한 배전용 정지형 동기조상기(STATCOM : STATic COMpensator)에 대한 다양한 제어 모드를 제안하고 있다. 이러한 제어 알고리즘의 성능을 검증하기 위해 각 제어 알고리즘을 20kVA의 축소형 STATCOM에 적용하고 간단한 배전계통을 꾸며 시험하였다. 실험결과로부터 제안한 제어알고리즘이 Custom Power 시스템으로 훌륭한 성능을 보임을 확인할 수 있었다. 실재 배전계통에 적용하여 현재 1MVA STATCOM이 성공적으로 운전되고 있다.

  • PDF

뉴런 신호 자극을 위한 8비트 전류 구동형 DAC (Design of 8bit current steering DAC for stimulating neuron signal)

  • 박지현;시대;윤광섭
    • 재활복지공학회논문지
    • /
    • 제7권2호
    • /
    • pp.13-18
    • /
    • 2013
  • 본 논문에서는 8비트 전류 구동형 DAC를 설계하여 뉴런 신호를 자극하기 위한 전류자극기로 활용하였다. 제안하는 회로는 10KS/s의 샘플링 주파수와 3.3V의 구동전압을 가지며, 0.35um Magna Chip CMOS 공정을 이용하여 설계하였고 Full-Custom 방식의 레이아웃을 수행하였다. 글리치 잡음을 줄이고 해상도를 높이기 위해 상위 3비트의 온도계 코드 디코더 입력과, 하위 5비트의 이진 입력의 혼합된 구조를 적용하였다. 이로 인해 글리치 에너지는 이진 입력으로만 구성된 DAC에 비해 $10nV{\bullet}sec$ 감소하였다. 또한 LSB전류가 $0.8{\mu}m$로 작기 때문에 저전력 전류 자극기로 활용될 수 있다. 제안된 전류 자극기는 MCU와 연결하여 바이패이즈 신호를 형성 할 수 있으며, 신호의 주기와 진폭을 MCU코드를 변경하며 조절할 수 있다. 측정결과 INL은 +0.56/-0.38 LSB이고 DNL은 +0.3/-0.4 LSB로서 우수한 선형성을 나타내었고 소모전력은 6.6mW로 측정되었다.

  • PDF

저전력 디지털 신호처리 응용을 위한 작은 오차를 갖는 절사형 Booth 승산기 설계 (A Design of Low-Error Truncated Booth Multiplier for Low-Power DSP Applications)

  • 정해현;박종화;신경욱
    • 한국정보통신학회논문지
    • /
    • 제6권2호
    • /
    • pp.323-329
    • /
    • 2002
  • N-비트$\times$N-비트 2의 보수 승산에서 승산결과 2N-비트만을 출력하는 절사형 Booth 승산기의 절사오차 최소화를 위한 효율적인 오차보상 방법을 제안하였다. 제안된 방법을 적용하여 작은 칩 면적과 저전력 특성을 갖는 절사형 승산기를 설계하고 면적, 절사오차 등을 기존의 방식과 비교하였다. 제안된 절사형 Booth 승산기는 승산결과의 하위 N-비트를 계산하는 회로를 생략하므로, 절사되지 않은 일반 승산기에 비해 게이트 수가 약 35% 정도 감소한다. 본 논문에서 설계된 절사형 Booth 승산기는 기존의 고정 오차보상 방법을 적용한 경우에 비해 평균오차를 약 60% 정도 줄일 수 있다. 제안된 방법을 적용하여 16-비트$\times$16-비트 절사형 승산기를 0.35-$\mu\textrm{m}$ CMOS 공정을 이용하여 full-custom 방식으로 설계하였다. 약 3.000개의 트랜지스터로 구성되는 승산기 코어는 330-$\mu\textrm{m}$$\times$262-$\mu\textrm{m}$의 면적을 가지며, 3.3-V 전원전압에서 200-MHz로 동작 가능하며 약 20-㎽의 전력소모 특성을 갖는다.

핫스팟 접근영역 인식에 기반한 바이너리 코드 역전 기법을 사용한 저전력 IoT MCU 코드 메모리 인터페이스 구조 연구 (Low-Power IoT Microcontroller Code Memory Interface using Binary Code Inversion Technique Based on Hot-Spot Access Region Detection)

  • 박대진
    • 대한임베디드공학회논문지
    • /
    • 제11권2호
    • /
    • pp.97-105
    • /
    • 2016
  • Microcontrollers (MCUs) for endpoint smart sensor devices of internet-of-thing (IoT) are being implemented as system-on-chip (SoC) with on-chip instruction flash memory, in which user firmware is embedded. MCUs directly fetch binary code-based instructions through bit-line sense amplifier (S/A) integrated with on-chip flash memory. The S/A compares bit cell current with reference current to identify which data are programmed. The S/A in reading '0' (erased) cell data consumes a large sink current, which is greater than off-current for '1' (programmed) cell data. The main motivation of our approach is to reduce the number of accesses of erased cells by binary code level transformation. This paper proposes a built-in write/read path architecture using binary code inversion method based on hot-spot region detection of instruction code access to reduce sensing current in S/A. From the profiling result of instruction access patterns, hot-spot region of an original compiled binary code is conditionally inverted with the proposed bit-inversion techniques. The de-inversion hardware only consumes small logic current instead of analog sink current in S/A and it is integrated with the conventional S/A to restore original binary instructions. The proposed techniques are applied to the fully-custom designed MCU with ARM Cortex-M0$^{TM}$ using 0.18um Magnachip Flash-embedded CMOS process and the benefits in terms of power consumption reduction are evaluated for Dhrystone$^{TM}$ benchmark. The profiling environment of instruction code executions is implemented by extending commercial ARM KEIL$^{TM}$ MDK (MCU Development Kit) with our custom-designed access analyzer.

EPC RFID 프로토콜 제너레이션 2 클래스 1 태그 디지털 코덱 설계 (Design of Digital Codec for EPC RFID Protocols Generation 2 Class 1 Codec)

  • 이용주;조정현;김형규;김상훈;이용석
    • 한국통신학회논문지
    • /
    • 제31권3A호
    • /
    • pp.360-367
    • /
    • 2006
  • 본 논문에서는 RFID 표준 중의 하나인 EPC 글로벌 제너레이션 2 클래스 1(EPC global generation 2 class 1) 태그의 설계에 대하여 논하였다. RFID 표준에 관한 연구나 충돌 방지(anti-collision) 알고리즘에 관한 연구는 많이 진행이 되었지만 태그디지털 코덱 아키텍처 하드웨어의 구체적인 설계에 관한 논문은 아직 없는 실정이기 때문에 본 논문에서 연구하게 되었다. 본 논문의 목적은 RFID 태그 블록의 구성 및 기능설계에 관한 연구를 함으로써 대략적인 전력소모, 하드웨어 크기 등에 대한 방향을 제시하고있다. 스탠더드 셀 라이브러리 합성방식을 사용하여 합성한 결과 설계된 디지털 코덱의 크기는 111640.328125개(인버터 개수)였고 소모 전력은 동적 소모 전력을 기준으로 10.3575uW로 추정되었다. 풀커스텀(full-custom)방식을 사용할 경우, 더욱 개선된 효과를 발휘할 것으로 보인다.

커스텀 파서와 SMT 솔버를 활용한 모델 기반 테스트 데이터 생성 기법 (Model-Based Automatic Test Data Generation Method Using Custom Parser and SMT Solver)

  • 신기욱;임동진
    • 정보처리학회논문지:소프트웨어 및 데이터공학
    • /
    • 제6권8호
    • /
    • pp.385-390
    • /
    • 2017
  • 지속적으로 증가하는 소프트웨어 복잡성으로 인해, 모델 기반 개발 기법은 소프트웨어 개발에 있어 거의 필수적인 기법이 되고 있다. 그러나, 모델 기반 기법을 활용한다 하더라도 복잡한 소프트웨어를 위한 테스트 케이스 생성은 여전히 풀어야 할 숙제이다. 본 논문에서는, 커스텀 파서와 SMT 솔버를 이용해 UML 모델 기반에서 자동 테스트 데이터를 생성하는 기법을 제안한다. 제안된 기법을 이용하면, 모델이 액션 언어(action language)와 같은 플랫폼 독립적인 언어로 구현되어 있거나, 플랫폼 종속적인 언어로 기술되어 있더라도 테스트 입력을 생성할 수 있다. 또한, 모델에서 테스트 케이스를 효율적으로 생성하기 위해 콘콜릭 수행 기법을 적용하였다. 본 논문에서는, 제안된 테스트 데이터 생성 기법을 통해 현대 산타페의 파워윈도우 스위치 모델에 활용된 사례를 기술한다.

Precise Modeling and Adaptive Feed-Forward Decoupling of Unified Power Quality Conditioners

  • Wang, Yingpin;Obwoya, Rubangakene Thomas;Li, Zhibo;Li, Gongjie;Qu, Yi;Shi, Zeyu;Zhang, Feng;Xie, Yunxiang
    • Journal of Power Electronics
    • /
    • 제19권2호
    • /
    • pp.519-528
    • /
    • 2019
  • The unified power quality conditioner (UPQC) is an effective custom power device that is used at the point of common coupling to protect loads from voltage and current-related PQ issues. Currently, most researchers have studied series unit and parallel unit models and an idealized transformer model. However, the interactions of the series and parallel converters in AC-link are difficult to analyze. This study utilizes an equivalent transformer model to accomplish an electric connection of series and parallel converters in the AC-link and to establishes a precise unified mathematical model of the UPQC. The strong coupling interactions of series and parallel units are analyzed, and they show a remarkable dependence on the excitation impedance of transformers. Afterward, a feed-forward decoupling method based on a unified model that contains the uncertainty components of the load impedance is applied. Thus, this study presents an adaptive method to estimate load impedance. Furthermore, simulation and experimental results verify the accuracy of the proposed modeling and decoupling algorithm.

고객지향 수요관리 정보 시스템 개발 (Development of Custom or Oriented Demand Schedule Information System)

  • 김태권;변민경;한진희;윤태욱
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 추계학술대회 논문집 전력기술부문
    • /
    • pp.457-459
    • /
    • 2003
  • As a competitive power market has introduced, many energy management systems have been developed. This paper presents the web-based energy management system which is developed by our company. The users tan monitor and analysis their load information using our energy management system.

  • PDF