• 제목/요약/키워드: Configuration memory

검색결과 175건 처리시간 0.023초

Controllable Growth of Single Layer MoS2 and Resistance Switching Effect in Polymer/MoS2 Structure

  • Park, Sung Jae;Chu, Dongil;Kim, Eun Kyu
    • Applied Science and Convergence Technology
    • /
    • 제26권5호
    • /
    • pp.129-132
    • /
    • 2017
  • We report a chemical vapor deposition approach and optimized growth condition to the synthesis of single layer molybdenum disulfide ($MoS_2$). Obtaining large grain size with continuous $MoS_2$ atomically thin films is highly responsible to the growth distance between molybdenum trioxide source and receiving silicon substrate. Experimental results indicate that triangular shape $MoS_2$ grain size could be enlarged up to > 80um with the precisely controlled the source-to-substrate distance under 7.5 mm. Furthermore, we demonstrate fabrication of a memory device by employing poly(methyl methacrylate) (PMMA) as insulating layer. The fabricated devices have a PMMA-$MoS_2$/metal configuration and exhibit a bistable resistance switching behavior with high/low-current ratio around $10^3$.

프로그램 가능한 논리 회로 구성을 위한 PIP 앤티퓨즈의 전기적 특성 (Electrical Characteristics of the PIP Antifuse for Configuration of the Programmable Logic Circuit)

  • 김필중;윤중현;김종빈
    • 한국전기전자재료학회논문지
    • /
    • 제14권12호
    • /
    • pp.953-958
    • /
    • 2001
  • The antifuse is a semi-permanent memory device like a ROM which shows the open or short state, and a switch device connecting logic blocks selectively in FPGA. In addition, the antifuse has been used as a logic device to troubleshoot defective memory cells arising from SDRAM processing. In this study, we have fabricated ONO antifuses consisted of PIP structure. The antifuse shows a high resistance more than several G Ω in the normal state, and shows a low resistance less than 500 Ω after program. The program resistance variation according to temperature shows the very stable value of $\pm$20 Ω. At this time, its program voltage shows 6.7∼7.2 V and the program is performed within 1 second. Therefore this result shows that the PIP antifuse is a very stable and programmable logic device.

  • PDF

Electrical Bistable Characteristics of Organic Charge Transfer Complex for Memory Device Applications

  • Lee, Chang-Lyoul
    • Applied Science and Convergence Technology
    • /
    • 제24권6호
    • /
    • pp.278-283
    • /
    • 2015
  • In this work, the electrical bistability of an organic CT complex is demonstrated and the possible switching mechanism is proposed. 2,9-Dimethyl-4,7-diphenyl-1,10-phenanthroline (BCP) and tetracyanoquinodimethane (TCNQ) are used as an organic donor and acceptor, respectively, and poly-methamethylacrylate (PMMA) is used as a polymeric matrix for spin-coating. A device with the Al/($Al_2O_3$)/PMMA:BCP:TCNQ[1:1:0.5 wt%]/Al configuration demonstrated bistable and switching characteristics similar to Ovshinsky switching with a low threshold voltage and a high ON/OFF ratio. An analysis of the current-voltage curves of the device suggested that electrical switching took place due to the charge transfer mechanism.

인메모리 컴퓨팅을 위한 최적의 메모리 구성 및 채널 개수에 대한 연구 (A Study on Optimal Memory Configuration and the Number of Channels for In-Memory Computing)

  • 김봉정;김영규;문병인
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2012년도 추계학술발표대회
    • /
    • pp.268-270
    • /
    • 2012
  • DRAM 가격의 하락으로 인메모리 컴퓨팅에 대한 연구 및 개발이 다시 활발해지고 있으나 효율적인 메모리 시스템 구성을 위한 연구는 아직 부족한 실정이다. 이에 본 논문은 64 비트 멀티프로세서와 대용량의 메모리로 구성되는 인메모리 컴퓨팅 시스템을 모델링하고, 메모리 크기 및 채널 개수에 따른 시스템의 성능을 시뮬레이션 하였다. 그리고 처리된 트랜잭션의 수를 성능평가의 기준으로 하여 메모리의 크기와 채널 개수에 따른 비용을 고려한 최적의 인메모리 컴퓨팅 메모리 시스템 구조를 제안하였다.

형상기억합금 작동기를 이용한 모핑 에어포일 설계 (Design of Morphing Airfoil Using Shape Memory Alloy Actuator)

  • 노미래;구교남
    • 한국항공우주학회지
    • /
    • 제44권7호
    • /
    • pp.562-567
    • /
    • 2016
  • 비행속도와 조건에 따라 최적화된 형상을 갖는 모핑 날개는 작동기 기술, 구조 기계장치 기술, 유연 외피 재료, 제어법칙 기술 등 해결할 문제가 많다. 본 연구에서는 빠른 응답속도를 갖는 모핑 날개를 개발하기 위한 첫 단계로 형상기억합금 선을 작동기와 복원용 비틀림 스프링으로 구동되는 단일 플랩을 갖는 에어포일 설계하고 제작하였다. 제작된 모핑 에어포일의 작동실험을 통해 설계 개념의 타당성을 검증하였다. 실험을 통해 측정한 결과 원활한 작동과 매우 빠른 반응속도를 확인하였다.

비행제어장치 내장 메모리를 활용한 유도탄 모의비행기법 연구 (A Study On Missile Flight Simulation Method Using the Built-in Memory of Aviation Control Unit)

  • 김태훈;이상훈;공민식
    • 한국군사과학기술학회지
    • /
    • 제22권4호
    • /
    • pp.536-544
    • /
    • 2019
  • During the assembly and function inspection of missile system, flight simulation process is required. In the conventional flight simulation check of missiles, an inertial navigation system simulator was used to transmit the navigation output data acquired in HILS. There are several disadvantages in terms of check configuration complexity and data synchronization when using the simulator. So we proposed a new flight simulation method that utilizes the nonvolatile built-in memory of the aviation control unit. The data processing procedure and operation procedure of the proposed method for type I and type II missiles are presented. And we analyzed the causes of the difference between proposed method result and the HILS result for type II missile. By comparing the results obtained by the experiments using the proposed method with the results of HILS, the validity of proposed method was confirmed.

비행제어 컴퓨터의 Throughput 향상 및 Power-Interuption 대처 설계 (Throughput Improvement and Power-Interruption Consideration of Fly-By-Wire Flight Control Computer)

  • 이철;서준호;함흥빈;조인제;윤형식
    • 한국항공우주학회지
    • /
    • 제35권10호
    • /
    • pp.940-947
    • /
    • 2007
  • 초음속 전투기급 비행제어 컴퓨터(FLCC)의 성능향상을 위해 프로세서(CPU) 및 CPU 보드의 형상이 변경되었으며, 하드웨어형상 확정 단계에서 정확한 실시간 처리량 예측이 필요하였다. 본 연구에서는 실시간 처리량 예측을 위한 실험적 방법이 시도되었다. 기존 FLCC를 정상 동작시키며 한 Sampling Time 동안 CPU(SMJ320C40) Address Bus 데이터를 획득 및 디코드하여 메모리별 접근 및 분기 횟수를 측정하였다. 측정된 데이터를 통해, 신규 FLCC CPU(SMJ320C601) Demo Board를 제작하여 정확한 실시간 처리량 예측시험을 수행하였으며, 시험결과를 통해 CPU-Memory Architecture를 조기에 변경할 수 있었다. 특히 설계 변경에 따른 문제점들 중의 하나인 Power- Interruption에 대한 비행 안정성 저하여부를 판단하기 위하여 HILS (Hardware-In-the Loop Simulator)를 통한 비행검증시험이 수행되었다.

RFSoC의 양성자 시험 로직 개발 및 SEU 측정 평가 (Development of proton test logic of RFSoC and Evaluation of SEU measurement)

  • 윤승찬;이주영;김현철;유경덕
    • 한국인터넷방송통신학회논문지
    • /
    • 제24권1호
    • /
    • pp.97-101
    • /
    • 2024
  • 본 논문에서는 Xilinx 사의 RFSoC FPGA에 대해 양성자 빔 조사 시험 로직 구현과 시험 결과를 제시한다. RFSoC는 FPGA 기능 외에도 CPU, ADC, DAC가 집적화되어 있는 칩으로 소형경량화를 목적으로 둔 방위산업 및 우주 산업에서 주목받고 있는 칩이다. 이러한 칩을 우주 환경에서 사용하려면 방사선 영향에 대한 분석이 필요하며 방사선 경감 대책이 필요하게 되었다. 양성자 조사 시험을 통해 RFSoC의 방사선 영향을 측정할 수 있는 로직을 설계하였다. Memory에 저장된 값을 정상 값과 비교하는 로직을 구현하고 RFSoC에 양성자를 조사하여 Block memory 영역에서 발생하는 SEU를 측정하였다. 다른 영역에서의 SEU 발생을 완화하기 위해 TMR, SEM을 적용하여 설계하였다. 시험 결과를 통해 본 시험 구성에 대해 검증하고 향후 위성용 로직 설계를 검증할 수 있는 환경을 구축하고자 한다.

상위 단계 합성에서의 스케줄링 효과를 이용한 메모리 탐색 (Memory Exploration utilizing Scheduling Effects in High-level Synthesis)

  • 서재원;김태환
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2002년도 봄 학술발표논문집 Vol.29 No.1 (A)
    • /
    • pp.1-3
    • /
    • 2002
  • 본 논문에서는 상위 단계 합성(high-level synthesis)에서의 메모리 탐색(exploration) 문제를 푸는 데 있어, 현존하는 메모리 합성 시스템들이 간과했던 한 가지 중요한 성질인 메모리 탐색에서의 스케줄링 효과(scheduling effect)를 말하고자 한다. 그리고 이 성질을 충분히 활용할 수 있는 새로운 형태의 통합된 알고리즘을 제안한다. 이 알고리즘은 메모리 구성(configuration)과 스케줄을 동시에 고려한다는 것을 가장 큰 특징으로 하는데, 몇 개의 벤치마크 필터 회로에 대한 실험을 통해 제안된 탐색 기법이 빠른 시간 안에 최적에 가까운 메모리 구성을 찾는다는 것을 보일 수 있었다.

  • PDF

Human Robot Interaction via Evolutionary Network Intelligence

  • Yamaguchi, Toru
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2002년도 ICCAS
    • /
    • pp.49.2-49
    • /
    • 2002
  • This paper describes the configuration of a multi-agent system that can recognize human intentions. This system constructs ontologies of human intentions and enables knowledge acquisition and sharing between intelligent agents operating in different environments. This is achieved by using a bi-directional associative memory network. The process of intention recognition is based on fuzzy association inferences. This paper shows the process of information sharing by using ontologies. The purpose of this research is to create human-centered systems that can provide a natural interface in their interaction with people.

  • PDF