• 제목/요약/키워드: Circuit noise

검색결과 1,303건 처리시간 0.027초

A New Automatic Compensation Network for System-on-Chip Transceivers

  • Ryu, Jee-Youl;Noh, Seok-Ho
    • ETRI Journal
    • /
    • 제29권3호
    • /
    • pp.371-380
    • /
    • 2007
  • This paper proposes a new automatic compensation network (ACN) for a system-on-chip (SoC) transceiver. We built a 5 GHz low noise amplifier (LNA) with an on-chip ACN using 0.18 ${\mu}m$ SiGe technology. This network is extremely useful for today's radio frequency (RF) integrated circuit devices in a complete RF transceiver environment. The network comprises an RF design-for-testability (DFT) circuit, capacitor mirror banks, and a digital signal processor. The RF DFT circuit consists of a test amplifier and RF peak detectors. The RF DFT circuit helps the network to provide DC output voltages, which makes the compensation network automatic. The proposed technique utilizes output DC voltage measurements and these measured values are translated into the LNA specifications such as input impedance, gain, and noise figure using the developed mathematical equations. The ACN automatically adjusts the performance of the 5 GHz LNA with the processor in the SoC transceiver when the LNA goes out of the normal range of operation. The ACN compensates abnormal operation due to unusual thermal variation or unusual process variation. The ACN is simple, inexpensive and suitable for a complete RF transceiver environment.

  • PDF

5GHz 저잡음 증폭기의 성능검사를 위한 새로운 고주파 Built-In Self-Test 회로 설계 (Design of a New RF Buit-In Self-Test Circuit for Measuring 5GHz Low Noise Amplifier Specifications)

  • 류지열;노석호;박세현
    • 한국정보통신학회논문지
    • /
    • 제8권8호
    • /
    • pp.1705-1712
    • /
    • 2004
  • 본 논문에서는 5.25GHz 저잡음 증폭기(LNA)에 대해 전압이득, 잡음지수 및 입력 임피던스를 측정할 수 있는 새로운 형태의 저가 고주파 BIST(Built-In Self-Test, 자체내부검사)회로 설계 및 검사 기술을 제안한다. 이러한 BIST 회로는 0.18$\mu\textrm{m}$ SiGe 공정으로 제작되어 있다. 이러한 접근방법은 입력 임피던스 정합과 출력 전압 측정원리를 이용한다. 본 논문에서 제안하는 방법은 측정이 간단하고 비용이 저렴하다는 장점이 있다. BIST 회로가 차지하는 면적은 LNA가 차지하는 전체면적의 약 18%에 불과하다.

5.25GHz 저잡음 증폭기를 위한 새로운 고주파 BIST 회로 설계 (Design of a New RF Built-In Self-Test Circuit for 5.25GHz SiGe Low Noise Amplifier)

  • 류지열;노석호;박세현;박세훈;이정환
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2004년도 춘계종합학술대회
    • /
    • pp.635-641
    • /
    • 2004
  • 본 논문에서는 802.113 무선 근거리 통신망(wireless LAM)용 5.25GHz 저잡음 증폭기(LNA)에 대해 고가 장비를 사용하지 않고도 전압이득, 잡음지수 및 입력 임피던스를 측정할 수 있는 새로운 형태의 고주파 81ST(Built-In Self-Test, 자체내부검사)회로 설계 및 검사 기술을 제안한다. 본 연구에서 제작된 BIST 회로는 기존의 고가 검사 장비 대신 고주파 회로의 결함검사나 성능검사에 적용될 수 있다. 이러한 BIST 회로는 1V의 공급전압에서 동작하며, 0.18$\mu\textrm{m}$ SiGe 공정으로 제작되어 있다. 이러한 접근방법은 입력 임피던스 정합과 출력 전압 측정을 이용한다. 본 방법에서는 DUT(Device Under Test: 검사대상이 되는 소자)와 BIST 회로가 동일 칩 상에 설계되어 있기 때문에 측정할 때 단지 디지털 전압계와 고주파 전압 발생기만이 필요하며, 측정이 간단하고 비용이 저렴하다는 장점이 있다. BIST 회로가 차지하는 면적은 LNA가 차지하는 전체면적의 약 18%에 불과하다.

  • PDF

생체 이식형 장치를 위해 구현된 403.5MHz CMOS 링 발진기의 성능 분석 (Performance Analysis of 403.5MHz CMOS Ring Oscillator Implemented for Biomedical Implantable Device)

  • 펄도스 아리파;최광석
    • 디지털산업정보학회논문지
    • /
    • 제19권2호
    • /
    • pp.11-25
    • /
    • 2023
  • With the increasing advancement of VLSI technology, health care system is also developing to serve the humanity with better care. Therefore, biomedical implantable devices are one of the amazing important invention of scientist to collect data from the body cell for the diagnosis of diseases without any pain. This Biomedical implantable transceiver circuit has several important issues. Oscillator is one of them. For the design flexibility and complete transistor-based architecture ring oscillator is favorite to the oscillator circuit designer. This paper represents the design and analysis of the a 9-stage CMOS ring oscillator using cadence virtuoso tool in 180nm technology. It is also designed to generate the carrier signal of 403.5MHz frequency. Ring oscillator comprises of odd number of stages with a feedback circuit forming a closed loop. This circuit was designed with 9-stages of delay inverter and simulated for various parameters such as delay, phase noise or jitter and power consumption. The average power consumption for this oscillator is 9.32㎼ and average phase noise is only -86 dBc/Hz with the source voltage of 0.8827V.

경수로 제어봉구동장치제어계통의 영점위상탐지기 성능개선에 관한 연구 (Study for improvement of zero-cross detector of control element drive mechanism control system in PWR)

  • 김병문;이병주;한상준
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 1996년도 한국자동제어학술회의논문집(국내학술편); 포항공과대학교, 포항; 24-26 Oct. 1996
    • /
    • pp.609-611
    • /
    • 1996
  • Zero-Cross Detector makes pilot signal to control the power to CEDM(Control Element Drive Mechanism). Existing Zero-Cross Detectors has had a problem which can cause unexpected reactor trip resulted from fluctuating frequency of input signal coming from M/G Set. The existing Zero-Cross Detector can't work properly when power frequency is varying because it was designed to work under stable M/G Set operation, and produces wrong pilot signal and output voltage. In this report the Zero-Cross Detector is improved to resolve voltage fluctuating problem by using new devices such as digital noise filtering circuit, variable cycle compensator and alarm circuit. And through the performance verification it shows that new circuit is better than old one. If suggested detector is applied to plant, it is possible to use it under House Load Operation because stable voltage can be generated by new Zero-Cross Detector.

  • PDF

아날로그 회로와 마이크로 프로세서를 이용한 PPF 제어기의 구현 (Implementation of PPF Controller Using Analog Circuit and Microprocessor)

  • 허석;김기영;곽문규
    • 한국소음진동공학회논문집
    • /
    • 제14권6호
    • /
    • pp.455-462
    • /
    • 2004
  • This paper is concerned with the implementation of the active vibration suppression controller using analog circuit and microprocessor. The target active vibration controller is the positive position feedback(PPF) controller since it provides a simple algorithm suitable for both analog circuit and digital controllers. In this study, the analog PPF controller is realized using an operational amplifier and the digital PPF controller is realized using a low-cost micro-controller. The circuit diagrams are explained in detail. We then discuss the advantages and disadvantages of both methods from the view of practical implementation. Experimental results show that both implementation methods can be effectively used for the active vibration control but need to be chosen based on the mission objective.

Design of Integrated a-Si:H Gate Driver Circuit with Low Noise for Mobile TFT-LCD

  • Lee, Yong-Hui;Park, Yong-Ju;Kwag, Jin-Oh;Kim, Hyung-Guel;Yi, Jun-Sin
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2007년도 7th International Meeting on Information Display 제7권1호
    • /
    • pp.822-824
    • /
    • 2007
  • This paper investigated a gate driver circuit with amorphous silicon for mobile TFT-LCD. In the conventional circuit, the fluctuation of the off-state voltage causes the fluctuation of gate line voltages in the panel and then image quality becomes worse. Newly designed gate driver circuit with dynamic switching inverter and carry out signal reduce the fluctuation of the off-state voltage because dynamic switching inverter is holding the off-state voltage and the delay of carry signal is reduced. The simulation results show that the proposed a-Si:H gate driver has low noise and high stability compared with the conventional one.

  • PDF

CDMA 단말기용 수신단 MMIC 설계 (Design of a Rceiver MMIC for the CDMA Terminal)

  • 권태운;최재하
    • 한국전자파학회논문지
    • /
    • 제12권1호
    • /
    • pp.65-70
    • /
    • 2001
  • 본 연구에서는 CDMA 단말기요 Receiver MMIC를 설계하였다. 전체회로는 저잡음 증폭기, 하향 주파수 혼합기, 중간주파수 증폭기 그리고 바이어스 회로로 구성된다. 바이어스회로는 문턱전압과 전원접압의 변화에 대해 보상동작을 한다. 제안된 토폴리지는 높은 선형성과 저잡음 특성을 가진다. 설계결과는 다음과 같다. 전체 변환이득은 28.5 dB, 저잡음 증폭기의 압력은 IP3는 8 dBM, 하향주파수 혼합기의 압력 IP3는 0 dBm 이며 전체회로의 소모전류는 22.1 mA이다.

  • PDF

주파수 변화 감지 회로를 포함하는 부궤환 루프를 가지는 저잡음 위상고정루프 (Low Noise Phase Locked Loop with Negative Feedback Loop including Frequency Variation Sensing Circuit)

  • 최영식
    • 한국정보전자통신기술학회논문지
    • /
    • 제13권2호
    • /
    • pp.123-128
    • /
    • 2020
  • 본 논문에서는 주파수 변화 감지 회로 (FVSC : frequency variation sensing circuit)를 포함하는 부궤환 루프를 가지는 저잡음 위상고정루프를 제안하였다. 위상 고정 상태에서 전압제어발진기의 출력주파수가 변화할 때 주파수 변화 감지 회로는 루프 필터의 커패시터의 전하량을 조절하여 제안한 위상고정루프의 위상잡음과 지터 특성을 개선할 수 있다. 위상고정루프의 출력 주파수가 증가하면 주파수 변화 감지 회로가 루프 필터 커패시터 전하를 감소시킨다. 이는 루프필터 출력 전압을 하강하게 하여 위상고정루프 출력 주파수가 하강하게 된다. 추가된 부궤환 루프는 제안한 위상고정루프의 위상잡음 특성을 더욱 더 좋게 한다. 주파수 변화 감지 회로에 사용된 커패시터 크기는 영점을 결정하는 루프 필터 커패시터 크기와 비교하여도 아주 작은 크기이어서 칩 크기에 영향을 미치지 않는다. 제안된 저잡음 위상고정루프는 1.8V 0.18㎛ CMOS 공정을 이용하여 설계되었다. 시뮬레이션 결과는 273fs 지터와 1.5㎲ 위상고정시간을 보여주었다.

통과대역 평탄도를 개선한 4단 저잡음 능동 대역통과 여파기 설계 (Design of 4-Pole Low Noise Active Bandpass Filter Improving Amplitude Flatness of Passband)

  • 방인대;전영훈;이재룡;윤상원
    • 한국전자파학회논문지
    • /
    • 제15권6호
    • /
    • pp.590-598
    • /
    • 2004
  • 저잡음 특성과 함께 부성 저항과 수동 캐패시턴스의 특성을 보이도록 설계된, 직렬 피드백 회로를 이용한 FET능동 캐패시턴스 회로를 심도 있게 분석하였고, 이를 저잡음 능동 대역통과 여파기에 적용하였다. 부성저항을 이용한 마이크로파 대역 능동 여파기의 설계방식은 비교적 여러 차례 소개되었으나, 원하는 주파수에서 적절한 부성저항 성분을 구현하는 데에는 아직 어려움이 있으며, 이로 인한 능동 회로의 안정성 저하와 대역내 평탄도 증가 등으로 인해 실제 상용화에는 다다르지 못하고 있다. 이들 문제를 해결하고 실제 상용화에 이르기 위해서는 부성저항 회로의 세밀한 분석이 필요하며, 이를 이용한 부성저항 성분의 제어를 가능하도록 해야 한다. 이에 본 논문에서는 능동 캐패시턴스 회로의 부성저항 성분을 분석하였고, 또한 BPF의 통과대역의 평탄도를 개선할 수 있는 방법을 제시하였다. 제작된 4단 대역통과 여파기는 중심주파수 1.99 ㎓에서 60 MHz의 대역폭을 가지며, 0.67 ㏈ 삽입손실, 0.3 ㏈ 이내의 대역내 평탄도와 3.0 ㏈의 잡음 지수 특성을 보였다.