• Title/Summary/Keyword: Circuit model

검색결과 2,120건 처리시간 0.031초

전송행렬 기반 등가 회로 모델을 이용한 자기공명영상 장치용 새장형 수신 코일 해석 (Analysis of the Bird-cage Receiver Coil of a MRI System Employing a Equivalent Circuit Model Based on a Transmission Matrix)

  • 김현덕
    • 한국멀티미디어학회논문지
    • /
    • 제20권7호
    • /
    • pp.1024-1029
    • /
    • 2017
  • A novel analytic solution has been derived for the bird-cage receiver coil of a magnetic resonance imaging (MRI) system, which is widely used in 3-dimensional medical imaging, by transforming the coil into an equivalent circuit model by using a transmission matrix-based circuit analysis. The bird-cage coil composed of N legs is divided into a cell for which input impedance is to be analyzed and the remaining N-1 cells, and then a transmission matrix corresponding to the N-1 cells is converted into a circuit to transform the 3-dimensional bird-cage coil into the 2-dimensional equivalent circuit model, which is suitable to derive the analytic solution for the input impedance. The proposed method derives directly the analytic solution for the input impedance at an arbitrary point of the coil unlike the conventional analytic solution of a bird-cage coil, so that it can be used not only for resonance frequency calculations but also for various coil characteristics analyses. Since the analytic solution agreed well with the results of computational simulations, it can be useful for the impedance matching of a coil and the analysis and the design of a multi-tune bird-cage coil.

뉴런 시냅스를 위한 멤리스터의 전기회로 모델의 실험적 연구 (Experimental Study on an Electrical Circuit Model for neuron synapse based Memristor)

  • 모영세;송한정
    • 한국지능시스템학회논문지
    • /
    • 제26권5호
    • /
    • pp.368-374
    • /
    • 2016
  • 본 논문에서 뉴런시냅스 응용을 위한 이산화 타이타늄 나노와이어 기반 멤리스터 소자의 전기회로 모델의 실험적 연구를 보인다. 제안하는 멤리스터 소자의 전기회로 모델은 IC 칩과 연산증폭기, 곱셈기 저항 및 커패시터 등의 수동소자 등으로 이루어진다. 멤리스터 소자의 등가모델의 시간파형, 주파수 특성, I-V 곡선 및 전력특성 등에 대한 PSPICE 모의실험 및 하드웨어 구현의 실험적 연구를 하였다. 측정결과, 히스테리시스 전류-전압 특성 등 실제 멤리스터 소자의 전기적 특성에 유사한 결과를 확인하였다.

MR 댐퍼 해석을 위한 유압회로 모델에 대한 연구 (A Study of the Hydraulic Circuit Model for a Magnetorheological Damper Analysis)

  • 장문석;변우진;김수태;안채헌
    • 드라이브 ㆍ 컨트롤
    • /
    • 제14권1호
    • /
    • pp.8-13
    • /
    • 2017
  • This paper proposes a hydraulic circuit for a Magnetorheological (MR) damper that can be used for semi-active and active controls. Methods are presented for obtaining reliable damping force displacement and velocity data, and hysteresis loop data corresponding to applied current. In order to get reliable data, analysis using electric and electronic software, a series of tests. and comparative evaluations are required. A hydraulic circuit model is proposed that can be applied to analyze a MR damper without any assumptions where the yield stress data according to the applied current are known. Analysis results of the proposed hydraulic circuit are confirmed by experimental results within acceptable tolerance. This hydraulic circuit model can be applied to various MR dampers and systems.

Modeling and performance evaluation of a piezoelectric energy harvester with segmented electrodes

  • Wang, Hongyan;Tang, Lihua;Shan, Xiaobiao;Xie, Tao;Yang, Yaowen
    • Smart Structures and Systems
    • /
    • 제14권2호
    • /
    • pp.247-266
    • /
    • 2014
  • Conventional cantilevered piezoelectric energy harvesters (PEHs) are usually fabricated with continuous electrode configuration (CEC), which suffers from the electrical cancellation at higher vibration modes. Though previous research pointed out that the segmented electrode configuration (SEC) can address this issue, a comprehensive evaluation of the PEH with SEC has yet been reported. With the consideration of delivering power to a common load, the AC outputs from all segmented electrode pairs should be rectified to DC outputs separately. In such case, theoretical formulation for power estimation becomes challenging. This paper proposes a method based on equivalent circuit model (ECM) and circuit simulation to evaluate the performance of the PEH with SEC. First, the parameters of the multi-mode ECM are identified from theoretical analysis. The ECM is then established in SPICE software and validated by the theoretical model and finite element method (FEM) with resistive loads. Subsequently, the optimal performances with SEC and CEC are compared considering the practical DC interface circuit. A comprehensive evaluation of the advantageous performance with SEC is provided for the first time. The results demonstrate the feasibility of using SEC as a simple and effective means to improve the performance of a cantilevered PEH at a higher mode.

유전알고리듬을 이용한 차동신호선의 등가회로 모델링 (A Modeling for Equivalent Circuit of Bent Differential Structures using Genetic Algorithm)

  • 변용기;박종강;김종태
    • 조명전기설비학회논문지
    • /
    • 제20권6호
    • /
    • pp.81-86
    • /
    • 2006
  • 회로 전송선 배선 시 신호선은 직선의 형태와 방향을 바꾸기 위한 구부러지는 형태를 가진다. 차동 신호선의 정확한 등가회로는 이러한 전송선 구조의 시 공간 영역에서의 신호적 특성과 인접 신호선들 간의 영향을 평가할 수 있게 해준다. 이를 위해 기존의 몇 몇 CAD Tool들이 등가 회로 모델과 그 파라미터 값들을 추출 해주기도 하지만, 이는 큰 연산량과 시간을 요구한다. 본 논문에서는 구부러진 차동 신호선의 등가회로를 모델링하기 위해 기본적 모델인 RLC-모델의 파라미터 값을 유전 알고리듬을 이용하여 추출하는 방법을 제시한다. 본 방법에 의해 더욱 빠르게 물리적 구조를 갖는 차동 신호선의 등가회로를 모델링 할 수 있다.

미립자 집단 최적화 알고리즘을 이용한 다중모드 수중 음향 압전 트랜스듀서의 등가회로 모델링 (Equivalent Circuit Modeling of Multiple Modes Underwater Acoustic Piezoelectric Transducer Using Particle Swarm Optimization Algorithm)

  • 이정민;이병화;백광렬
    • 한국음향학회지
    • /
    • 제28권4호
    • /
    • pp.363-369
    • /
    • 2009
  • 본 논문에서는 인접된 다중모드 공진점을 갖는 수중 음향 압전 트랜스듀서의 전기적 등가회로 모델을 추정하는 방법을 제안하였다. 트랜스듀서의 실측된 임피던스와 추정된 등가모델의 임피던스 오차가 최소가 되도록 공진모드간 결합 영향을 고려한 적합도 함수를 제안하고, 미립자 집단 최적화 (PSO:Particle Swarm Optimization) 알고리즘을 이용하여 등가회로의 미지상수를 추정하였다. 3개의 공진점을 갖는 샌드위치형 예제 트랜스듀서에 대하여 제안된 방법을 적용하여 등가회로를 모델링하고, 수중에서의 임피던스 측정치와 추정된 등가모델의 임피던스를 비교함으로써 제안된 기법의 타당성을 검증하였다.

고속 디지털 보드를 위한 새로운 전압 버스 설계 방법 (Novel Power Bus Design Method for High-Speed Digital Boards)

  • 위재경
    • 대한전자공학회논문지SD
    • /
    • 제43권12호
    • /
    • pp.23-32
    • /
    • 2006
  • 다층 고속 디지털 보드에 대한 빠르고 정확한 전압 버스 설계 방법은 정확하고 정밀한 고속 보드에 전원 공급망 설계 방법을 위해 고안되었다. FAPUD는 PBEC(Path Based Equivalent Circuit)모델과 망 합성 방법의 두 중요 알고리즘을 기반으로 구성된다. PBEC 모델 기반의 회로 레벨의 2차원 전원 분배 망의 전기적 값으로부터 lumped 1차원 회로 모델로 간단한 산술 표현들을 활용한다 제안된 PBEC 기반인 회로 단계 설계는 제안한 지역 접근법을 이용해 수행된다. 이 회로 단계 설계는 온칩 디커플링 커패시터의 크기, 오프칩 디커플링 커패시터의 위치와 크기, 패키지 전압 버스의 유효한 인덕턴스를 직접 결정하고 계산한다. 설계 출력에 따라 모든 디커플링 커패시터가 포한된 lumped 회로 모델과 전압 버스의 레이아웃은 FAPUD 방법을 이용한 후 얻을 수 있다. 미세조정 과정에서, I/O Switching에 의해 덧붙여진 Simultaneous Switching Noise(SSN)를 고려한 보드 재 최적화가 수행될 수 있다 이는 전원 공급 잡음에 I/O 동작 효과가 lumped 회로 모델을 가지고 전 동작 주파수 범위에 대해 추산될 수 있기 때문이다. 게다가 만약 설계에 조정이 필요하거나 교체해야 한다면, FAPUD 방법은 다른 전면 설계변경 없이 디커플링 커패시터들을 대체하여 설계를 수정하는 것이 가능하다. 마지막으로 FAPUD 방법은 전형적인 PEEC 기본설계 방법과 비교해 정확하고 FAPUD 방법의 설계 시간은 전형적인 PEEC 기본 설계 방법의 시간보다 10배가 빠르다.

저 전력 MOS 전류모드 논리회로 설계 (Design of a Low-Power MOS Current-Mode Logic Circuit)

  • 김정범
    • 정보처리학회논문지A
    • /
    • 제17A권3호
    • /
    • pp.121-126
    • /
    • 2010
  • 본 논문에서는 저 전압 스윙 기술을 적용하여 저 전력 회로를 구현하고, 슬립 트랜지스터 (sleep-transistor)를 이용하여 누설전류를 최소화하는 새로운 저 전력 MOS 전류모드 논리회로 (MOS current-mode logic circuit)를 제안하였다. 제안한 회로는 저 전압 스윙 기술을 적용하여 저 전력 특성을 갖도록 설계하였고 고 문턱전압 PMOS 트랜지스터 (high-threshold voltage PMOS transistor)를 슬립 트랜지스터로 사용하여 누설전류를 최소화하였다. 제안한 회로는 $16\;{\times}\;16$ 비트 병렬 곱셈기에 적용하여 타당성을 입증하였다. 이 회로는 슬립모드에서 기존 MOS 전류 모드 논리회로 구조에 비해 대기전력소모가 1/104로 감소하였으며, 정상 동작모드에서 11.7 %의 전력소모 감소효과가 있었으며 전력소모와 지연시간의 곱에서 15.1 %의 성능향상이 있었다. 이 회로는 삼성 $0.18\;{\mu}m$ CMOS 공정을 이용하여 설계하였으며, HSPICE를 통하여 검증하였다.

4단자 GaAs MESFET Model의 SPICE 탑재 (Implementation of the Four-Terminal GaAs MESFET Model on SPICE)

  • 조남홍;곽계달
    • 전자공학회논문지A
    • /
    • 제31A권1호
    • /
    • pp.39-47
    • /
    • 1994
  • The drain current reduction effect due to the side-gating phenomena resulted from interaction between the neighbor gates is lead to degradation of circuit performance. In this paper, these effect were modelized for circuit simulation with the shift of threshold voltage resulting from negative charge formation and the analysis of substrate leakage current resulting trapping effect. To remove dificiencies of the conventional three terminal structure, these model were implemented in SPICE with the four terminal structure, and then the constructed environment enables the simulation of circuit performance degradation resulted from side-gating effect. The validity of implemented model is proved by comparisoin with experiment data.

  • PDF

유압회로를 기반으로 한 사출성형기의 해석모델 개발 및 공정 별 특성검토 (Development of Injection Molding Machine Simulation Model Based on Hydraulic Circuit, and Operating Characteristic Examination)

  • 노대경;장주섭;어승룡
    • 한국자동차공학회논문집
    • /
    • 제22권2호
    • /
    • pp.7-16
    • /
    • 2014
  • Vehicle industry is developing research for producing high quality injection molded product. The main objective of this study is providing information about hydraulic system for researchers who are involved in the other fields, not hydraulic field. Another objective is developing hydraulic circuit simulation model which analyzes the cause of several destabilizing elements related to quality of injection molded products. Injection molded product consists of a lot of hydraulic parts, and there are many nonlinear facts for dynamic behavior. So, we used 'SimulationX' which is specialized in hydraulic system for developing simulation model.