• 제목/요약/키워드: Cascaded multilevel inverter

검색결과 112건 처리시간 0.025초

Verification of New Family for Cascade Multilevel Inverters with Reduction of Components

  • Banaei, M.R.;Salary, E.
    • Journal of Electrical Engineering and Technology
    • /
    • 제6권2호
    • /
    • pp.245-254
    • /
    • 2011
  • This paper presents a new group for multilevel converter that operates as symmetric and asymmetric state. The proposed multilevel converter generates DC voltage levels similar to other topologies with less number of semiconductor switches. It results in the reduction of the number of switches, losses, installation area, and converter cost. To verify the voltage injection capabilities of the proposed inverter, the proposed topology is used in dynamic voltage restorer (DVR) to restore load voltage. The operation and performance of the proposed multilevel converters are verified by simulation using SIMULINK/MATLAB and experimental results.

Implementation of a High Efficiency Grid-Tied Multi-Level Photovoltaic Power Conditioning System Using Phase Shifted H-Bridge Modules

  • Lee, Jong-Pil;Min, Byung-Duk;Yoo, Dong-Wook
    • Journal of Power Electronics
    • /
    • 제13권2호
    • /
    • pp.296-303
    • /
    • 2013
  • This paper proposes a high efficiency three-phase cascaded phase shifted H-bridge multi-level inverter without DC/DC converters for grid-tied multi string photovoltaic (PV) applications. The cascaded H-bridge topology is suitable for PV applications since each PV module can act as a separate DC source for each cascaded H-bridge module. The proposed phase shifted H-bridge multi-level topology offers advantages such as operation at a lower switching frequency and a lower current ripple when compared to conventional two level topologies. It is also shown that low ripple sinusoidal current waveforms are generated with a unity power factor. The control algorithm permits the independent control of each DC link voltage with a maximum power point for each string of PV modules. The use of the controller area network (CAN) communication protocol for H-bridge multi-level inverters, along with localized PWM generation and PV voltage regulation are implemented. It is also shown that the expansion and modularization capabilities of the H-bridge modules are improved since the individual inverter modules operate more independently. The proposed topology is implemented for a three phase 240kW multi-level PV power conditioning system (PCS) which has 40kW H-bridge modules. The experimental results show that the proposed topology has good performance.

고조파 저감을 위한 단상 NPC 멀티레벨 PWM 인버터의 LC트랩 필터 설계 (LC Trap Filter Design of Single Phase NPC Multi-Level PWM Inverters for Harmonic Reduction)

  • 김윤호;이재학;김수홍
    • 전력전자학회논문지
    • /
    • 제11권4호
    • /
    • pp.313-320
    • /
    • 2006
  • 본 논문에서는 단상 NPC 멀티레벨 인버터의 출력단 고조파 저감을 위한 LC 트랩 필터의 설계 방법을 제시하였고, 출력전압 THD와 출력전류 고조파 FFT 분석을 수행하였다. 제시된 LC 트랩 필터는 일반적인 LCR 필터와 종속 접속된 구조를 가지며, 스위칭 주파수에 동조되었다. 인버터 시스템은 고전력 응용에 적합한 NPC 멀티레벨 인버터를 사용하였으며, 제어기는 DSP(TMS320C31)을 사용하여 구성하였다. 제안된 시스템의 효용성은 시뮬레이션과 실험 결과를 통하여 증명하였다.

전압 레벨 증가를 위한 Cascaded H-bridge 멀티레벨 인버터 개발 (Cascaded H-bridge Multilevel Inverter Scheme for Increasing Voltage Level)

  • 심현우;이준석;이교범;이대봉
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2014년도 전력전자학술대회 논문집
    • /
    • pp.496-497
    • /
    • 2014
  • 본 논문은 Cascaded H-bridge 멀티레벨 인버터의 출력 전압 레벨 수의 증가를 위한 모델과 스위칭 기법을 제안한다. 제안하는 모델은 기존의 Cascaded H-bridge 멀티레벨 인버터 구조에서 각 H-bridge 모듈의 출력단에 변압기를 연결하고, 변압기 2차측을 직렬로 연결한 모델이다. 이 구조에서 다수의 변압기의 턴비는 동일하고, 1개의 변압기 턴비만이 다른 턴비를 갖게된다. 따라서 1개의 변압기 턴비를 조절하여 출력전압의 전압 레벨수를 증가시킬 수 있다. 스위칭 방법은 기존에 멀티레벨 인버터에서 주로 사용되는 Level-shifted PWM 방식을 이용하여 간단하게 구현할 수 있다. 제안하는 모델의 검증을 위하여 시뮬레이션을 수행하여 제안하는 모델의 타당성을 확인한다.

  • PDF

다중 반송파 정현 펄스폭 변조방식으로 제어되는 Cascaded H-bridge 멀티레벨 PWM 인버터의 스위칭 손실 저감을 위한 스위칭 패턴 (Switching pattern for decreasing switching loss in cascaded H-bridge multilevel PWM inverter controlled by sinusoidal pulse width modulation with multi-carrier waves)

  • 최진성;김기두;정보창;강필순
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2012년도 전력전자학술대회 논문집
    • /
    • pp.61-62
    • /
    • 2012
  • 본 논문에서는 다중 반송파 정현 펄스폭 변조방식으로 제어되는 Cascaded H-bridge 멀티레벨 PWM 인버터의 스위칭 손실 저감을 위한 스위칭 패턴을 제안한다. 부하 담당 전력이 상대적으로 큰 H-bridge 모듈의 스위치는 저주파의 기본 출력 전압 레벨을 형성하도록 동작시키며, 부하 담당 전력이 상대적으로 작은 H-bridge 모듈의 스위치는 고주파의 PWM 파형을 기본파에 가감하여 출력전압 파형이 사인파에 가까워지도록 스위칭 패턴을 형성한다. 본 논문에서는 제안된 스위칭 패턴을 PD, APOD 방식의 다중 반송파 정현 펄스폭 변조방식으로 구현하여 Cascaded H-bridge 멀티레벨 PWM 인버터에 적용시키고 실험을 통해 기존의 스위칭 패턴에 비해 스위칭 손실이 개선됨을 증명한다.

  • PDF

Non-equal DC link Voltages in a Cascaded H-Bridge with a Selective Harmonic Mitigation-PWM Technique Based on the Fundamental Switching Frequency

  • Moeini, Amirhossein;Iman-Eini, Hossein;Najjar, Mohammad
    • Journal of Power Electronics
    • /
    • 제17권1호
    • /
    • pp.106-114
    • /
    • 2017
  • In this paper, the Selective Harmonic Mitigation-PWM (SHM-PWM) method is used in single-phase and three-phase Cascaded H-Bridge (CHB) inverters in order to fulfill different power quality standards such as EN 50160, CIGRE WG 36-05, IEC 61000-3-6 and IEC 61000-2-12. Non-equal DC link voltages are used to increase the degrees of freedom for the proposed SHM-PWM technique. In addition, it will be shown that the obtained solutions become continuous and without sudden changes. As a result, the look-up tables can be significantly reduced. The proposed three-phase modulation method can mitigate up to the 50th harmonic from the output voltage, while each switch has just one switching in a fundamental period. In other words, the switching frequency of the power switches are limited to 50 Hz, which is the lowest switching frequency that can be achieved in the multilevel converters, when the optimal selective harmonic mitigation method is employed. In single-phase mode, the proposed method can successfully mitigate harmonics up to the 50th, where the switching frequency is 150 Hz. Finally, the validity of the proposed method is verified by simulations and experiments on a 9-level CHB inverter.

Improving the Solution Range in Selective Harmonic Mitigation Pulse Width Modulation Technique for Cascaded Multilevel Converters

  • Najjar, Mohammad;Iman-Eini, Hossein;Moeini, Amirhossein;Farhangi, Shahrokh
    • Journal of Power Electronics
    • /
    • 제17권5호
    • /
    • pp.1186-1194
    • /
    • 2017
  • This paper proposes an improved low frequency Selective Harmonic Mitigation-PWM (SHM-PWM) technique. The proposed method mitigates the low order harmonics of the output voltage up to the $50^{th}$ harmonic well and satisfies the grid codes EN 50160 and CIGRE-WG 36-05. Using a modified criterion for the switching angles, the range of the modulation index for non-linear SHM equations is improved, without increasing the switching frequency of the CHB converter. Due to the low switching frequency of the CHB converter, mitigating the harmonics of the converter up to the $50^{th}$ order and finding a wider modulation index range, the size and cost of the passive filters can be significantly reduced with the proposed technique. Therefore, the proposed technique is more efficient than the conventional SHM-PWM. To verify the effectiveness of the proposed method, a 7-level Cascaded H-bridge (CHB) converter is utilized for the study. Simulation and experimental results confirm the validity of the above claims.

A Modified Switched-Diode Topology for Cascaded Multilevel Inverters

  • Karasani, Raghavendra Reddy;Borghate, Vijay B.;Meshram, Prafullachandra M.;Suryawanshi, H.M.
    • Journal of Power Electronics
    • /
    • 제16권5호
    • /
    • pp.1706-1715
    • /
    • 2016
  • In this paper, a single phase modified switched-diode topology for both symmetrical and asymmetrical cascaded multilevel inverters is presented. It consists of a Modified Switched-Diode Unit (MSDU) and a Twin Source Two Switch Unit (TSTSU) to produce distinct positive voltage levels according to the operating modes. An additional H-bridge synthesizes a voltage waveform, where the voltage levels of either polarity have less Total Harmonic Distortion (THD). Higher-level inverters can be built by cascading MSDUs. A comparative analysis is done with other topologies. The proposed topology results in reductions in the number of power switches, losses, installation area, voltage stress and converter cost. The Nearest Level Control (NLC) technique is employed to generate the gating signals for the power switches. To verify the performance of the proposed structure, simulation results are carried out by a PSIM under both steady state and dynamic conditions. Experimental results are presented to validate the simulation results.

Cascaded H-bridge 멀티레벨인버터의 단일 입력전원 구동을 위한 Buck-boost와 Forward 기능을 갖는 컨버터 (Converter functioned Buck-boost and Forward operation for driving of Cascaded H-bridge multilevel inverter with a single input source)

  • 권철순;강필순
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2011년도 전력전자학술대회
    • /
    • pp.453-454
    • /
    • 2011
  • 본 논문에서는 벅-부스트와 포워드 컨버터의 기능을 갖는 컨버터를 제안한다. 제안하는 컨버터는 Cascaded H-bridge 멀티레벨인버터와 같이 다수의 독립된 전원을 요구하는 회로 구조를 단일 입력 전원단으로 구성할 수 있는 특징을 가진다. 벅-부스트 컨버터의 입력 인덕터는 변압기로 대체되며 컨버터 스위치의 ON 동작시 포워드 동작에 의해 변압기 2차측으로 전력전달이 이루어지며, 스위치 OFF시 변압기 1차측 자화인덕턴스에 저장된 에너지가 비절연된 벅-부스트 컨버터의 출력 커패시터로 전달된다. 제안된 컨버터의 동작 모드에 따른 이론적 분석을 시행하고 시뮬레이션을 통해 타당성을 검증한다.

  • PDF

Boost 컨버터와 Forward 컨버터의 조합을 이용한 Cascaded H-bridge 멀티레벨인버터 입력전원의 단일화 (Unification of Input Sources by combination of Boost and Forward converter in Cascaded H-bridge Multilevel Inverter)

  • 권철순;강필순
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2011년도 전력전자학술대회
    • /
    • pp.455-456
    • /
    • 2011
  • 본 논문에서는 Boost 컨버터와 Forward 컨버터를 조합한 컨버터를 제안한다. 제안하는 컨버터는 시스템 구성상 다수의 독립된 전원을 요구하는 Cascaded H-bridge 멀티레벨인버터와 같은 회로구조에 있어 다수의 독립전원의 확보가 곤란한 경우 단일 입력 전원단으로 시스템을 구성할 수 있는 특징을 가진다. Boost 컨버터의 입력 인덕터는 변압기로 대체되며 컨버터 스위치의 ON 동작시 변압기 일차측 자화인덕턴스에 저장된 에너지가 변압기 이차측과 비절연된 Boost 컨버터의 출력 커패시터로 전달된다. 제안된 컨버터의 동작 모드에 따른 이론적 분석을 시행하고 시뮬레이션을 통해 타당성을 검증한다.

  • PDF