• 제목/요약/키워드: BITs

검색결과 1,639건 처리시간 0.03초

Effective Fragile Watermarking for Image Authentication with High-quality Recovery Capability

  • Qin, Chuan;Chang, Chin-Chen;Hsu, Tai-Jung
    • KSII Transactions on Internet and Information Systems (TIIS)
    • /
    • 제7권11호
    • /
    • pp.2941-2956
    • /
    • 2013
  • In this paper, we propose an effective fragile image watermarking scheme for tampering detection and content recovery. Cover image is divided into a series of non-overlapping blocks and a block mapping relationship is constructed by the secret key. Several DCT coefficients with direct current and lower frequencies of the MSBs for each block are used to generate the reference bits, and different coefficients are assigned with different bit numbers for representation according to their importance. To enhance recovery performance, authentication bits are generated by the MSBs and the reference bits, respectively. After LSB substitution hiding, the embedded watermark bits in each block consist of the information of itself and its mapping blocks. On the receiver side, all blocks with tampered MSBs can be detected and recovered using the valid extracted reference bits. Experimental results demonstrate the effectiveness of the proposed scheme.

FPGA implementation of overhead reduction algorithm for interspersed redundancy bits using EEDC

  • Kim, Hi-Seok
    • 전기전자학회논문지
    • /
    • 제21권2호
    • /
    • pp.130-135
    • /
    • 2017
  • Normally, in data transmission, extra parity bits are added to the input message which were derived from its input and a pre-defined algorithm. The same algorithm is used by the receiver to check the consistency of the delivered information, to determine if it is corrupted or not. It recovers and compares the received information, to provide matching and correcting the corrupted transmitted bits if there is any. This paper aims the following objectives: to use an alternative error detection-correction method, to lessens both the fixed number of the required redundancy bits 'r' in cyclic redundancy checking (CRC) because of the required polynomial generator and the overhead of interspersing the r in Hamming code. The experimental results were synthesized using Xilinx Virtex-5 FPGA and showed a significant increase in both the transmission rate and detection of random errors. Moreover, this proposal can be a better option for detecting and correcting errors.

On Recovering Erased RSA Private Key Bits

  • Baek, Yoo-Jin
    • International Journal of Internet, Broadcasting and Communication
    • /
    • 제10권3호
    • /
    • pp.11-25
    • /
    • 2018
  • While being believed that decrypting any RSA ciphertext is as hard as factorizing the RSA modulus, it was also shown that, if additional information is available, breaking the RSA cryptosystem may be much easier than factoring. For example, Coppersmith showed that, given the 1/2 fraction of the least or the most significant bits of one of two RSA primes, one can factorize the RSA modulus very efficiently, using the lattice-based technique. More recently, introducing the so called cold boot attack, Halderman et al. showed that one can recover cryptographic keys from a decayed DRAM image. And, following up this result, Heninger and Shacham presented a polynomial-time attack which, given 0.27-fraction of the RSA private key of the form (p, q, d, $d_p$, $d_q$), can recover the whole key, provided that the given bits are uniformly distributed. And, based on the work of Heninger and Shacham, this paper presents a different approach for recovering RSA private key bits from decayed key information, under the assumption that some random portion of the private key bits is known. More precisely, we present the algorithm of recovering RSA private key bits from erased key material and elaborate the formula of describing the number of partially-recovered RSA private key candidates in terms of the given erasure rate. Then, the result is justified by some extensive experiments.

50MHz 2단 온도계 디코더 방식을 사용한 10 bit DAC 설계 (Design and Implement of 50MHz 10 bits DAC based on double step Thermometer Code)

  • 정준희;김영식
    • 대한전자공학회논문지SD
    • /
    • 제49권6호
    • /
    • pp.18-24
    • /
    • 2012
  • 본 논문에서는 $0.18-{\mu}m$ CMOS 공정으로 제작된 무선 센서네트워크 송신기에 적용 가능한 50MHz/s 저전력 10비트 DAC 측정 결과를 제시한다. 제작된 DAC는 일반적 세그멘티드 방식과는 다르게 2단 온도계 디코더를 이용한 전류 구동 방식으로, 10비트를 상위 6비트와 하위 4비트로 나누어 구현하였다. 상위 6 비트의 온도계 디코더는 3비트의 행 디코더와 3비트의 열 디코더로 행과 열을 대칭적으로 구성하여 상위 전류 셀을 제어하였고, 하위 4비트도 온도계 디코더 방식으로 하위 전류셀을 구동하도록 설계하였다. 상위와 하위 단위 전류 셀은 셀 크기를 바꾸는 대신 바이어스 회로에서 하위 단위 전류의 크기가 상위 단위 전류와의 크기에 비해 1/16이 되도록 바이어스 회로를 설계하였다. 그리고 상위와 하위 셀간의 온도계 디코더 신호의 동기를 위해 입력 신호 및 디코딩 된 신호에 모두 동기화 래치를 적용하여 Skew를 최소화하도록 설계하였다. 측정결과 DAC는 50MHz클럭에서 최대 출력구동범위가 2.2Vpp이고, 이 조건에서 DC전원은 3.3 V에서 DC전류 4.3mA를 소모하였다. 그리고 DAC의 선형성 특성은 최대 SFDR이 62.02 dB, 최대 DNL은 0.37 LSB, 최대 INL은 0.67 LSB로 측정되었다.

Tricone-Bits 천공장비의 진동 분석 및 진동 거리감쇠 추정에 관한 연구 (A Study on Vibration Analysis and Estimation of Vibration Damping of Tricone-Bits Drilling Machine)

  • 조성규;서성철;박형근
    • 대한토목학회논문집
    • /
    • 제43권4호
    • /
    • pp.493-499
    • /
    • 2023
  • 최근 도심지에서는 재건축, 재개발 및 초고층 건물이 활발하게 건축되고 있다. 이러한 공사현장은 지하공간 활용을 위하여 가시설 공사가 필수로 수행되며, 이를 위하여 건설 장비를 활용한 천공이 수반된다. 가시설 공사에 사용되는 천공장비는 토사층과 암반층에서 각각 어스오거와 항타기(T-4)를 주로 활용하였다. 최근에는 건설기계의 발달로 토사층과 암반층 모두 천공 가능하고 진동을 최소화 할 수 있는 Tricone-Bits와 같은 저진동 건설장비가 사용되고 있다. 하지만, 어스오거와 항타기에 대한 진동치 예측에 대한 연구는 다수 수행되었으나 저진동 천공장비에 대한 진동 영향에 대한 연구는 부족한 것이 현실이다. 본 연구에서는 저진동 천공장비인 Tricone-Bits에 대한 지반 진동치를 측정하고, 이를 활용하여 진동 거리감쇠식을 제안하였다. 또한, 기존 제시된 진동 거리감쇠식을 활용하여 어스오거 및 항타기에 대한 진동 예측한 후, 이를 비교 및 분석하여 Tricone-Bits 천공기계에 대한 진동감쇠 정도를 평가하였다. 그 결과, Tricone-Bits 천공 장비는 어스오거와 항타기 대비 97% 및 93%의 진동저감 효과가 나타났다.

MPEG-2 비디오 부호화를 위한 정확한 비트율 제어 알고리즘 (An Accurate Bitrate Control Algorithm for MPEG-2 Video Coding)

  • 이정우;호요성
    • 대한전자공학회논문지SP
    • /
    • 제38권2호
    • /
    • pp.218-226
    • /
    • 2001
  • MPEG-2 비디오 부호화 과정에서 비트율 제어를 위해 MPEG-2 Test Model 5 (TM5) 알고리즘이 널리 사용되고 있지만, 실제로는 각 화면에 할당되는 목표 비트수와 실제 부호화된 비트수가 잘 맞지 않아 한 GOP의 마지막 부분에서 버퍼 넘침 현상과 화질의 급격한 열화 현상이 발생할 수 있다. 본 논문에서는 부호화하고자 하는 블록의 이전 블록에서 실제 발생된 비트수와 예측에 의한 비트수 사이의 관계를 이용하여 정확한 비트수를 할당함으로써, 각 화면의 목표 비트수와 실제 발생되는 부호화 비트수를 정합시키는 새로운 비트율 제어 알고리즘을 제안한다. 제안된 알고리즘은 화면내에서 일관된 화질을 유지하며, 실시간 처리도 가능하다.

  • PDF

RFID 시스템에서 불연속 m-bits 인식을 위한 개선된 가변비트 M-ary QT 충돌해소 알고리즘 (Improved variable bits M-ary QT conflict resolution algorithm for discrete m-bits recognition in RFID system)

  • 김관웅;김변곤
    • 한국정보통신학회논문지
    • /
    • 제20권10호
    • /
    • pp.1887-1894
    • /
    • 2016
  • RFID 시스템에서 리더는 자신의 인식 범위 내에 있는 태그의 ID를 식별하기 위해 각각의 태그에 쿼리 메시지를 전송한다. 다중 태그가 리더의 쿼리에 동시에 응답할 수 있기 때문에 응답 메시지의 충돌이 발생할 수 있으므로, 충돌을 중재하는 절차가 필수적이다. 이러한 절차를 충돌 해소알고리즘이라 하며 RFID 시스템에서 가장 핵심적인 기술이다. 본 논문에서는 맨체스터 코딩 기법을 기반으로 충돌비트의 위치 정보를 리더와 태그에서 이용할 수 있는 가변비트 M-ary QT 알고리즘을 제안하였다. 제안된 알고리즘은 불연속의 가변 비트를 인식할 수 있기 때문에 질의-응답의 cycle 수를 줄일 수 있다. 제안된 알고리즘의 컴퓨터 시뮬레이션 결과는 기존의 M-ary QT 기법에 비하여 질의-응답의 cycle 수, 인식 효율, 통신비용 관점에서 매우 우수한 성능을 보여주고 있다.

마이크로 드릴비트의 워터젯 세척 로봇시스템의 공정 시뮬레이션 분석에 관한 연구 (A Study on Process Simulation Analysis of the Water Jet Cleaning Robot System for Micro Drill-bits)

  • 국연호;박상록;박기진;최현진
    • 한국CDE학회논문집
    • /
    • 제20권3호
    • /
    • pp.291-297
    • /
    • 2015
  • A water jet cleaning robot system for micro drill bits is to refurbish micro drill bits used for the PCB manufacturing process. It can refurbish drill bits with the minimum diameter of ${\phi}0.15{\sim}0.075mm$ of which the total quantity have been discarded before. Micro drill bits with the minimum diameter of ${\phi}0.075mm$ can be cleaned by applying the water jet cleaning robot system out of the manual ultrasonic cleaning in the past for the cleaning equipment as the initial process in refurbishing. This study analyzed problems, while applying the apparatus mechanism for the workability such as the robot traces of Transfer Robot I and II, drill bit loading and unloading, and cleaning tasks in the water jet cleaning robot system in an effort to carry out simulations. In addition, the cleaning work process was optimized as the work process was verified in advance and the production quantity was analyzed through simulations.

Wear assessment of the WC/Co cemented carbidetricone drillbits in an open pit mine

  • Saeidi, Omid;Elyasi, Ayub;Torabi, Seyed Rahman
    • Geomechanics and Engineering
    • /
    • 제8권4호
    • /
    • pp.477-493
    • /
    • 2015
  • In rock drilling, the most important characteristic to clarify is the wear of the drill bits. The reason that the rock drill bits fail with time is wear. In dry sliding contact adhesive wear deteriorates the materials in contact, quickly, and is the result of shear fracture in the momentary contact joins between the surfaces. This paper aims at presenting an overview of the assessment of WC/Co cemented carbide (CC) tricone bit in rotary drilling. To study wear of these bits, two approaches have been used in this research. Firstly, the new bits were weighted before they mounted on the drill rigs and also after completion their useful life to obtain bit weight loss percentage. The characteristics of the rock types drilled by using such this bit were measured, simultaneously. Alternatively, to measure contact wear, namely, matrix wear a micrometer has been used with a resolution of 0.02 mm at different direction on the tricone bits. Equivalent quartz content (EQC), net quartz content (QC), muscovite content (Mu), coarseness index (CI) of drill cuttings and compressive strength of rocks (UCS) were obtained along with thin sections to investigate mineralogical properties in detail. The correlation between effective parameters and bit wear were obtained as result of this study. It was observed that UCS shows no significant correlation with bit wear. By increasing CI and cutting size of rocks wear of bit increases.

데이터 전송 효율을 고려한 3×4비트 1 바이트 문자 부호화 규칙에 관한 연구 (Study on the coding rule of Characters by 1 byte of 3×4 bits with consideration for the transmission efficiency of data communications)

  • 홍완표
    • 한국전자통신학회논문지
    • /
    • 제6권4호
    • /
    • pp.499-504
    • /
    • 2011
  • 본 논문은 컴퓨터 등 정보기기에 입력되는 문자나 기호의 부호화 규칙을 제시하였다. 문자나 부호를 부호화할 때 본 논문에서 제시하는 규칙을 적용할 경우, 데이터를 전송로에 전송할 때 회선부호화과정에서 발생하는 스크램블링의 발생으로 인한 전송효율이 떨어지는 것을 감소시킬 수 있다. 본 논문에서는 3비트열 ${\times}$ 4비트행의 1바이트 부호화에 대한 것을 고찰하였다. 이를 위해 대표적인 3비트 열 ${\times}$ 4비트 행의 1바이트 부호체계인 ASCII 부호체계를 적용하였다.