• 제목/요약/키워드: ADC

검색결과 816건 처리시간 0.028초

2개의 밑수를 이용한 Flash A/D 변환기 (A New Flash A/D Converter Adopting Double Base Number System)

  • 김종수;김만호;장은화
    • 융합신호처리학회논문지
    • /
    • 제9권1호
    • /
    • pp.54-61
    • /
    • 2008
  • 본 논문에서는 디지털 신호를 실시간으로 처리하기 인한 TIQ 방식의 Flash 6-bit ADC 회로를 설계하였다. 새로운 논리회로 설계나 소자들의 근접 배치로 ADC의 속도를 향상시키는 대신에 새로운 코드를 이용하여 DSP의 처리능력을 높이도록 하였다. 제안한 코드는 ADC의 출력으로 이진수를 세공하지 않고 2와 3진법을 동시에 사용하는 Double Base Number System(DBNS)방법이다. 전압은 기존의 이진수를 표시하는 방법과 동일하지만, 밑수로 2와 3의 두개를 동시에 사용하여 합의 형태로 표현하는 방법이다. DBNS 표현법은 곱셈기와 가산기를 이용하지 않고 연산을 좌우로 이동하여 연산을 신속히 처리할 수 있다. 디지털 신호처리에서 사용하는 DBNS는 합의 수가 적도록 Canonical 표현을 구하는 알고리즘을 사용하지만, A/D 변환기에서는 Fan-In 문제가 발생하여 균일한 분포를 이루도록 하는 새로운 알고리즘을 개발하였다. HSPICE를 이용한 ADC의 시뮬레이션 결과 0.18um 공정에서 최고 동작속도는 1.6 GSPS이며 최대 소비전력은 38.71mW이였다.

  • PDF

비트 확장을 이용한 전하재분배 방식 ADC의 설계 (Design of a Charge-Redistribution ADC Using Bit Extension)

  • 김규철;도형욱
    • 전기전자학회논문지
    • /
    • 제9권1호
    • /
    • pp.65-71
    • /
    • 2005
  • 실세계에서 발생하는 물리적인 신호는 센서를 통하여 전기적 신호로 바뀌어 전자회로에 입력된다. 입력된 전기적 신호는 아날로그 형태인데 디지털 신호처리를 위해서 아날로그-디지털 변환기 (ADC Analog-Digital Converter)를 사용하여 디지털 신호로 변환시켜야 한다. 실리콘 마이크로 센서와 결합되어 사용되는 신호처리 회로 및 ADC는 단일칩에 구현되기 용이하도록 저전력 및 소면적으로 설계되어야 한다. 본 논문에서는 실리콘 마이크로센서와 단일칩에 구현하기 적합하도록 실리콘 사용 면적을 대폭 줄인 전하재분배 방식의 ADC를 설계하였다. 설계된 방식은 4 비트 변환을 두 차례 수행하여 8 비트 변환을 하는 방식으로 기존 방식에 비해 커패시터 어레이의 면적을 1/16로 줄였다. 연적을 줄인 대신 변환에 사용된 클럭의 수는 2배 정도 증가되었으나 압력센서의 신호는 고속 변환이 요구되지 않으므로 압력센서에 적합하다고 할 수 있다.

  • PDF

A Range-Scaled 13b 100 MS/s 0.13 um CMOS SHA-Free ADC Based on a Single Reference

  • Hwang, Dong-Hyun;Song, Jung-Eun;Nam, Sang-Pil;Kim, Hyo-Jin;An, Tai-Ji;Kim, Kwang-Soo;Lee, Seung-Hoon
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제13권2호
    • /
    • pp.98-107
    • /
    • 2013
  • This work describes a 13b 100 MS/s 0.13 um CMOS four-stage pipeline ADC for 3G communication systems. The proposed SHA-free ADC employs a range-scaling technique based on switched-capacitor circuits to properly handle a wide input range of $2V_{P-P}$ using a single on-chip reference of $1V_{P-P}$. The proposed range scaling makes the reference buffers keep a sufficient voltage headroom and doubles the offset tolerance of a latched comparator in the flash ADC1 with a doubled input range. A two-step reference selection technique in the back-end 5b flash ADC reduces both power dissipation and chip area by 50%. The prototype ADC in a 0.13 um CMOS demonstrates the measured differential and integral nonlinearities within 0.57 LSB and 0.99 LSB, respectively. The ADC shows a maximum signal-to-noise-and-distortion ratio of 64.6 dB and a maximum spurious-free dynamic range of 74.0 dB at 100 MS/s, respectively. The ADC with an active die area of 1.2 $mm^2$ consumes 145.6 mW including high-speed reference buffers and 91 mW excluding buffers at 100 MS/s and a 1.3 V supply voltage.

Diffusion-weighted Magnetic Resonance Imaging for Predicting Response to Chemoradiation Therapy for Head and Neck Squamous Cell Carcinoma: A Systematic Review

  • Sae Rom Chung;Young Jun Choi;Chong Hyun Suh;Jeong Hyun Lee;Jung Hwan Baek
    • Korean Journal of Radiology
    • /
    • 제20권4호
    • /
    • pp.649-661
    • /
    • 2019
  • Objective: To systematically review the evaluation of the diagnostic accuracy of pre-treatment apparent diffusion coefficient (ADC) and change in ADC during the intra- or post-treatment period, for the prediction of locoregional failure in patients with head and neck squamous cell carcinoma (HNSCC). Materials and Methods: Ovid-MEDLINE and Embase databases were searched up to September 8, 2018, for studies on the use of diffusion-weighted magnetic resonance imaging for the prediction of locoregional treatment response in patients with HNSCC treated with chemoradiation or radiation therapy. Risk of bias was assessed by using the Quality Assessment Tool for Diagnostic Accuracy Studies-2. Results: Twelve studies were included in the systematic review, and diagnostic accuracy assessment was performed using seven studies. High pre-treatment ADC showed inconsistent results with the tendency for locoregional failure, whereas all studies evaluating changes in ADC showed consistent results of a lower rise in ADC in patients with locoregional failure compared to those with locoregional control. The sensitivities and specificities of pre-treatment ADC and change in ADC for predicting locoregional failure were relatively high (range: 50-100% and 79-96%, 75-100% and 69-95%, respectively). Meta-analytic pooling was not performed due to the apparent heterogeneity in these values. Conclusion: High pre-treatment ADC and low rise in early intra-treatment or post-treatment ADC with chemoradiation, could be indicators of locoregional failure in patients with HNSCC. However, as the studies are few, heterogeneous, and at high risk for bias, the sensitivity and specificity of these parameters for predicting the treatment response are yet to be determined.

The Stimulation of Arginine Decarboxylase Activity by alpha-Difluoromethyl$ Ornithine in Tobacco Suspension Cultured Cells

  • Lee, Sun-Hi;Kim, Yong-Bum;Lee, Myeong-Min;Park, Ki-Young
    • Journal of Plant Biology
    • /
    • 제39권2호
    • /
    • pp.107-112
    • /
    • 1996
  • To study the compensatory aspect of putrescine biosynthetic enzyme n tobacco suspension cultured cells, we examined the contents of the cellular polyamines and the activities of arginine decarboxylase (ADC, EC 4.1.1.19) and ornithine decarboxylase (ODC, EC 4.1.1.17) in the tobacco suspension cells treated with $\alpha$-difluoromethyl arginine (DFMA) or $\alpha$-difluoromethyl ornithine (DFMO). In the untreated cells, the content of the cellular putrescine was decreased during the first 3 hours and then subsequently increased. However, the content of the cellular spermidine and spermine remained constant during the incubation time. While ADC activity increased after 6 hours, ODC activity decreased following the rapid increase until 6 hours. DFMA induced the decrease in the contents of putrescine and spermidine, and the increase in that of spermine. It also caused the inhibition of ADC and ODC activities throughout the incubation time. DFMO produced the stimulation of ADC activity about 2 times of untreated cells and the decrease in the content of putrescine about 50% of them at 12 hour. The application of putrescine or cycloheximide prevented the increase of ADC activity by DFMO but that of actinomycin-D did not show any detectable effect. The stimulation of ADC activity by DFMO in tobacco suspension cultured cells was probably due to the enhancement of de novo synthesis for ADC protein, which might be regulated in the translation step by the content of the cellular putrescine.

  • PDF

A Study on Single-bit Feedback Multi-bit Sigma Delta A/D converter for improving nonlinearity

  • Kim, Hwa-Young;Ryu, Jang-Woo;Jung, Min-Chul;Sung, Man-Young
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2004년도 추계학술대회 논문집 Vol.17
    • /
    • pp.57-60
    • /
    • 2004
  • This paper presents multibit Sigma-Delta ADC using Leslie-Singh Structure to Improve nonlinearity of feedback loop. 4-bit flash ADC for multibit Quantization in Sigma Delta modulator offers the following advantages such as lower quantization noise, more accurate white-noise level and more stability over single quantization. For the feedback paths consisting of DAC, the DAC element should have a high matching requirement in order to maintain the linearity performance which can be obtained by the modulator with a multibit quantizer. Thus a Sigma-Delta ADC usually adds the dynamic element matching digital circuit within feedback loop. It occurs complexity of Sigma-Delta Circuit and increase of power dissipation. In this paper using the Leslie-Singh Structure for improving nonliearity of ADC. This structure operate at low oversampling ratio but is difficult to achieve high resolution. So in this paper propose improving loop filter for single-bit feedback multi-bit quantization Sigma-Delta ADC. It obtained 94.3dB signal to noise ratio over 615kHz bandwidth, and 62mW power dissipation at a sampling frequency of 19.6MHz. This Sigma Delta ADC is fabricated in 0.25um CMOS technology with 2.5V supply voltage.

  • PDF

Dynamic Element Matching을 적용한 Sigma Delta ADC에 관한 연구 (A Study on Sigma Delta ADC using Dynamic Element Matching)

  • 김화영;유장우;이용희;성만영;김규태
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2004년도 하계학술대회 논문집 Vol.5 No.2
    • /
    • pp.1222-1225
    • /
    • 2004
  • This paper presents multibit Sigma-Delta ADC using noise-shaped dynamic element matching(DEM). 5-bit flash ADC for multibit quantization in Sigma Delta modulator offers the following advantages such as lower quantization noise, more accurate white-noise level and more stability over single quantization. For the feedback paths consisting of DAC, the DAC element should have a high matching requirement in order to maintain the linearity performance which can be obtained by the modulator with a multibit quantizer. The DEM algorithm is implemented in such a way as to minimize additional delay within the feedback loop of the modulator Using this algorithm, distortion spectra from DAC linearity errors are shaped. Sigma Delta ADC achieves 82dB signal to noise ratio over 615H7z bandwidth, and 62mW power dissipation at a sampling frequency of 19.6MHz. This Sigma Delta ADC is designed to use 0.25um CMOS technology with 2.5V supply voltage and verified by HSPICE simulation.

  • PDF

SFDR 70dBc의 성능을 제공하는 10비트 100MS/s 파이프라인 ADC 설계 (A 10-bit 100Msample/s Pipeline ADC with 70dBc SFDR)

  • 여선미;문영주;박경태;노형환;박준석;오하령;성영락;정명섭
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2008년도 제39회 하계학술대회
    • /
    • pp.1444-1445
    • /
    • 2008
  • 최근 Wireless Local Area Network(WLAN), Wide-band Code Division Multiple Access(WCDMA), CDMA2000, Bluetooth 등 다양한 모바일 통신 시스템에 대한 수요가 증가하고 있다. 이와 같은 모바일 통신 시스템에는 70dB이상의 SFDR(Spurious Free Dynamic Range)을 가진 ADC(Analog-to-Digital Converter)가 사용된다. 본 논문에서는 모바일 통신 시스템을 위한 SFDR 70dBc의 성능을 제공하는 10비트, 100Msps 파이프라인 ADC를 제안한다. 제안한 ADC는 요구되는 해상도 및 속도 사양을 만족시키기 위해 3단 파이프라인 구조를 채택하였으며, 입력단 SHA(Sample and Hold)회로에는 Nyquist 입력에서도 10비트 이상의 정확도로 신호를 샘플링하기 위해 부트스트래핑 기법 기반의 샘플링 스위치를 적용하였다. residue amplifier 회로에는 전력을 줄이기 위해 8배 residue amplifier 대신 3개의 2배 ressidue amplifier를 사용하였다. ADC의 높은 사양을 만족시키기 위해서는 높은 이득을 가지는 op-amp가 필수적이다. 제안한 ADC 는 0.18um CMOS 공정으로 설계되었으며, 100Msps의 동작 속도에서 70dBc 수준의 SFDR과 60dB 수준의 SNDR(Signal to Noise and Distortion Ratio)을 보여준다.

  • PDF

방사선 에너지 분석을 위한 MCA시스템 제작에 관한 연구 (Construction of Multichannel Analyser with Successive Approximation Type ADC)

  • 육종철;오병훈;김영균
    • Journal of Radiation Protection and Research
    • /
    • 제12권1호
    • /
    • pp.12-25
    • /
    • 1987
  • SA(Successive Approximation)형 ADC(Analog to Digital Converter)를 사용하여 방사선다중채널파고 분석기를 설계 제작하였다. 선형게이트, 윈도우 및 펄스스트레처는 논리 IC와 선형 IC들을 위주로 결합하여 구성하였으며, 분석시간이 $120{\mu}sec$인 ADC 1211(12 bit)을 중심으로 한 ADC 모듈의 메모리로는 S-RAM 6264 (Address 13 bit, Data 8 bit) 2개를 병렬로 연결하여 사용하였다. 마이크로 컴퓨터 (Apple II)가 전체 시스템을 제어하고 또 계측된 결과의 데이타를 분석할 수 있도록 인터페이스와 소프트 웨어도 만들었다. 제작된 시스템의 동작시험은 표준펄스 발생기로 $0{\sim}10V$ 사이의 일정한 펄스를 만들어 시스템에 입력시켜 그 펄스들을 계측하게 하고, 계측이 끝난 후 컴퓨터가 그 결과를 받아들여 분석하게 함으로써 이루어졌다.

  • PDF

Reference Driver를 사용한 10비트 10MS/s 축차근사형 아날로그-디지털 변환기 (A 10-bit 10-MS/s SAR ADC with a Reference Driver)

  • 손지수;이한열;김영웅;장영찬
    • 한국정보통신학회논문지
    • /
    • 제20권12호
    • /
    • pp.2317-2325
    • /
    • 2016
  • 본 논문은 reference driver를 이용한 10비트 10MS/s 축차근사형(SAR: Successive Approximation Register) 아날로그-디지털 변환기(ADC: Analog-to-Digital Converter)를 제안한다. 제안하는 SAR ADC는 커패시터형 디지털-아날로그 변환기(CDAC: Capacitive Digital-to-Analog Converter), 비교기, SAR 로직, 그리고 공급 전압 노이즈에 대한 내성을 향상시키는 reference driver로 구성된다. ${\pm}0.9V$의 아날로그 입력전압을 가지는 SAR ADC를 위해 reference driver는 0.45V, 1.35V의 기준 전압을 생성한다. 설계된 SAR ADC는 $0.18{\mu}m$ CMOS 공정을 이용하여 제작되었으며 1.8V의 공급전압을 사용하였다. 제안된 SAR ADC는 reference driver를 이용하여 +/- 200mV의 공급 전압 변화에서도 ${\pm}0.9V$의 입력 범위를 유지한다. 10MS/s의 샘플링 주파수에서 5.32mW의 전력을 소모한다. 측정된 ENOB는 9.11 비트 이며, DNL과 INL은 각각 +0.60/-0.74 LSB와 +0.69/-0.65 LSB이다.