• 제목/요약/키워드: ACLR

검색결과 73건 처리시간 0.024초

질화갈륨 소자를 이용한 DPD용 Amplifier Pallet 개발 (Design of Amplifier Pallet for DPD Using Gallium Nitride Device)

  • 오성민;박정훈;조삼열;이재훈;임종식
    • 한국산학기술학회:학술대회논문집
    • /
    • 한국산학기술학회 2010년도 추계학술발표논문집 1부
    • /
    • pp.76-79
    • /
    • 2010
  • 본 논문에서는 고 효율 및 고 출력 특성을 가지는 질화갈륨(GaN) 소자를 이용하여 WiMAX 및 LTE System에 사용될 수 있는 DPD용 Pallet Amplifier를 제작하였다. 제작된 Pallet Amplifier는 Pre-drive로써 저 전류의 MMIC를 채택하고, Drive 단과 Main 단에 15W 급과 30W 급의 질화갈륨 소자를 사용 하였으며, 추가적인 효율 개선을 위해 PCB상에 Doherty Structure를 적용함으로써 보다 높은 효율을 구현하였다. 제작된 Pallet Amplifier는 음 전원 Bias 제어 회로, 온도에 따른 Gain 보상회로, Sequence 회로 및 Main 전원 Drop에 따른 보호 회로를 구현하였다. WiMAX Signal을 이용한 Modulation Power 10Watt Test에서 약 36.8~38.3%의 Pallet 효율과 DPD Solution인 TI GC5325SEK DPD Board 사용 시 ACLR은 약 46dBc 이상을 가지는 것으로 측정되었다. 본 논문에서 제작된 Pallet Amplifier는 Upper Band와 Lower Band로 나누어 제작되었던 기존 Pallet Amplifier와 달리 하나의 Pallet Amplifier로 2496~2690MHz에서 모두 사용하면서 종전에 사용되고 있는 Pallet Amplifier에 비해 Size가 최소 10% 이상 축소되어 효율 및 크기 면에서 종전 Pallet Amplifier보다 큰 이점을 갖는다.

  • PDF

WCDMA 디지털 광 중계기용 Down-Converter 설계 및 제작 (Design and Implementation of Down-Converter for WCDMA Digital Optic Repeater)

  • 김성수;강원구;장인봉;양승인
    • 한국전자파학회논문지
    • /
    • 제14권9호
    • /
    • pp.974-978
    • /
    • 2003
  • WCDMA 디지털 광 중계기용 down-converter를 제작하였다. WCDMA 사업자가 정한 규격에 따라 전체 시스템 블럭도 및 각 블럭들의 규격을 결정하였고, 그 블럭도 및 규격에 따라 down-converter를 설계하였다. 저주파대역 통과 필터, 증폭기, 자동 레벨 제어 감쇠기, 주파수 합성기 등의 주요 모듈을 설계/제작하고, 이들 각 모듈의 연동을 위한 주 기판을 설계/제작하였다. 고주파 신호의 스퓨리어스 잡음 및 시스템의 잡음을 억제할 수 있는 방안을 강구한다. 설계/제작된 RF 시스템의 각 구성 모듈 및 전체 수신부의 성능을 시험하여 설계 사양을 만족함을 확인하였다.

Analog Predistortion High Power Amplifier Using Novel Low Memory Matching Topology

  • Kim, Jang-Heon;Woo, Young-Yun;Cha, Jeong-Hyeon;Hong, Sung-Chul;Kim, Il-Du;Moon, Jung-Hwan;Kim, Jung-Joon;Kim, Bum-Man
    • Journal of electromagnetic engineering and science
    • /
    • 제7권4호
    • /
    • pp.147-153
    • /
    • 2007
  • This paper represents an analog predistortion linearizer for the high power amplifier with low memory effect. The high power amplifier is implemented using a 90-W peak envelope power(PEP) LDMOSFET at 2.14-GHz and an envelope short matching topology is applied at the active ports to minimize the memory effect. The analog predistortion circuit comprises the fundamental path and the cuber and quintic generating circuits, whose amplitudes and phases can be controlled independently. The predistortion circuit is tested for two-tone and wide-band code division multiple access(WCDMA) 4FA signals. For the WCDMA signal, the adjacent channel leakage ratios(ACLRs) at 5 MHz offset are improved by 12.4 dB at average output powers of 36 dBm and 42 dBm.

Time- and Frequency-Domain Optimization of Sparse Multisine Coefficients for Nonlinear Amplifier Characterization

  • Park, Youngcheol;Yoon, Hoijin
    • Journal of electromagnetic engineering and science
    • /
    • 제15권1호
    • /
    • pp.53-58
    • /
    • 2015
  • For the testing of nonlinear power amplifiers, this paper suggests an approach to design optimized multisine signals that could be substituted for the original modulated signal. In the design of multisines, complex coefficients should be determined to mimic the target signal as much as possible, but very few methods have been adopted as general solutions to the coefficients. Furthermore, no solid method for the phase of coefficients has been proven to show the best resemblance to the original. Therefore, in order to determine the phase of multisine coefficients, a time-domain nonlinear optimization method is suggested. A frequency-domain-method based on the spectral response of the target signal is also suggested for the magnitude of the coefficients. For the verification, multisine signals are designed to emulate the LTE downlink signal of 10 MHz bandwidth and are used to test a nonlinear amplifier at 1.9 GHz. The suggested phase-optimized multisine had a lower normalized error by 0.163 dB when N = 100, and the measurement results showed that the suggested multisine achieved more accurate adjacent-channel leakage ratio (ACLR) estimation by as much as 12 dB compared to that of the conventional iterative method.

Evidence-Based Physical Therapy for Anterior Cruciate Ligament Injury: Literature Review

  • Lim, Hyoung won
    • The Journal of Korean Physical Therapy
    • /
    • 제31권4호
    • /
    • pp.161-168
    • /
    • 2019
  • Most athletes with anterior cruciate ligament (ACL) ruptures undergo a surgical ACL reconstruction (ACLR) and rehabilitation. On the other hand, controversy still exists because neither a reconstruction nor rehabilitation have been proven to be superior in the management of ACL injury. This study reviewed the success rates of interventions to provide recommendations for the optimal management after an ACL injury. One of the most important considerations after an ACL injury is the timing and type of intervention. At the early stages, which involve the loss of volume and strength of quadriceps femoral muscle, weight bearing (closed kinetic chain) exercises with pain management followed by high velocity resistance exercises in an open kinetic chain environment are recommended to improve the quadriceps function. After that, it is important to apply intensive isokinetic exercise with a lower extension rate. In this case, it is important to apply overload to the muscles and to simultaneously lead the co-contraction of the hamstrings. Standards are essential because the timing and type of interventions are crucial to prevent re-injury and complications, such as osteoarthritis, as well as to confirm the successful outcome of the treatment. Different interventions recommended for ACL damage have yet to reach consensus. Further studies will be needed to observe the effects of the intervention through multidisciplinary approaches.

2.6 GHz GaN-HEMT Power Amplifier MMIC for LTE Small-Cell Applications

  • Lim, Wonseob;Lee, Hwiseob;Kang, Hyunuk;Lee, Wooseok;Lee, Kang-Yoon;Hwang, Keum Cheol;Yang, Youngoo;Park, Cheon-Seok
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제16권3호
    • /
    • pp.339-345
    • /
    • 2016
  • This paper presents a two-stage power amplifier MMIC using a $0.4{\mu}m$ GaN-HEMT process. The two-stage structure provides high gain and compact circuit size using an integrated inter-stage matching network. The size and loss of the inter-stage matching network can be reduced by including bond wires as part of the matching network. The two-stage power amplifier MMIC was fabricated with a chip size of $2.0{\times}1.9mm^2$ and was mounted on a $4{\times}4$ QFN carrier for evaluation. Using a downlink LTE signal with a PAPR of 6.5 dB and a channel bandwidth of 10 MHz for the 2.6 GHz band, the power amplifier MMIC exhibited a gain of 30 dB, a drain efficiency of 32%, and an ACLR of -31.4 dBc at an average output power of 36 dBm. Using two power amplifier MMICs for the carrier and peaking amplifiers, a Doherty power amplifier was designed and implemented. At a 6 dB back-off output power level of 39 dBm, a gain of 24.7 dB and a drain efficiency of 43.5% were achieved.

5G 시스템에 적용되는 고효율 전력증폭기 (High Efficiency Power Amplifier applied to 5G Systems)

  • 김영
    • 한국항행학회논문지
    • /
    • 제27권2호
    • /
    • pp.197-202
    • /
    • 2023
  • 본 논문은 5G 시스템에 적용되어 인 빌딩, 지하철과 터널등에 사용되는 50 Watts급 중계기용 고효율 전력증폭기 설계 방법과 전기적 특성을 나타내었다. 여기서 설계된 전력증폭기의 종단 트랜지스터는 GaN(gallium nitride)을 사용하여 도허티방식으로 구성하였으며, 선형성을 만족시키기 위해서 DPD(digital predistortion)를 이용하여 혼변조 신호를 제거하였다. 또한, 5G 시스템에서 요구되는 증폭기의 이득 제어와 경보 처리등 다양한 요구사항을 처리하기 위해서 마이크로프로세서가 전력증폭기 내부에 존재하게 설계하였다. 통신사업자가 요구하는 규격의 전력증폭기는 46.5 dBm 출력전력과 증폭기 전체의 효율이 37%가 측정되었고, EVM(error vector magnitude)은 2.3% 그리고 ACLR(adjacent channel leakage ratio)은 52.8 dBc로 측정되어 요구되는 전기적 특성과 다양한 경보조건을 만족하는 것을 확인하였다.

5G 광중계기 구동을 위한 디지털 송수신 유닛 설계 (Development of Digital Transceiver Unit for 5G Optical Repeater)

  • 민경옥;이승호
    • 전기전자학회논문지
    • /
    • 제25권1호
    • /
    • pp.156-167
    • /
    • 2021
  • 본 논문에서는 5세대 이동통신 네트워크 서비스의 커버리지를 확장하고, 빌딩내에서의 안정적인 무선 네트워크 연결해 주는 5G 광중계기의 인빌딩용 디지털 송수신 유닛 설계를 제안한다. 제안된 5G 광중계기 구동을 위한 디지털 송수신 유닛은 신호처리부, RF 송수신부, 광입출력부, 클록발생부 등의 4개 블록으로 구성된다. 신호처리부는 CPRI 인터페이스의 기본 동작과 4채널 안테나 신호의 조합 및 외부에서의 제어 명령에 대한 응답 등 중요한 역할을 수행한다. 또, JESD204B 인터페이스로 고품질의 IQ 데이터를 송수신 한다. 파워 앰프를 보호하기 위해 CFR, DPD 블록이 동작한다. RF 송수신부는 안테나로부터 수신된 RF 신호를 AD 변환하여 JESD204B 인터페이스로 신호처리부에 전달되고, 신호처리부에서 JESD204B 인터페이스로 전달된 디지털 신호를 DA 변환하여 안테나로 RF 신호를 송신한다. 광입출력부는 전기신호를 광신호로 변환하여 송신하고, 광신호를 전기신호로 변환하여 수신한다. 클록발생부는 광입출력부의 CPRI 인터페이스에서 공급되는 동기 클록의 지터(Jitter)를 억제하고, 신호처리부와 RF 송수신부에 안정적인 동기 클록을 공급한다. CPRI 연결전에는 로컬 클록을 공급하여 CPRI 연결 준비 상태로 동작한다. 본 논문에서 제안된 5G 광중계기 구동을 위한 디지털 송수신 유닛의 정확성을 평가하기 위해서 Xilinx 사의 MPSoC 계열의 XCZU9CG-2FFVC900I를 사용하였고 설계 툴은 Vivado 2018.3을 사용하였다. 본 논문에서 제안된 5G 광중계기 디지털 송수신 유닛이 ADC로 입력되는 5G RF 신호를 디지털로 변환하여 CPRI를 통해 JIG로 전달하는 Uplink 동작과 JIG로부터 CPRI를 통해 전달받은 Downlink 데이터 신호를 DAC로 출력하는 기능과 성능을 평가하였다. 실험결과는 평탄도, Return Loss, Channel Power, ACLR, EVM, Frequency Error 등이 목표로 한 설정 값 이상의 성능이 나타남을 확인 할 수 있었다.

분산 소자 형태의 마이너스 군지연 회로를 이용한 고효율 피드포워드 증폭기의 분석 및 설계 (Analysis and Design of High Efficiency Feedforward Amplifier Using Distributed Element Negative Group Delay Circuit)

  • 최흥재;김영규;심성운;정용채;김철동
    • 한국전자파학회논문지
    • /
    • 제21권6호
    • /
    • pp.681-689
    • /
    • 2010
  • 본 논문에서는 분산 소자 형태의 마이너스 군지연 회로를 이용함으로써 피드포워드 증폭기의 효율 개선 및 구현의 용이성을 증대시킬 수 있는 새로운 구조의 피드포워드 증폭기를 제안한다. 피드포워드 증폭기의 지연 소자에 의한 삽입 손실은 심각한 시스템의 효율 저하를 유발한다. 일반적으로 이러한 손실을 줄이기 위하여 고출력 동축 케이블 또는 지연 선로 여파기를 사용하지만, 그러한 소자들의 삽입 손실조차도 무시할 수 없어서 피드포워드 증폭기의 제약 사항으로 작용한다. 제안하는 마이너스 군지연 회로를 이용함으로써 광대역 선형화를 위해 혼변조 왜곡 신호 상쇄 루프에 사용되는 지연 소자를 제거할 수 있다. 중심 주파수가 2.14 GHz인 WCDMA 하향 대역에서 -9 ns의 군지연, 0.2 dB의 삽입 손실, 그리고 30 MHz의 대역폭을 갖도록 제작된 2단 분산 소자 마이너스 군지연 회로를 이용하여 제작된 제안하는 구조의 피드포워드 증폭기는 평균 출력 전력이 44 dBm 일 때 -53.2 dBc의 인접 채널 누설비(Adjacent Channel Leakage Ratio: ACLR)를, 19.4 %의 전력 부가 효율(Power Added Efficiency: PAE)을 갖는 것으로 측정되었다.

IMT-Advanced 능동위상배열 시스템용 고효율 송수신 모듈 설계 및 구현 (Design and Implementation of High Efficiency Transceiver Module for Active Phased Arrays System of IMT-Advanced)

  • 이석희;장홍주
    • 전자공학회논문지
    • /
    • 제51권7호
    • /
    • pp.26-36
    • /
    • 2014
  • IMT-Advanced 시스템을 효율적으로 서비스하고 시스템 효율을 증대시키기 위해서는 능동위상 배열구조의 안테나 시스템이 요구된다. 능동위상 배열 구조는 다수의 송수신 모듈과 다수의 복사소자로 구성되어 시스템의 효율을 증대시킬 수 있으며, 시스템을 구현하기 위해서는 초소형 고효율 송수신 모듈이 핵심이다. 최종 출력과 밀접한 관련이 있는 송신모듈의 전력증폭기는 기지국 시스템의 효율을 결정하는 핵심요소이다. 본 논문에서는 IMT-Advanced 능동위상배열 시스템에 적합한 초소형 고효율 송수신 모듈을 설계하고 구현하고자 하였다. 송수신 모듈은 온도보상 회로를 구현하여 이득 오차를 줄였으며, 선형화기는 소형화를 위하여 아날로그 방식으로 구현하였다. 초소형 고효율 전력증폭기를 구현하기 위해서 GaN MMIC Doherty 구조로 구현하였다. 구현된 송수신모듈은 $40mm{\times}90mm{\times}50mm$ 크기로 구현되었으며, LTE band 7에서 47.65 dBm의 출력을 가졌다. 실제 운용전력인 37 dBm에서 40.7%의 효율과 12 dB이상의 선형성 개선도를 보였다. 수신부의 잡음지수는 1.28 dB이하로 설계규격을 만족하였으며, 송수신 모듈의 이득과 위상은 6 bit로 제어로 최대 오차는 각각 0.38 dB와 2.77 degree를 보였다.