• 제목/요약/키워드: 3차원 오프셋

검색결과 17건 처리시간 0.02초

위상 잡음을 개선한 CMOS VCO의 설계 및 제작 (The Design and Fabrication of Reduced Phase Noise CMOS VCO)

  • 김종성;이한영
    • 한국전자파학회논문지
    • /
    • 제18권5호
    • /
    • pp.539-546
    • /
    • 2007
  • 본 논문에서는 온-칩 스파이럴 인덕터 해석에 대한 3차원 전자장 시뮬레이션 방법을 제시하였으며, 이 방법은 정확히 예측 가능한 CMOS VCO를 설계하는데 적용될 수 있음을 보였다. VCO는 CMOS 0.25 um 표준 공정을 이용하여 LC-공진형으로 구현하였으며, 공진기의 스파이럴 인덕터는 실리콘 기판과의 사이에 그라운드 패턴을 삽입한 경우와 그렇지 않은 경우에 대해 각각 VCO를 구현하여 인덕터의 Q값 개선에 의해 VCO의 위상 잡음이 어느 정도 개선되는지를 검증하였다. 제작된 VCO는 2.5 V 제어 전압에서 3.094 GHz, -12.15 dBm 출력을 가지며, LC 공진에 사용된 단일 인덕터의 Q는 그라운드 패턴을 삽입한 경우 3 GHz에서 8% 정도 개선됨을 시뮬레이션을 통해 검증하였으며, 이로 인한 위상 잡음은 3 MHz 오프셋 주파수에서 9 dB 개선되어짐을 실험을 통해 확인하였다.

높은 정확도의 3차원 대칭 커패시터를 가진 보정기법을 사용하지 않는 14비트 70MS/s 0.13um CMOS 파이프라인 A/D 변환기 (A Calibration-Free 14b 70MS/s 0.13um CMOS Pipeline A/D Converter with High-Matching 3-D Symmetric Capacitors)

  • 문경준;이경훈;이승훈
    • 대한전자공학회논문지SD
    • /
    • 제43권12호
    • /
    • pp.55-64
    • /
    • 2006
  • 본 설계에서는 무선 랜 등 최첨단 무선 통신 및 고급영상 처리 시스템과 같이 고해상도와 높은 신호처리속도, 저전력 및 소면적을 동시에 요구하는 고성능 집적시스템 응용을 위해 기존의 보정기법을 사용하지 않는 14b 70MS/s 0.13um CMOS A/D 변환기(Analog-to-Digital Converts- ADC)를 제안한다. 제안하는 がU는 중요한 커패시터 열에 인접신호에 덜 민감한 3차원 완전 대칭 구조의 레이아웃 기법으로 소자 부정합에 의한 영향을 최소화하였고, 3단 파이프라인 구조로 고해상도와 높은 신호처리속도와 함께 전력 소모 및 면적을 최적화하였다. 입력 단 SHA 회로에는 Nyquist 입력에서도 14비트 이상의 정확도로 신호를 샘플링하기 위해 게이트-부트스트래핑 (gate-bootstrapping) 회로를 적용함과 동시에 트랜스컨덕턴스 비율을 적절히 조정한 2단 증폭기를 사용하여 14비트에 필요한 높은 DC전압 이득을 얻음과 동시에 충분한 위상 여유를 갖도록 하였으며, 최종 단 6b flash ADC에는 6비트 정확도 구현을 위해 2단 오픈-루프 오프셋 샘플링 기법을 적용하였으며, 기준 전류 및 전압 발생기는 온-칩으로 집적하여 잡음을 최소화하면서 필요시 선택적으로 다른 크기의 기준 전압 값을 외부에서 인가할 수 있도록 하였다. 제안하는 시제품 ADC는 0.13um CMOS 공정으로 요구되는 2.5V 전원 전압 인가를 위해 최소 채널길이는 0.35um를 사용하여 제작되었으며, 측정된 DNL 및 INL은 14비트 해상도에서 각각 0.65LSB, 1.80LSB의 수준을 보이며, 70MS/s의 샘플링 속도에서 최대 SNDR 및 SFDR은 각각 66dB, 81dB를 보여준다. 시제품 ADC의 칩 면적은 $3.3mm^2$이며 전력 소모는 2.5V 전원 전압에서 235mW이다.

도시철도차량 타고오름 평가를 위한 3 차원 충돌시뮬레이션 기법 연구 (Study on 3-D Simulation for Overriding Evaluation of Urban Train)

  • 진성주;정현승;권태수;김진성
    • 대한기계학회논문집A
    • /
    • 제39권10호
    • /
    • pp.1063-1068
    • /
    • 2015
  • 본 논문에서는 도시철도차량의 타고오름 평가를 위한 충돌시뮬레이션 기법을 제안하였다. 시뮬레이션모델은 대차의 동적 거동을 표현하는 대차 동역학 모델과 붕괴거동을 표현할 수 있는 차체 유한요소 모델로 구성된다. 유럽 및 국내 충돌안전규정의 타고오름 평가를 위해 40 mm 오프셋 정면충돌 사고 각본에 따른 시뮬레이션을 수행하여 충돌 후 차체의 구조적 거동과 차체와 연계된 대차 모델의 동적 거등을 확인하였으며 타고오름 판단기준인 윤축의 상승거리로 타고오름을 평가하였다. 최종적으로 본 연구에서 제안한 시뮬레이션 기법을 적용하면 도시철도차량 충돌안전규정에 따라 충돌사고 시 타고오름에 대하여 평가할 수 있음을 확인하였다.

14b 100MS/s $3.4mm^2$ 145mW 0.18un CMOS 파이프라인 A/D 변환기 (A 14b 100MS/s $3.4mm^2$ 145mW 0.18um CMOS Pipeline A/D Converter)

  • 김영주;박용현;유시욱;김용우;이승훈
    • 대한전자공학회논문지SD
    • /
    • 제43권5호
    • /
    • pp.54-63
    • /
    • 2006
  • 본 논문에서는 4세대 이동 통신 시스템에서 요구되는 사양을 위해, 해상도, 동작속도, 칩 면적 및 소모 전력을 최적화한 14b 100MS/s 0.18um CMOS ADC를 제안한다. 제안하는 ADC는 동작 모델 시뮬레이션을 통해 최적화된 구조를 분석 및 검증하여 3단 파이프라인 구조로 설계하였으며, Nyquist 입력에서도 14 비트 수준의 유효비트 수를 가지는 광대역 저잡음 SHA 회로를 기반으로 하고, MDAC에 사용되는 커패시터의 소자 부정합에 의한 영향을 최소화하기 위하여 3차원 완전 대칭 구조를 갖는 레이아웃 기법을 적용하였다. 또한, 100MS/s의 동작 속도에서 6 비트의 해상도와 소면적을 필요로 하는 최종단의 flash ADC는 오픈 루프 오프셋 샘플링 및 인터폴레이션 기법을 사용하였다. 제안하는 시제품 ADC는 SMIC 0.18um CMOS 공정으로 제작되었으며, 측정된 DNL과 INL은 14비트 해상도에서 각각 1.03LSB, 5.47LSB 수준을 보이며, 100MS/s의 샘플링 속도에서 SNDR 및 SFDR이 각각 59dB, 72dB의 동적 성능을 보여준다. 시제품 ADC의 칩 면적은 $3.4mm^2$이며 소모 전력은 1.8V 전원전압에서 145mW이다.

위성 통신용 다대역 안테나 (Multi-band directional antenna for satellite communications)

  • 정치현;정혜미;김건우;배기형;태현식;엡츄시킨겐나디
    • 한국항공우주학회지
    • /
    • 제38권12호
    • /
    • pp.1223-1231
    • /
    • 2010
  • 본 논문에서 소개하는 위성 통신 안테나는 대용량 데이터 전송을 위한 위성 송수신 시스템에 응용되어 추가적인 급전부 교체나 다른 기구 형상 변경 없이 X, Ku와 Ka 3중 대역의 전파 신호를 동시에 송수신할 수 있다. 설계된 안테나는 오프셋 파라볼라 안테나 형태로 2중 대역(X/Ka 대역) 급전혼, 단일대역(Ku 대역) 급전혼, 주파수 선택막(FSS : frequency selective surface) 특성을 갖는 부반사판 및 파라볼라 주반사판으로 구성되어 있다. 주반사판의 초점에는 2중 대역 급전혼이 위치하며, FSS 부반사판으로 이미지 초점을 만들어 단일 대역 급전혼이 설치되어 운용된다. 본 안테나는 전기적 특성이 국내 위성 환경에 부합되도록 3차원 EM 시뮬레이터를 이용하여 설계하였고, 측정결과 X/Ku/Ka 대역에서 안테나 이득이 각각 31.6 dBi, 36.8 dBi, 40.8 dBi 이상, 교차편파는 각각 21.7 dB, 26.6 dB, 그리고 25.2 dB 이상의 특성으로 목표 성능을 만족함을 확인하였다.

저전력 멀티미디어 응용을 위한 10b 100 MSample/s $1.4\;mm^2$ 56 mW 0.18 um CMOS A/D 변환기 (A 10b 100 MSample/s $1.4\;mm^2$ 56 mW 0.18 urn CMOS A/D Converter for Low-Power Multimedia Applications)

  • 민병한;박희원;채희성;사두환;이승훈
    • 대한전자공학회논문지SD
    • /
    • 제42권12호
    • /
    • pp.53-60
    • /
    • 2005
  • 본 논문에서는 저 전력 멀티미디어 응용을 위한 10b 100 MS/s $1.4\;mm^2$ CMOS A/D 변환기(ADC)를 제안한다. 제안하는 ADC는 해상도 및 속도 사양을 만족시키면서, 면적 및 전력 소모를 최소화하기 위해 기존의 다단 구조가 아닌 2단 파이프라인 구조를 사용하였다. 그리고 10 비트 해상도에서 1.2 Vp-p의 단일 및 차동 입력 신호 처리 대역폭을 넓히기 위해 입력 샘플-앤-홀드 증폭기에는 게이트-부트스트래핑 회로를 적용하며, 6 비트 해상도를 필요로 하는 두 번째 단의 flash ADC에는 오픈-루프 오프셋 샘플링 기법을 적용하였다. 또한 커패시터 등 소자 부정합에 의해 해상도에 크게 영향을 줄 수 있는 MDAC의 커패시터에는 3차원 완전 대칭 구조를 갖는 레이아웃 기법을 제안하였다. 기준 전류/전압 발생기는 온-칩으로 집적하여 잡음 에너지를 줄였으며, 필요시 선택적으로 다른 크기의 기준 전압을 외부에서 인가하도록 설계하였다. 제안하는 10b 시제품 ADC는 0.18 um CMOS 공정으로 제작되었고, 측정된 DNL 및 INL은 각각 0.59 LSB, 0.77 LSB 수준을 보여준다. 또한 100 MS/s의 샘플링 속도에서 SNDR 및 SFDR이 각각 54 dB, 62 dB 수준을 보였으며, 전력 소모는 56 mW이다.

임플란트 고정성 보철물에서 수와 식립위치 변화에 따른 골과 임플란트에서의 응력분포에 관한 3차원 유한요소법적 연구 (Effect of the Number and Location of Implants on the Stress Distribution in Three-unit Fixed Partial Denture: A Three-Dimensional Finite Element Analysis)

  • 이우현;임종화;조인호
    • 구강회복응용과학지
    • /
    • 제26권3호
    • /
    • pp.221-239
    • /
    • 2010
  • 본 연구에서는 임플란트 지지 3-unit 고정성 보철물에서 임플란트의 수와 위치변화에 따른 지지골과 임플란트에서의 응력 분포를 삼차원 유한요소분석법으로 관찰하고자 하였다. 3개의 임플란트를 중심선 일직선상에 나란히 식립한 모델과 중심선에서 제1대구치 임플란트를 협측으로 1.5mm offset 시키고 나머지 임플란트는 설측으로 1.5mm offset 시킨 모델 및 이와 반대로 offset 시킨 모델 그리고 2개의 임플란트를 이용하여 양단 지지한 모델과 근심 및 원심 캔틸레버 모델을 만들고, 교합력도 제2소구치에만 155N을 작용한 경우, 제2대구치에만 206N을 작용한 경우, 제1소구치에는 155N, 제1, 2대구치에는 각각 206N을 동시에 적용한 경우에 대해 각각 협측 교두에 설측방향으로 $30^{\circ}$ 경사하중을 적용시켰을 때와 치아 중심와에 수직하중을 적용했을 때에 대해 유한요소법을 이용하여 골과 임플란트에 발생하는 응력 분포를 관찰하였다. 이 같은 실험 결과를 바탕으로 각각의 응력을 비교하여 다음과 같은 결과를 얻었다. 어떤 하중이 작용하더라도 더 많은 수의 임플란트를 이용하여 제작한 수복물이 골과 임플란트 자체에 작은 응력이 발생하였으며, 3개 구치 상실의 경우에 2개의 임플란트로 지지할때는 양단지지 수복물이 유리한 결과를 나타내었고, 중심와 수직하중이 아니고 협측경사 하중일 때는 협측으로 offset 한 것이 가장 좋은 결과를 나타내었다.