• Title/Summary/Keyword: 회로 시뮬레이터

Search Result 470, Processing Time 0.023 seconds

항공기 시뮬레이터의 비준과 평가 (2)

  • Yun, Seok-Jun
    • Defense and Technology
    • /
    • no.1 s.167
    • /
    • pp.54-59
    • /
    • 1993
  • 비행시뮬레이터의 비준과 평가를 성공적으로 수행하기 위해서는 진취적인 계획과 상당한 협력이 요구되며, 이 과정들은 복잡하며 오랜기간을 소요합니다. 의도된 성능은 명백하게 규정이 되어야 하며, 타당한 시험요구조건으로 강요되어야 합니다. 많은 노력이 항공기의 비행시험프로그램에서 적절한 기준데이타를 획득하도록 경주되어야 합니다

  • PDF

Soft Error Rate Simulator for DRAM (DRAM 소프트 에러율 시뮬레이터)

  • Shin, Hyung-Soon
    • Journal of the Korean Institute of Telematics and Electronics D
    • /
    • v.36D no.2
    • /
    • pp.55-61
    • /
    • 1999
  • A soft error rate (SER) simulator for DRAM was developed. In comparison to the other SER simulator using device simulator or Monte Carlo simulator, the proposed simulator substantially reduced the CPU time using an analytical model for the alpha-particle-induced charge collection. By analysing the soft error modes in DRAM, the bit-bar mode was identified as the main cause of soft error. Using the new SER simulator, SER of 256M DRAM was investigated and it was found that the storage capacitance had a 5fF margin.

  • PDF

A Study on Implementation for Signal Integrity Simulator of the PCB Circuits (PCB 회로의 신호통합 시뮬레이터 구현에 관한 연구)

  • Kim, Hyeon-Ho;Yi, Cheon-Hee
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2001.04b
    • /
    • pp.1209-1212
    • /
    • 2001
  • 본 논문에서는 PCB(Printed Circuit Board)회로에서 고속 신호들을 전달하는 배선의 특성 및 배선의 요구사항에 의한 설계 규칙과 이론화된 공식은 이용하여 PCB상에 배치되는 부품들간의 배선경로를 추적하여 해당 배선의 특성을 분석하고, 흐르는 신호의 특성 및 해당 신호의 전기/전자적인 시뮬레이션을 수행할 수 있도록 하는 PCB회로의 신호통합 시뮬레이터에 대하여 언급하고 실험을 통하여 시뮬레이션의 타당성을 검증하였다.

  • PDF

A Simplified Web-based Simulator for Digital Logic Circuits Using ActiveX Control (ActiveX 컨트롤을 이용한 단순화된 웹 기반 디지털 논리회로 시뮬레이터)

  • Kim Dong-Sik;Han Hee-Jin;Seo Sam-Jun;Kim Hee-Sook
    • Journal of Engineering Education Research
    • /
    • v.6 no.1
    • /
    • pp.5-14
    • /
    • 2003
  • This paper presents a simplified web-based simulator for digital logic circuits with which several important principles related to digital logic circuits can be understood and confirmed. The proposed simulator is implemented to have several simplified functions which are essential to the learning process of digital logic circuits. The learners by themselves simulate several digital logic circuits on the web under specific input conditions and the design/analysis of digital logic circuits can be available. The proposed simulator, combined with multimedia contents, can be used as an auxiliary educational tool and enhance the improved learning efficiency. The results of this paper can be widely used to improve the efficiency of web-based educations in the cyber space. Several simulation results are illustrated as examples to show the validity of the proposed web-based simulator.

A High Speed and Low Power SOI Inverter using Active Body-Bias (활성 바디 바이어스를 이용한 고속, 저전력 SOI 인버터)

  • 길준호;제민규;이경미;이종호;신형철
    • Journal of the Korean Institute of Telematics and Electronics D
    • /
    • v.35D no.12
    • /
    • pp.41-47
    • /
    • 1998
  • We propose a new high speed and low power SOI inverter with dynamic threshold voltage that can operate with efficient body-bias control and free supply voltage. The performance of the proposed circuit is evaluated by both the BSIM3SOI circuit simulator and the ATLAS device simulator, and then compared with other reported SOI circuits. The proposed circuit is shown to have excellent characteristics. At the supply voltage of 1.5V, the proposed circuit operates 27% faster than the conventional SOI circuit with the same power dissipation.

  • PDF

Development of a Charging/Discharging Balance Simulator (충방전 Balance Simulator 개발)

  • Park, Dong-Kyun;Cho, Sang-Bock
    • Journal of the Institute of Electronics Engineers of Korea SC
    • /
    • v.44 no.1
    • /
    • pp.67-73
    • /
    • 2007
  • Prototype of an electric charge/discharge balance simulator was developed for evaluation of matching charging/discharging balance between real system and simulation results for specific vehicle in this research. Battery modeling and other electric modeling were done and real car experiments were performed. Then, We developed a balance simulator on the basis of proposed model and experiment results. Also, we can analyze charging/discharging balance for specific new car as real experiments.

Automatic generation of instruction set simulators for microprocessors (마이크로프로세서를 위한 명령어 집합 시뮬레이터의 자동 생성)

  • Hong, Man Pyo
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.38 no.3
    • /
    • pp.66-66
    • /
    • 2001
  • 새로운 마이크로프로세서의 설계, 최적화, 그리고 완성 후 어플리케이션의 작성 단계에서 칩의 명령어 집합 시뮬레이션은 필수적인 요소이다. 그러나, 기존의 시뮬레이션 툴들은 저 수준의 하드웨어 기술언어와 게이트 레벨 이하의 시뮬레이션으로 인해 시뮬레이터 구성과 실행 시에 상당한 시간적 지연을 초래하고 있다. 본 논문에서는 이러한 문제들을 해소하고 칩 제작과정에서 발생하는 잦은 설계 변경에 유연성 있게 대응할 수 있는 레지스터 전송 수준의 명령어 집합 시뮬레이터 생성기를 제안하며 그 설계 및 구현에 관해 기술한다.

Implementation of a Test Simulator for SIP Protocol (SIP 프로토콜 시뮬레이터 설계 및 구현)

  • 장성만;이극
    • Proceedings of the Korea Multimedia Society Conference
    • /
    • 2003.05b
    • /
    • pp.695-698
    • /
    • 2003
  • SIP은 인터넷 컨퍼런스와 인터넷 텔레포니를 위한 시그널링 프로토콜로써, 오디오, 비디오, 화이트보드 등과 같은 하나 또는 그 이상의 미디어 타입으로 이루어진 멀티미디어 회의, 인터넷 텔레포니 등에 적용할 수 있다. 본 논문에서는 SIP 사용자 에이전트의 시험, 인증 절차 문서를 개발하였으며, 개발된 문서를 바탕으로 하여 SIP 사용자 에이전트 시험 시뮬레이터를 설계 및 구현하였다. 이 시험 시뮬레이터를 통해 표준 시험 절차 문서를 바탕으로 사용자 에이전트들간의 전송되는 메시지의 표준 구현 여부 검증할 수 있다.

  • PDF

A Study on Bus Conflicts When Applying Test Patterns (고장검사 적용시의 버스충돌에 관한 연구)

  • Kim, Kyu-Chull
    • The Transactions of the Korea Information Processing Society
    • /
    • v.5 no.9
    • /
    • pp.2369-2377
    • /
    • 1998
  • Fault simulators are used to evaluate the quality of a test pattern generated. So far, most fault simulators did not handle bus conflicts properly. We analyzed . all possible bus conflicts when test patterns are applied to a circuit with bus structure and categorized bus conflicts into various types. Also. we proposed an efficient method to identify various types of bus conflicts. The fault simulator which employs the proposed method can evaluate the quality of test patterns generated and also can avoid destruction of bus drivers due to bus conflicts hy warning the use of test patterns which cause bus conflicts. The proposed method can also be incorperated into a test pattern generator so that it can generate conflict-free test patterns.

  • PDF