Automatic generation of instruction set simulators for microprocessors

마이크로프로세서를 위한 명령어 집합 시뮬레이터의 자동 생성

  • Published : 2001.03.01

Abstract

새로운 마이크로프로세서의 설계, 최적화, 그리고 완성 후 어플리케이션의 작성 단계에서 칩의 명령어 집합 시뮬레이션은 필수적인 요소이다. 그러나, 기존의 시뮬레이션 툴들은 저 수준의 하드웨어 기술언어와 게이트 레벨 이하의 시뮬레이션으로 인해 시뮬레이터 구성과 실행 시에 상당한 시간적 지연을 초래하고 있다. 본 논문에서는 이러한 문제들을 해소하고 칩 제작과정에서 발생하는 잦은 설계 변경에 유연성 있게 대응할 수 있는 레지스터 전송 수준의 명령어 집합 시뮬레이터 생성기를 제안하며 그 설계 및 구현에 관해 기술한다.

Keywords

References

  1. Telecommunications Review v.6 no.1 디지털 이동통신 신호처리 프로세서 설계 조위덕
  2. Telecommunications Review v.6 no.1 디지털 이동통신용 DSP 칩 기술 선우명훈
  3. Proceedings of IEEE v.73 no.5 Computer Architecture for Digital Signal Processing Jonathan Allen
  4. DSP 56100 Digital Signal Processor Family Manual Motorola
  5. TMS320C6000 CPU and Instruction Set Reference Guide Texas Instruments
  6. ACM Computing Surveys v.26 no.3 Parallel Logic Simulation of VLSI Systems Mary L. Bailey;Jack V. Briner, JR.;Roger D. Chamberlain
  7. European Simulation Multiconference Parallel multi-level VLSI Simulator an Object-oriented approach Aposporidis,E.;Lohnert,F.
  8. EDN Asia Korean Edition Hands-On Evaluation: $\mu$P simulators Markus Levy