• Title/Summary/Keyword: 회로저항

검색결과 677건 처리시간 0.021초

중.고등학교 학생들의 전기 회로도에 관한 표상 (Middle and High School Students' Mental Representation on Electric Circuits)

  • 최관순;박양윤;김범기
    • 한국과학교육학회지
    • /
    • 제24권3호
    • /
    • pp.612-620
    • /
    • 2004
  • 본 연구에서는 중 고등학생들의 전기 회로도에 관한 표상을 조사하기 위해 중학생 10명과 고등학생 10명을 대상으로 하였다. 저항 연결에 대해 중 고등학생들이 가지고 있는 전기 회로도의 원형과 저항 연결을 기술하는 유형, 등가 회로도를 분류할 때 사용하는 준거를 조사하였다. 중 고등학생들이 생각하는 전기 회로도의 원형은 직렬 연결은 저항 두 개가 일렬로 배열된 형태이며, 병렬 연결은 두 개의 저항이 고리모양을 하고 있거나 평행하게 배열된 형태였다. 세 개의 저항이 혼합 연결된 회로도는 직렬과 병렬 회로도 원형이 결합된 형태로 나타났다. 저항의 연결을 기술하는 유형은 저항 하나로도 직렬과 병렬 연결이 가능하며, 저항이 일렬로 되어 있으면 직렬, 저항이 평행하면 병렬로 기술하였다. 또한 전지와 저항을 포함하는 사각형태는 직렬로, 그 사각형을 가르는 선 위의 저항 또는 덧붙은 사각형 위에 있는 저항은 병렬로 기술하였다. 등가 회로도 분류 시 사용한 준거는 회로의 기하학적인 형태에 의존하는 경향을 보였다. 학생들은 전지나 저항의 위치, 전선의 형태를 고려하지 못했고, 전기 회로도의 원형에 영향을 받아 물리적 원리와는 관계없이 표상하였다. 따라서 다양한 등가 회로도를 제시하여 학생들이 직렬, 병렬 연결에 대해 가지고 있는 생각을 드러나게 하고 이를 교정할 필요가 있으며, 이러한 과정을 통해 전기 회로도에 관한 문제 해결 시 직렬과 병렬 연결에 대한 개념을 올바르게 적용할 수 있을 것이다.

전류안정부저항회로의 구성에 관한 연구 (A Study on composition of current stable negative resistance circuits.)

  • 박의열
    • 대한전자공학회논문지
    • /
    • 제10권1호
    • /
    • pp.9-17
    • /
    • 1973
  • 본논문온 전류안정부저항특성을 나타내는 회로를 구성하는데 있어서, 입력전류가 변하는 어느 구간에서 입력전류의 변화에 따라서, SAMUEL SEELY가 제시한 Beam저항을 도입하여, Beam저항이 감소하는 원리를 적용하였다. 이러한 원리에 따르는 회로의 모델을 트랜지스터 회로로써 구체화하였다. 구체화된 트런지스터회로는 PNP 트런지스터와 NPN트랜지스터와 저항으로 이루어졌다. 이 회로의 전압-전류특성이 안정되도록 하기 위하여 회로를 수정하여 회로의 동작을 추정하여 해석하였다. 추정된 동작과 부저항치를 실험을 통하여 모두 뒷밭침 하였다. 여기서 얻어진 회로은 쟈이레이터의 구성과 SCR동작의 모의화등에 유용하게 이용될 것이며, 전류안정중저항회로의 구성에 관한 평이화를 기하였다.

  • PDF

전하 결합 영상소자에서 전압 분배 회로가 있는 감지회로의 설계 (Design of sense amplifier with self-bias circuit in CCID)

  • 박용;김용국;이영희
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1998년도 하계종합학술대회논문집
    • /
    • pp.511-513
    • /
    • 1998
  • 본 연구는 영상소자의 감도를 향상 시키기 위하여 전압 분배 회로를 가진 감지 회로를 설계하였다. 전압분배 회로는 NMOSFET과 Poly 저항의 두 경우로 설계하였으며 감지 회로에 흐르는 전류는 전압 분배 회로를 NMOSFET으로 설게하였을때가 Poly 저항으로 구성한 경우보다 적게 흐르며 감도 특성도 좋은 것으로 나타났다. 또한 poly 저항보다 NMOSFET을 이용한 전압 분배 회로가 동작 주파수에 따른 특성이 우수하였다.

  • PDF

부저항특성회로의 구성에 관한 연구 (A Study on composition of the negative resistance circuit)

  • 박의열
    • 대한전자공학회논문지
    • /
    • 제10권6호
    • /
    • pp.11-24
    • /
    • 1973
  • 본 논문에서는 전압안정 및 전류안정부저항영역을 갖는 2단자회로를 해석함에 있어서 따로 입력변화의 함수로서 표시되는 등가주전력을 사용하였고 부저항회로에 대한 간단한 새로운 통일된 해석을 할 수 있음을 도시법을 기초로 하여 제시하였다. 이 해석에 의거한 설계방법의 예로서 접합트랜지스터를 사용한 부성저항회로구성을 하였으며 이 회로를 기본으로 하여 SCR, GTO-SCR 및 SSS 특성의 한 모데링회로를 제안하였다. 이들 모데링회로의 촙핑회로, 톱니파발생회로 및 교류위상제어회로로서의 응용예와 그 특성을 아울러 검토하였다.

  • PDF

인덕터, 커패시터의 기생저항을 고려한 Buck Converter 해석 및 제어기 설계 (Buck Converter analysis and controller design considering parasitic resistance of inductor and capacitor)

  • 이규민;김일송
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2019년도 전력전자학술대회
    • /
    • pp.487-488
    • /
    • 2019
  • 본 연구는 인덕터, 커패시터의 기생저항을 고려한 Buck Converter의 회로 해석 및 Two Loop Control 방법의 제어기 설계를 제안한다. 일반적인 Buck Converter의 회로 및 제어기 설계에서는 인덕터, 커패시터의 기생저항의 값이 작아 0으로 간주한다. 본 논문에서는 인덕터와 커패시터의 기생저항을 고려한 회로를 수학적으로 해석한 뒤 Matlab SISOTOOL을 이용하여 전압 및 전류 제어기를 설계하고 PSIM을 통해 회로를 구성하여 시뮬레이션을 통해 검증함으로써 일반적인 설계보다 정확성을 가진 설계방법을 제안한다.

  • PDF

NTC thermistor를 사용한 voltage divider 회로에서 divider resistance결정 (Determination of divider resistance in voltage divider circuits used NTC thermistor.)

  • 구자훈;김종대;이완연;박찬영;김유섭;송혜정
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2010년도 한국컴퓨터종합학술대회논문집 Vol.37 No.1(C)
    • /
    • pp.221-225
    • /
    • 2010
  • 본 연구에서는 제한된 온도 영역에서 보통 정밀 온도 측정 소자로 많이 쓰이는 NTC 써미스터를 사용하여 전압 분배 회로(voltage divider circuits)를 구성하였다. 분압 저항이 온도측정 해상도에 미치는 영향을 분석하고, 회로의 분압 저항을 결정하는 방법으로서 측정하고자 하는 온도 구간의 최대 온도와 최저 온도의 NTC 써미스터 저항 값을 조화평균을 사용하여 분압 저항(divider resistance)으로 사용하였다. 선택한 분압 저항이 이상적인 저항인지에 대하여 조화평균으로 계산한 분압 저항과 대조군 저항으로 전압 분배 회로를 병렬로 구성하였다. 센서들을 항온조 넣어 설정온도($50^{\circ}C$, $70^{\circ}C$, $90^{\circ}C$)에서 각각의 온도를 측정한 후 측정 데이터의 표준편차를 구하여 평균 온도 분해능을 비교 하는 실험을 하였다. 실험결과 측정온도 구간의 최대 온도와 최소 온도에서의 NTC 써미스터 저항 값을 조화평균으로 계산한 분압 저항 값이 대조군 저항에 비해 설정온도에서 보다 높은 평균 온도 분해능(sensing resolution)을 보였다.

  • PDF

호용성이 있는 광결합 부성저항회로의 설계 (A Versatile Design of Optronic Negative Resistance)

  • 박성한
    • 대한전자공학회논문지
    • /
    • 제15권4호
    • /
    • pp.33-37
    • /
    • 1978
  • 전압제어형이나 전류제어형부성저항으로 사용될 수 있는 호용성이 있는 광결합부성저항회로가 설계되었다. 이 호용성은 트런지스터의 교환 및 회로내의 한 접속점을 변경시킴으로 이루어진다. 이러한 부성저항회로의 부성저항특성은 매우 선형적이며 부성저항값 및 I-V특성은 수동소자값의 변화로 넓은 범위에 걸쳐 변화된다.

  • PDF

크로스-결합구조의 부성 미분 저항 회로를 이용한 페리티-시간 대칭 구조의 비접촉 센서 구동 회로에 대한 연구 (Non-Contact Sensing Method using PT Symmetric Circuit with Cross-Coupled NDR Circuits)

  • 홍종균
    • 한국산학기술학회논문지
    • /
    • 제22권4호
    • /
    • pp.10-16
    • /
    • 2021
  • 본 연구에서는 신축성 인덕터를 이용한 센서 응용을 위한 상태 감지 회로로써 패리티-시간 대칭 구조를 고려한 모델을 제안하고자 한다. 신축성 인덕터를 이용한 센서 구동 회로로써 트랜지스터를 이용한 부성 미분 저항 회로를 적용하여 신축성 인덕터를 보다 효율적으로 활용할 수 있는 방법을 제안하고, 패리티-시간 대칭 구조의 결합 공진 회로에 대한 특성 분석을 통해 고전적 공진 회로에 비해 향상된 분해능을 갖는 모델을 설계하였다. 특히, 보다 실질적인 전산모의실험결과를 얻기 위해, 신축성 인덕터 모델의 경우에는 참고문헌의 실험결과를 참고하여 본 연구 모델에 적용하였다. 전산모사를 통해 본 연구에서 사용한 부성 미분 저항 회로를 통해 저항 성분 뿐만 아니라 위상 성분도 제어됨을 확인하였으며, 이러한 결과를 통해 신축성 인덕터의 특성 변화에 따른 회로의 불균형을 부성 미분 저항 회로를 이용하여 보완할 수 있음을 고찰하였다. 이러한 특성을 이용하여 패리티-시간 대칭 구조를 구현할 수 있었으며, 이에 대한 특성에 대하여 논의하였다. 특히, 본 연구에서 제안하는 패리티-시간 대칭 구조의 센서 구동 회로에 대한 주파수 특성의 결과로부터 기존의 고전적 공진 회로에 비해 Q-factor가 최대 20배까지 커질 수 있음을 확인하였다.

Chua 발진기 회로의 하드웨어 구현 (The Hardware Implementation of Chua's Oscillator)

  • 배영철;강명구
    • 한국정보통신학회논문지
    • /
    • 제5권3호
    • /
    • pp.553-561
    • /
    • 2001
  • Chua 발진기는 카오스 어트렉터와 분기현상을 나타내는 가장 간단한 전자회로이다. Chua 발진기는 2개의 캐패시터, 1개의 인덕터, 2개의 선형 저항, 그리고 1개의 비선형 저항으로 구성된다. Chau 발진기가 카오스 신호를 나타내기 위해서는 비선형 저항이 6개의 다른 전압 전류의 특성을 가져야만 한다. 본 연구에서는 Chua 발진기에서 사용하는 다앙한 형태의 비선형 저항을 Op-Amp와 저항만을 사용하여 설계하는 방법으로 하드웨어로 제작하였으며, Chua 발진기 회로에 적용하여 다양한 형태의 카오스 어트렉터를 PSPICE로 구현하였다.

  • PDF

보청기를 위한 개별 BJT 소자의 효과적인 바이어스 회로 (An Efficient Bias Circuit of Discrete BJT Component for Hearing Aid)

  • 성광수;장형식;현유진
    • 전자공학회논문지SC
    • /
    • 제40권6호
    • /
    • pp.16-23
    • /
    • 2003
  • 본 논문에서 보청기를 위한 개별 BJT 소자의 효과적인 바이어스 회로를 제안한다. 보청기에 널리 사용되는 컬렉터 귀환 바이어스 회로는 부귀환 저항을 가지고 있다. 이 저항은 AC와 DC에 동시에 영향을 줌으로서 DC 바이어스 점의 변화 없이 증폭기의 이득을 변화시키기 어렵다. 또한 기존회로는 보청기의 이득이 높을 경우 전원 잡음의 정귀환으로 발진할 수 있는 단점이 있다. 제안된 회로는 컬렉터 귀환 바이어스회로에 베이스와 전원 사이에 컬렉터 저항보다 β배 더 큰 저항을 추가하여 기존회로의 두 가지 단점을 줄일 수 있다. 제안된 회로에서 DC 바이어스 점의 변화 없이 증폭기의 이득을 변경 할 수 있고 모의실험에서 기존회로보다 전원 잡음 이득을 18.5%정도 감소시킬 수 있다.