• 제목/요약/키워드: 회로구조

검색결과 2,056건 처리시간 0.028초

가속 회로에 적합한 CNN의 Conv-XP 가지치기 (Conv-XP Pruning of CNN Suitable for Accelerator)

  • 우용근;강형주
    • 한국정보통신학회논문지
    • /
    • 제23권1호
    • /
    • pp.55-62
    • /
    • 2019
  • CNN은 컴퓨터 영상 인식 부분에서 높은 성능을 보여주고 있으나 많은 연산양을 요구하는 단점으로 인해 전력이나 연산 능력에 제한이 있는 임베디드 환경에서는 사용하기 어렵다. 이러한 단점을 극복하기 위해 CNN을 위한 가속회로나 가지치기 기법에 대한 연구가 많이 이루어지고 있다. 기존의 가지치기 기법은 가속 회로의 구조를 고려하지 않아서, 가지치기된 CNN을 위한 가속 회로는 비효율적인 구조를 가지게 된다. 이 논문에서는 가속 회로의 구조를 고려한 새로운 가지치기 기법인 Conv-XP 가지치기를 제안한다. Conv-XP 가지치기에서는 'X'와 '+' 모양의 두 가지 패턴으로만 가지치기함으로써, 이 기법으로 가지치기된 CNN을 위한 가속 회로의 구조를 단순하게 설계할 수 있도록 하였다. 실험 결과에 따르면, Conv-XP와 같이 가지치기 패턴을 제한하여도 CNN의 성능이 악화되지 않으며, 가속 회로의 면적은 12.8%을 감소시킬 수 있다.

무선센서노드를 위한 CMOS ULP Radio 회로 설계 기술 동향

  • 김현;신현철
    • 정보와 통신
    • /
    • 제28권11호
    • /
    • pp.49-55
    • /
    • 2011
  • 무선센서네트워크를 위한 무선센서노드는 한정된 전력원을 이용하여 수천에서 수만시간의 동작을 가능하게 해야하므로 초저전력 (Ultra Low Power: ULP) 소모가 매우 중요한 설계 요구조건이 된다. 이를 위해 센서노드의 동작 주기(Duty Cycling)를 제어하는 기법이 전체 전력소모를 줄이는 매우 중요한 기술로 사용되고 있다. 회로의 전력 소모 감소를 위한 몇 가지 중요한 기술에는 회로적으로는 전류 재사용기술과 송수선기 구조로는 Super-regenerative 구조와 On-Off Keying 송수신기 구조가 있다. 또한 ULP Radio가 휴면모드에도 Wake-up을 가능하게 하기 위해서는 초저전력 클락 발생기 회로가 1${\mu}W$이하의 전력소모로 구현할 수 있어야 한다. 이러한 사항들을 적절히 고려함으로써 초저전력 CMOS Radio를 구현할 수 있다.

뇌과학 연구에서 셀룰라 오토마타의 연구 현황 (Research Trend of Cellular Automata in Brain Science Research)

  • 강훈
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 추계종합학술대회 논문집
    • /
    • pp.441-447
    • /
    • 1999
  • 본 논문은 복잡 적응 시스템의 분석 및 모델링을 위해, 인공생명의 기본 패러다임인 셀룰라 오토마타를 선택하여, 무정형의 구조를 가지며 투명한 자료 전파 특성을 갖는 셀룰라 신경 회로망의 설계하고 개발하는데 중점을 두었다. 우선, 신경 회로망의 불규칙한 구조를 발생학적으로 다루어 무정형의 은닉층을 생성하고, 다윈의 진화론을 적용하여 구조적 진화 및 선택을 통해 최적화된 신경 회로망을 설계하였다. 주변 셀의 상태를 감지하여 자신의 상태를 수정해나가는 방식의 셀룰라 오토마타의 투명한 신호 전파 모델로 자료 및 오차의 역전파에 적용하도록 고안하였고, 라마르크의 용불용설을 활용한 오차의역전파 학습 알고리즘을 유도하였다. 이러한 복잡 적응계의 학습 과정을 유도하여 시뮬레이션에서 그 타당성을 입증하였다. 시뮬레이션에서는 신경 회로망의 XOR 문제와 다중 입력 다중 출력 함수에 대한 근사화 문제를 풀었다.

  • PDF

계층적 설계에서의 타이밍 최적화를 위한 지능형 논리합성 알고리즘 (Intelligent Logic Synthesis Algorithm for Timing Optimization In Hierarchical Design)

  • 이대희;양세양
    • 한국정보처리학회논문지
    • /
    • 제6권6호
    • /
    • pp.1635-1645
    • /
    • 1999
  • 본 논문에서는 아키텍춰-수준에서 타이밍 최적화를 효과적으로 수행하기 위한 지능적인 재합성 기술에 대하여 연구하였다. 구체적으로는 아키텍춰-수준에서 계층 구조를 가지는 회로 구조에 기존의 조합적 타이밍최적화 방법을 적용함으로써 발생하는 문제점을 해소시킬 수 있는 방법을 제시하였다. 접근 방법은 우선 설계자가 설계한 계층 구조를 유지시키는 방법으로 기존의 retiming 방법과 peripheral retiming 방법을 응용하여 서브컴퍼넌트 내 조합논리회로 부분을 확대하는 방법을 이용한다. 이와 같은 방법이 좋은 결과를 가져오지 못할 때 다른 접근 방법으로서 기존의 서브컴퍼넌트들로 이루어지는 경제를 새로운 경계를 가지는 새로운 서브컴퍼넌트들로 변형시켜 서브컴퍼넌트들 각각의 독립적인 타이밍최적화로 전체 회로에 대한 타이밍최적화를 이끌어 낼 수 있도록 한다. 본 논문은 아키텍춰-수준에서 계층적 구조를 가지는 회로에 대한 새로운 접근을 시도하고 있는데, 회로가 크고 복잡해짐에 따라 설계자가 실제 회로를 대부분 서브컴퍼넌트화하여 계층적 구조를 가지도록 설계하는 것이 일반적인 상황에서 이의 효능성을 실험적으로 입증할 수 있다.

  • PDF

풀브릿지 파워셀 구조 기반의 양극성 펄스 전원장치 (Bipolar Pulsed Power Modulator Based on Full-bridge Power Cell Structure)

  • 송승호;이승희;류홍제
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2019년도 전력전자학술대회
    • /
    • pp.254-256
    • /
    • 2019
  • 본 논문은 파워셀 구조를 기반으로 설계된 양극성 펄스 전원장치에 대하여 소개한다. 파워셀은 풀브릿지 구조를 기반으로 설계되었으며, 833V를 출력하는 각 셀이 직렬로 연결되어 고전압을 생성하는 구조를 갖는다. 모든 파워셀의 방전 스위치를 구동하기 위해서 절연된 전력과 신호의 동시공급이 가능한 게이트 회로 구동방안이 제안되었다. 양극성 펄스 출력을 위한 파워셀의 각 래그의 단락을 방지하기 위한 게이트 회로가 설계되었다. 설계된 양극성 펄스 파워 모듈레이터의 동작을 검증하기 위해 테스트 회로가 구현되었다. 시험회로는 출력전압, 펄스 폭, 반복률 가변 조건에서 테스트 되었으며, 이를 통해 제안하는 양극성 펄스 파워 모듈레이터의 구조 및 게이트 구동회로의 신뢰성이 검증되었다.

  • PDF

방사 잡음 감소를 위한 인쇄회로기판의 접지 구조 개선 (PCB Ground Structure Improvement for Radiation Noise Reduction)

  • 송상화;권덕규;이해영
    • 한국전자파학회논문지
    • /
    • 제14권3호
    • /
    • pp.233-238
    • /
    • 2003
  • 고속 회로의 발전과 함께 고주파 잡음의 발생 가능성이 커지고, 이러한 시스템의 잡음 억제를 위해 다중 접지(multipoint ground)가 사용되고 있다. 이 가운데 스크류를 이용한 인쇄회로기판의 접지는 인접 스크류들 사이에 접지 루프를 형성하여 방사잡음을 유발한다. 본 논문에서는 이러한 문제를 해결하기 위하여 기구물(chassis)에 대한 인쇄회로기판의 접지 구조를 제안하였다. 제안된 구조는 전파흡수체와 전도성 구리 테이프를 이용해서 전파 흡수량을 증가시킨 것이다. 1~3 ㎓대역에서 기판의 방사 잡음을 측정한 결과, 제안된 접지 구조는 스크류 접지 구조에 비해 2 ㎓ 이하의 대역에서 방사 잡음이 2.62 dBuV/m 감소되었다.

상위 테스트합성 기술의 개발 동향

  • 신상훈;박성주
    • 전자공학회지
    • /
    • 제25권11호
    • /
    • pp.42-50
    • /
    • 1998
  • 시스템을 단일 칩에 구현함에 따라서 반도체 칩은 수백만 게이트를 내장할 정도로 고집적화 되어가고 있다. 이러한 고집적도의 칩을 제장하는 데 소요되는 고가의 텍스트비용을 최소화하기 위해 설계의 각 단계 별로 다양한 테스트설계기술이 개발되고 있다. 합성 후 회로구조가 테스트에 용이하도록 하기 위하여 상위 및 논리 합성 단계에서 테스트기능을 추가하고 있다. 합성된 회로에 대하여는 스캔 테스트점 삽입, 및 BIST 등의 테스트설계 기술이 사용되고 있다. 본 논문에서는 VHDLDD등으로 기술되는 상위 기능정보와 상위 구조합성과정에서 고려되고 이는 다양한 데스트합성 기술을 소개하고자 한다.

  • PDF

광도파로간 거리 변화에 따른 광결합 정량화 (variation or optical coupling between coupled waveguides according to the curvature)

  • 이현식;오범환;이승걸;박세근;이일항
    • 한국광학회:학술대회논문집
    • /
    • 한국광학회 2003년도 하계학술발표회
    • /
    • pp.206-207
    • /
    • 2003
  • 광집적회로의 등장으로 그 설계에 있어서 다양한 구조의 광배선은 필수적 요소가 되었다. 일반적으로 전기적 배선 및 소자간에 전자기파의 간섭으로 인해 신호의 왜곡이 야기될 뿐 아니라 기생정전효과 등에 의해 소자 시간지연이 유발되듯이, 광 집적회로에서도 광배선간 감쇄필드의 겹침으로 인해 원하지 않는 광결합이 발생하게 된다. 이러한 광집적회로내에서의 이러한 불필요한 광결합을 줄이기 위해서 곡선형 구조의 광배선들이 이용되며 대부분의 경우 이러한 곡선형 도파로 부분의 광결합은 무시된다. (중략)

  • PDF

System-On-Panel 적용을 위한 저온 폴리 실리콘 박막 트랜지스터 레벨쉬프터 설계 (Design of LTPS TFT Level Shifter for System-On-Panel Application)

  • 이준창;정주영
    • 대한전자공학회논문지SD
    • /
    • 제43권2호
    • /
    • pp.76-83
    • /
    • 2006
  • 본 논문에서는 새로운 레벨쉬프터 회로의 구조를 제안한다. 제안된 구조는 높은 입력전압을 필요로 하는 회로에 낮은 입력 전압을 주어도 충분히 동작할 수 있는 능력을 가진다. 기존의 레벨쉬프터 회로에 비해 동작 속도는 비슷하고 전력소모와 회로 면적에 대해서 장점을 갖는다. 마지막으로 HSPICE 시뮬레이션 과정을 통해 제안된 회로의 장점을 실험적으로 증명하였다.

간단한 회로구조의 소형 LED 백라이트 제어기의 구현 (Implementation of Small LED Backlight Controller with Simple Circuit)

  • 이재민;유두희;정강률
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2008년도 하계학술대회 논문집
    • /
    • pp.52-54
    • /
    • 2008
  • 간단한 회로구조의 소형 LED 백라이트 제어기의 구현을 위하여 2.5W LED 4개를 각 섹터로 구분지어서 섹터별로 제어를 하는데 목적을 두었다. LED의 전류를 제어하기 위한 스위칭 구동회로 부분을 설계, 구현하고 스위칭을 구동하기 위한 PWM(Pulse Width Modulation)을 마이크로컨트롤러를 이용하여 제어하였다. 섹터제어 회로 부분을 구현하기 위하여 저가의 8비트 마이크로컨트롤러인 PIC16C73B를 사용하였다. 또한, RS-232 통신을 이용하여 각 섹터의 LED 제어 및 휘도를 제어하였다. 이러한 구성을 바탕으로 제어기를 제작 및 실험을 하였으며, 본 논문을 통하여 실험의 타당성을 증명하도록 한다.

  • PDF