• 제목/요약/키워드: 합성공진

검색결과 45건 처리시간 0.031초

합성 텍스트 생성을 위한 ChatGPT 기반 의료 텍스트 증강 도구 개발 (Development of ChatGPT-based Medical Text Augmentation Tool for Synthetic Text Generation)

  • 공진우;김기연;김유섭;오병두
    • 한국컴퓨터정보학회:학술대회논문집
    • /
    • 한국컴퓨터정보학회 2023년도 제68차 하계학술대회논문집 31권2호
    • /
    • pp.3-4
    • /
    • 2023
  • 자연어처리는 수많은 정보가 수집된 전자의무기록의 비정형 데이터에서 유의미한 정보나 패턴 등을 추출해 의료진의 의사결정을 지원하고, 환자에게 더 나은 진단이나 치료 등을 지원할 수 있어 큰 잠재력을 가지고 있다. 그러나 전자의무기록은 개인정보와 같은 민감한 정보가 다수 포함되어 있어 접근하기 어렵고, 이로 인해 충분한 양의 데이터를 확보하기 어렵다. 따라서 본 논문에서는 신뢰할 수 있는 의료 합성 텍스트를 생성하기 위해 ChatGPT 기반 의료 텍스트 증강 도구를 개발하였다. 이는 사용자가 입력한 실제 의료 텍스트로 의료 합성 데이터를 생성한다. 이를 위해, 적합한 프롬프트와 의료 텍스트에 대한 전처리 방법을 탐색하였다. ChatGPT 기반 의료 텍스트 증강 도구는 입력 텍스트의 핵심 키워드를 잘 유지하였고, 사실에 기반한 의료 합성 텍스트를 생성할 수 있다는 것을 확인할 수 있었다.

  • PDF

고속철도 교량의 진동문제와 해결 방안 (Vibration Problem and Solution on the Bridge for High-speed Train)

  • 곽종원;조정래;진원종;최은석;김병석
    • 한국철도학회:학술대회논문집
    • /
    • 한국철도학회 2006년도 추계학술대회 논문집
    • /
    • pp.359-364
    • /
    • 2006
  • 경부고속철도 교량은 대부분 콘크리트교량으로 2@40m와 3@25m의 박스거더교량의 대표적인 형식이다. 일부구간에서 단경간 또는 2경간 연속 50 m 2주형을 갖는 강합성교량이 건설되었다. 연행하는 차륜이 반복해서 통과하는 철도교량은 주기적인 동적하중에 의하여 공진이 발생할 수 있으며, 특히 고속전철이 통과하는 교량은 저속차량이 통과하는 일반철도보다 공진의 발생가능성이 클 뿐 아니라 고속으로 주행하는 열차의 주행안정성 확보를 위해서 엄격한 제한조건을 만족시켜야 하는 엄밀한 동적설계 조건을 갖게 된다. 그러한 조건 중에서 가속도의 제한 규정은 UIC에서 제안된 기준치로서 도상을 갖는 경우에 0.35g이하를 만족시키도록 요구하고 있다. 현재 KTX가 주행하는 교량에서는 일부구간 및 시점에서 규정치를 초과하는 값을 보이고 있는 것으로 계측되었으며, 그 원인 및 대책마련을 위한 연구를 수행하고 있다. 본 연구에서는 그러한 과도한 가속도의 원인 규명을 위한 각종 매개변수 연구와 그 해결책 마련을 위한 연구를 수행하였으며, 경제적이면서도 효과적인 진동저감 방안을 제시하고 있다.

  • PDF

전자 사이클로트론 공명 플라즈마 화학적 기상 증착 장치에서의 수소플라즈마 특성연구 (A Study on the Properties of hydrogen Plasma in the Electron Cyclotron Resonance Plasma Chemical Vapor Deposition System)

  • 김우준;구자춘;황기웅
    • 한국진공학회지
    • /
    • 제3권3호
    • /
    • pp.331-336
    • /
    • 1994
  • Electron cyclotron resonance plasma chemical vapor deposition (ECRPCVD) 장치에서 공정변 수에 따른 수소플라즈마 특성을 조사하였다. 균일한 플라즈마 밀도를 얻기 위하여 전자공명층이 기판과 평행하게 형성되도록 정자장 코일을 설계하였으며 기판근처에 부가적으로 형성된 multicusp field 에의 해서 기판 근처에서의 플라즈마 균일도를 개선시킬수 있었다. 또한 절연된 공진실과 기판에의 독립적인 DC bias에 의해서 기판으로 입사하는 하전입자들이 에너지와 유량을 조잘할 수 있었다. 이러한플라즈마 특성을 갖는 ECRPCVD장치를 다양한 특성을 갖는 박막 합성에 응용할 수 있으리라 사료된다.

  • PDF

매트릭스 컨버터 입력 LC 필터 설계 및 분석 (Design and analysis of input finer for 3 Phase Matrix Converter)

  • 차한주;김우중
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2009년도 춘계학술대회 논문집 에너지변화시스템부문
    • /
    • pp.146-148
    • /
    • 2009
  • 본 논문에서는 매트릭스 컨버터의 입력 필터 설계를 하고, 시뮬레이션하여 타당성을 검증하고 분석한다. 매트릭스 컨버터는 18개의 양방향 스위치로 구성되어 있으며, 출력 전압을 합성하기 위해 각각의 스위치가 빠르게 온-오프 한다. 이러한 스위칭 과정에서 고차 고조파가 발생하고, 이 고조파는 매트릭스 컨버터 주위에 연결된 각종 기기에 영향을 미친다. 따라서 고차 고조파를 줄이기 위해 계통과 매트릭스 컨버터 사이에 입력 필터를 설치하여 이러한 영향을 줄여야 한다. 입력 필터의 L과 C, 그리고 공진 주파수 근처의 값을 줄이기 위한 댐핑 저항 값을 계산하는 방법을 소개하고, 타당성을 검증한다.

  • PDF

듀얼 인버터에 의한 동시 이중주파수 구동 설계 (Design of Simultaneous Dual Frequency Output by Dual Inverter)

  • 신우석;고재석;박희창;함상용;박철훈
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2010년도 하계학술대회 논문집
    • /
    • pp.498-499
    • /
    • 2010
  • 본 논문은 산과 골이 있는 복잡한 형상의 기어를 일정한 깊이로 열처리하기 위해 인버터에 의해 동시에 이중 주파수(SDF)를 발생하는 기법에 관한 연구이다. 본 연구에서는 2개의 인버터(Dual Inverter)에 의한 방식을 적용하였으며 각각 출력과 주파수가 다른 두개의 주파수를 발생시켜 합성시키는 방식으로 시뮬레이션과 실험을 통해 공진 주파수에서 주파수가 합성되는 것을 확인하였다.

  • PDF

이중루프 PLL을 이용한 IMT-2000용 저 위상잡음 주파수 합성기의 설계 및 제작 (A Design and Fabrication of Low Phase Noise Frequency Synthesizer Using Dual Loop PLL)

  • 김광선;최현철
    • 한국통신학회논문지
    • /
    • 제27권2C호
    • /
    • pp.191-200
    • /
    • 2002
  • 본 논문에서는 이중 루프 PLL을 이용한 IMT-2000용 주파수 합성기를 설계 및 제작하였다. 위상잡음 특성을 개선하기 위해서 기준 루프와 두 개의 루프로 나누고 기준루프에는 변형 클램프 형태의 전압제어 발진기와 루프 필터를 최적화 함으로서 위상잡음을 개선하고 메인 루프에는 동축형 유전체 공진기를 사용한 전압제어 발진기와 위상 검출기로 SPD(Sampling Phase Detector)를 사용함으로서 분주기의 사용을 없애고 개루프 이득을 크게 함으로서 위상잡음 특성을 개선하였다. 이렇게 제작된 주파수 합성기는 1.81GHz의 중심주파수에 가변범위는 158.5MHz이고 위상잡음은 100kHz offset에서 -120..66dB로 우수한 특성을 나타내었다.

직구동 전기기계식 구동기의 강성요구규격에 기반한 설계용 해석모델 (Analysis Model for Design Based on Stiffness Requirement of Direct Drive Electromechanical Actuator)

  • 오상관;이희중;박현종;오동호
    • 한국항공우주학회지
    • /
    • 제47권10호
    • /
    • pp.738-746
    • /
    • 2019
  • 한국형발사체 3단에 사용되는 7톤 짐벌엔진의 추력벡터제어에는 전기유압식 구동장치시스템 대신 중량, 비용 및 시험평가 등의 측면에서 더 효율적인 전기기계식 구동장치시스템을 사용한다. 전기기계식 구동기는 위치제어 서보 구동기로 고진공에서도 운용 가능한 BLDC 모터를 사용한다. 짐벌엔진을 갖는 발사체의 경우 구동기 자체 진동모드와 구동기를 지지하는 기체구조체의 벤딩모드, 짐벌엔진의 관성부하 등이 조합되어 합성공진 현상이 발생할 수 있다. 합성공진이 발생할 경우 발사체 자세제어는 불안정해진다. 이러한 관계로 짐벌엔진 및 기체구조체 지지부, 구동장치시스템의 고유 특성을 고려하여 강성에 대한 요구규격이 적용되어 왔다. 한국형발사체 3단 7톤 짐벌엔진의 경우 구동장치시스템의 강성요구규격은 $3.94{\times}10^7N/m$ 수준이며 이를 만족시키기 위한 직구동 방식전기기계식 구동기를 설계하였다. 본 논문에서는 강성요구규격을 기반으로 설계된 직구동 전기기계식 구동기의 등가강성 해석모델을 제안하고, 이를 실험결과로 검증하였다.

PLS-II 인젝션 키커의 단일전원장치 설계에 관한연구 (Study on the single power supply design of PLS-II injection kicker)

  • 손윤규;장성덕;황운하;이병준;최재영
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2015년도 제46회 하계학술대회
    • /
    • pp.1197-1199
    • /
    • 2015
  • PLS-II 키커 모듈레이터는 마그넷 코일 4개에 펄스전원을 공급하고 있다. 에너지 저장용 커패시턴스 합성 값은 $3.2{\mu}F$이고, 두 개의 회로로 커패시턴스 $1.6{\mu}F$로 나뉘어져 있다. 키커 마그넷 코일 두 개를 직렬연결하고 두 개 회로를 병렬구조로 하여 펄스 폭 $6.8{\mu}s$, 전류 20 kA, 운전주파수 10 Hz로 운전되고 있다. 커패시터와 코일의 직렬공진에 의해 에너지를 전달하는 직렬공진회로이다. 인덕턴스를 줄일 목적으로 전원장치는 키커 마그넷 가까이에 설치되어있다. 이것은 펄스폭에 영향을 미치게 되며 운전전류에 민감해서 그 값이 커지게 되면 입력공급 전압이 높아지게 된다. 장치의 운영적인 측면에서 고장이나 키커 모듈레이터 내부에 문제가 발생 하였을 경우 저장링 터널에 설치되어있는 전원을 점검하기 위해서는 빔 운전을 중단하고 접근을 해야 하는 불편함이 있다. 키커 모듈레이터 전원을 단일전원을 하고자 하는 궁극적인 목적은 입사효율을 높이기 위함이며, 입사되는 키커의 변수를 조정하고자 한다. 또한, 정비의 용이성과 입사 시 키커의 전압, 전류를 개별적으로 조정이 가능하게 단일전원으로 장치를 제작하고자 한다. 본 논문에서는 단일전원의 설계와 실험내용을 소개하고자 한다.

  • PDF

UHF FRS 대역 CMOS PLL 주파수 합성기 설계 (Design of a CMOS Frequency Synthesizer for FRS Band)

  • 이정진;김영식
    • 한국전자파학회논문지
    • /
    • 제28권12호
    • /
    • pp.941-947
    • /
    • 2017
  • 본 논문에서는 $0.35{\mu}m$ CMOS 공정으로 FRS 대역 무전기용 반송파 신호를 쿼드러쳐(Quadrature) 형식으로 출력하는 Fractional-N 위상 고정루프(PLL) 주파수 합성기를 설계 및 제작하였다. 설계한 주파수 합성기의 주요 블록은 전압 제어 발진기(VCO), 전하 펌프(CP), 루프 필터(LF), 위상 주파수 검출기(PFD) 그리고 주파수 분주기이다. VCO는 우수한 위상잡음과 전력 특성을 얻을 수 있는 LC 공진 방식으로 설계했고, CP는 참조 주파수에 따라 펌핑 전류를 조절할 수 있도록 설계하였다. 주파수 분주기는 16분주의 전치 분주기와 3차 델타-시그마 모듈레이터($3^{rd}$ DSM) 방식의 Fractional-N 분주기로 설계하였다. LF는 외부의 3차 RC 루프 필터로 구성하였다. 측정결과, 주파수 합성기의 동작 주파수 영역은 최소 460 MHz에서 최대 510 MHz이고, 출력전력으로는 약 -3.86 dBm을 얻었다. 출력의 위상잡음은 100 Hz offset 주파수에서 -94.8 dBc/Hz이며 위상 루프 고착 시간은 약 $300{\mu}s$이다.

960MHz Quadrature LC VCO를 이용한 CMOS PLL 주파수 합성기 설계 (Design of a 960MHz CMOS PLL Frequency Synthesizer with Quadrature LC VCO)

  • 김신웅;김영식
    • 대한전자공학회논문지SD
    • /
    • 제46권7호
    • /
    • pp.61-67
    • /
    • 2009
  • 본 논문에서는 0.25-$\mu$m 디지털 CMOS공정으로 제작된 UHF대역 RFID를 위한 무선통신용 쿼드러처(Quadrature) 출력이 가능한 Integer-N방식의 PLL 주파수 합성기를 설계 및 제작하여 측정하였다. Integer-N 방식의 주파수 합성기의 주요 블록인 쿼드러처 전압제어 발진기(Voltage Controeld Oscillator, VCO)와 위상 주파수 검출기(Phase Frequency Detector, PFD), 차지 펌프(Charge Pump, CP)를 설계하고 제작하였다. 전압제어발진기는 우수한 위상노이즈 특성과 저전력 특성을 얻기 위해 LC 공진기를 사용하였으며 전압제어 가변 캐패시터는 P-channel MOSFET의 소스와 드레인 다이오드를 이용하여 설계되었으며 쿼드러처 출력을 위해 두 개의 전압제어발진기를 서로 90도 위상차를 가지도록 설계하였다. 주파수 분주기는 프리스케일러(Pre-scaler)와 아날로그 디바이스사의 칩 ADF4111을 사용하였으며 루프 필터는 3차 RC필터로 설계하여 측정하였다. 측정결과 주파수 합성기의 RF 출력 전력은 50옴 부하에서 -13dBm이고, 위상 잡음은 100KHz offset 주파수에서 -91.33dBc/Hz 이었으며, 동작 주파수영역은 최소 930MHz에서 최대 970MHz이고 고착시간은 약 600$\mu$s이다.