• 제목/요약/키워드: 터널링 전류

검색결과 103건 처리시간 0.031초

비정질구조의 ZTO 박막에서 커패시턴스와 이동도 분석 (Analysis of Capacitance and Mobility of ZTO with Amorphous Structure)

  • 오데레사
    • 한국산학기술학회논문지
    • /
    • 제20권6호
    • /
    • pp.14-18
    • /
    • 2019
  • 반도체의 전도성은 주로 케리어에 의해서 결정된다. 전도성이 높아지려면 케리어의 수가 많고 에너지 내의 트랩 준위를 만들어서 케리어들이 낮은 에너지로도 금지대역을 넘어설수 있도록 하는 도핑기법을 주로 사용한다. 케리어들은 결정질 결합구조를 갖으며, 계면불일치에 의하여 전도성이 떨어지는 경향도 있지만 대체적으로 고농도 도핑은 이동도를 높이는 대표적인 방법에 속한다. 하지만 비정질 결합구조에서도 전도성이 높아지는 현상이 나타나며, 본 연구에서는 트래핑현상과는 다른 터널링 현상에 의한 공간전하제한 전류가 흐르면서 전도성이 향상되고 이동도가 높아지는 현상에 대하여 관찰하였다. 비정질구조에서는 케리어수가 낮고 저항이 높아지며, 커패시턴스의 on/off 특성이 향상되면서 이동도가 높아지는 것을 확인하였다. ZTO 박막은 150도에서 열처리한 경우 커패시턴스의 on/off 특성이 향상되었으며, 충전과 방전하는 실험에서는, 충전과 방전되는 형상에 있어서 시간차이가 있었으며, n형과 p형의 구분이 없었으며, 공핍층과 같은 비정질 결합구조를 보여주었다. 비정질 결합구조는 전위장벽으로 볼 수 있으며, 전위장벽은 공간전하제한전류가 흐르게 되는 원천이기도 하며, 터널링현상에 의한 전도현상이 나타나는 원인이 된다. 따라서 비정질구조에서 이동도가 증가하는 현상이 나타났으며, 케리어가 희박함에도 불구하고 전도성이 증가하는 것을 확인하였다.

Charge trap flash 메모리 소자의 셀 간 간격의 변화에 따른 셀 사이의 간섭 현상

  • 박훈민;장상현;유주형;김태환
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2010년도 제39회 하계학술대회 초록집
    • /
    • pp.194-194
    • /
    • 2010
  • Charge trap flash (CTF) 구조를 가진 플래시 메모리 소자는 기존의 플래시 메모리 소자에 비해 쓰고 지우는 속도가 빠르고, 데이터의 저장 기간이 길며, 쓰고 지우는 동작에 의한 전계 스트레스에 잘 견디는 장점을 가지고 있다. 이러한 장점에도 불구하고 CTF 플래시 메모리에서도 수십 나노 이하로 소자의 셀 사이즈가 감소함에 따라 단 채널 효과, 펀치스루 현상 및 셀 사이의 간섭현상이 발생함에 따라 이러한 문제들을 해결해야 한다. 인접한 셀 사이에 발생하는 간섭 현상에 대해선 플로팅 게이트를 사용한 플래시 메모리 소자에 대하여 많은 연구가 진행되었으나, CTF 플래시 메모리 소자에서 나타나는 셀 사이의 간섭현상에 대한 연구는 만히 진행되어 있지 않다. 본 연구에서는 CTF 플래시 메모리 소자의 셀 사이의 간격이 작아짐에 따라 발생하는 인접한 셀 간의 간섭 현상에 대해 관찰하였다. CTF 플래시 메모리 소자의 셀 사이의 간격에 따른 비교를 위하여 각 소자의 셀을 구성하는 터널링 산화막, 질화막 및 블로킹 산화막의 두께를 동일하게 하였다. 각 셀 사이의 간격이 감소함에 따라 발생하는 소자의 전기적 특성을 TCAD 시뮬레이션 툴인 Sentaurus를 사용하여 계산하였다. 인접한 셀의 상태에 따라 발생하는 간섭 효과를 확인하기 위해 word line (WL)과 bit line (BL) 방향에 있는 주변 셀의 프로그램 상태에 따른 선택한 셀의 문턱전압이 변화 정도를 관찰하였다. 시뮬레이션 결과는 셀 사이의 간섭효과가 WL 방향에 의한 간섭 현상보다 BL 방향에 의한 간섭 현상보다 크다. 시뮬레이션한 전류-전압 특성 결과는 CTF 플래시 메모리 소자가 비례 축소할 때 인접하는 셀 사이에 간격이 15 nm 이하로 줄어들 경우에 간섭 현상이 급격히 증가하였다.

  • PDF

자체 증폭에 의하여 저 전압 구동이 가능한 이중 게이트 구조의 charge trap flash (CTF) 타입의 메모리

  • 장기현;장현준;박진권;조원주
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2013년도 제44회 동계 정기학술대회 초록집
    • /
    • pp.185-185
    • /
    • 2013
  • 반도체 트랜지스터의 집적화 기술이 발달하고 소자가 나노미터 크기로 집적화 됨에 따라 문턱 전압의 변동, 높은 누설 전류, 문턱전압 이하에서의 기울기의 열화와 같은 단 채널 효과가 문제되고 있다. 이러한 문제점들은 비 휘발성 플래시 메모리에서 메모리 윈도우의 감소에 따른 retention 특성을 저하시킨다. 이중 게이트 구조의 metal-oxide-semiconductor field-effect-transistors (MOSFETs)은 이러한 단 채널 효과 중에서도 특히 문턱 전압의 변동을 억제하기 위해 제안되었다. 이중 게이트 MOSFETs는 상부 게이트와 하부 게이트 사이의 capacitive coupling을 이용하여 문턱전압의 변동의 제어가 용이하다는 장점을 가진다.기존의 플래시 메모리는 쓰기 및 지우기 (P/E) 동작, 그리고 읽기 동작이 채널 상부의 컨트롤 게이트에 의하여 이루어지며, 메모리 윈도우 및 신뢰성은 플로팅 게이트의 전하량의 변화에 크게 의존한다. 이에 따라 메모리 윈도우의 크기가 결정되고, 높은 P/E 전압이 요구되며, 터널링 산화막에 인가되는 높은 전계에 의하여 retention에서의 메모리 윈도우의 감소와 산화막의 물리적 손상을 초래하기 때문에 신뢰성 및 수명을 열화시키는 원인이 된다. 따라서 본 연구에서는, 상부 게이트 산화막과 하부 게이트 산화막 사이의 capacitive coupling 효과에 의하여 하부 게이트로 읽기 동작을 수행하면 메모리 윈도우를 크게 증폭시킬 수 있고, 이에 따라 동작 전압을 감소시킬 수 있는 이중 게이트 구조의 플래시 메모리를 제작하였다. 그 결과, capacitive coupling 효과에 의하여 크게 증폭된 메모리 윈도우를 얻을 수 있음을 확인하였고, 저전압 구동 및 신뢰성을 향상시킬 수 있음을 확인하였다.

  • PDF

SG-TFET와 DG-TFET의 구조에 따른 성능 비교 (Performance Comparison of the SG-TFET and DG-TFET)

  • 장호영;안태준;유윤섭
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2016년도 춘계학술대회
    • /
    • pp.445-447
    • /
    • 2016
  • 터널링 전계효과 트랜지스터(Tunneling Field-Effect Transistor; TFET) 중에 이중 게이트 TFT(DG-TFET)와 단일 게이트 TFET(SG-TFET)의 구조에 따른 성능 비교를 조사했다. 채널 길이가 30nm 이상, 실리콘 두께 20nm이하, 게이트 절연막 두께는 작아질수록 SG-TFET와 DG-TFET subthrreshold swing과 온 전류 성능이 향상됨을 보였다. 다양한 파라미터에서 DG-TFET의 성능이 SG-TFET 성능보다 향상됨을 보인다.

  • PDF

HgCdTe 광 다이오드의 터널링 전류 계산 (Tunneling Current Calculation in HgCdTe Photodiode)

  • 박장우;곽계달
    • 전자공학회논문지A
    • /
    • 제29A권9호
    • /
    • pp.56-64
    • /
    • 1992
  • Because of a small bandgap energy, a high doping density, and a low operating temperature, the dark current in HgCdTe photodiode is almost composed of a tunneling current. The tunneling current is devided into an indirect tunneling current via traps and a band-to-band direct tunneling current. The indirect tunneling current dominates the dark current for a relatively high temperature and a low reverse bias and forward bias. For a low temperature and a high reverse bias the direct tunneling current dominates. In this paper, to verify the tunneling currents in HgCdTe photodiode, the new tunneling-recombination equation via trap is introduced and tunneling-recombination current is calculated. The new tunneling-recombination equation via trap have the same form as SRH (Shockley-Read-Hall) generation-recombination equation and the tunneling effect is included in recombination times in this equation. Chakrabory and Biswas's equation being introduced, band to band direct tunneling current are calculated. By using these equations, HgCdTe (mole fraction, 0.29 and 0.222) photodiodes are analyzed. Then the temperature dependence of the tunneling-recombination current via trap and band to band direct tunneling current are shown and it can be known what is dominant current according to the applied bias at athe special temperature.

  • PDF

Al/$VO_x$/Al 소자 구조에서 스퍼터된 바나듐 산화막의 전기적 특성 (Electrical properties of sputtered vanadium oxide thin films in Al/$VO_x$/Al device structure)

  • 박재홍;최용남;최복길;최창규;김성진
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2000년도 하계학술대회 논문집
    • /
    • pp.460-463
    • /
    • 2000
  • The current-voltage characteristics of the sandwich system at different annealing temperatures and different bias voltages have been studied. In order to prepare the Al/V$O_X$/Al sandwich devices structure, thin films of vanadium oxide(V$O_X$) was deposited by r.f. magnetron sputtering from $V_2$$O_5$ target in 10% gas mixture of argon and oxygen, and annealed during lhour at different temperatures in vacuum. Crystall structure, surface morphology, and thickness of films were characterized through XRD, SEM and I-V characteristics were measured by electrometer. The films prepared below 20$0^{\circ}C$ were amorphous, and those prepared above 300 $^{\circ}C$were polycrystalline. At low fields electron injected to conduction band of vanadium oxide and formed space charge, current was limited by trap. Conduction mechanism at mid fields due to Schottky emission, while at high fields it changed to Fowler-Nordheim tunneling effects.

  • PDF

DGMOSFET에서 최적의 서브문턱전류제어를 위한 설계 (Design on Optimum Control of Subthreshold Current for Double Gate MOSFET)

  • 정학기;나영일;이종인
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2005년도 추계종합학술대회
    • /
    • pp.887-890
    • /
    • 2005
  • DGMOSFET는 CMOS 스케일링의 확장 및 단채널 효과를 보다 효과적으로 제어할 수 있는 유망란 소자이다. 특히 20nm이하의 도핑되지 않은 Si 채널에서 단채널 효과를 제어하는데 가장 효과적이다. 본 논문에서는 DGMOSFET의 해석학적 전송모델을 제시할 것이다. 단채널 효과를 해석학적으로 분석하기 위해 Subthreshold Swing(SS), 그리고 문턱전압 roll-off(${\Delta}V_{th}$) 등을 이용하였다. 여기서 제시된 모델은 이온방출효과와 source-drain 장벽을 통해 캐리어들의 양자 터널링을 포함하여 해석할 것이다. 여기서 제시된 모델은 gate길이, 채널두께, 게이트 산화막 두께 등을 설계하는데 이용할 것이다.

  • PDF

양극성 이중 독립 게이트 실리콘 나노와이어 전계 효과 트랜지스터 설계 (Design of Double-Independent-Gate Ambipolar Silicon-Nanowire Field Effect Transistor)

  • 홍성현;유윤섭
    • 한국정보통신학회논문지
    • /
    • 제19권12호
    • /
    • pp.2892-2898
    • /
    • 2015
  • 양극성 이중 독립 게이트 실리콘 나노와이어 전계 효과 트랜지스터를 새롭게 제안한다. 제안한 트랜지스터는 극성 게이트와 제어 게이트를 가지고 있다. 극성게이트의 바이어스에 따라서 N형과 P형 트랜지스터의 동작을 결정할 수 있고 제어 게이트의 전압에 따라 트랜지스터의 전류 특성을 제어할 수 있다. 2차원 소자 시뮬레이터를 이용해서 양극성 전류-전압 특성이 동작하도록 두 개의 게이트들과 소스 및 드레인의 일함수를 조사했다. 극성게이트 4.75 eV, 제어게이트 4.5 eV, 소스 및 드레인 4.8 eV일 때 명확한 양극성 특성을 보였다.

Gate-Induced Drain Leakage를 줄인 새로운 구조의 고성능 Elevated Source Drain MOSFET에 관한 분석 (Analysis of a Novel Elevated Source Drain MOSFET with Reduced Gate-Induced Drain Leakage and High Driving Capability)

  • 김경환;최창순;김정태;최우영
    • 대한전자공학회논문지SD
    • /
    • 제38권6호
    • /
    • pp.390-397
    • /
    • 2001
  • GIDL(Gate-Induced Drain-Leakage)을 줄일 수 있는 새로운 구조의 ESD(Elevated Source Drain) MOSFET을 제안하고 분석하였다. 제안된 구조는 SDE(Source Drain Extension) 영역이 들려진 형태를 갖고 있어서 SDE 임플란트시 매우 낮은 에너지 이온주입으로 인한 저활성화(low-activation) 효과를 방지 할 수 있다. 제안된 구조는 건식 식각 및 LAT(Large-Angle-Tilted) 이온주입 방법을 사용하여 소오스/드레인 구조를 결정한다. 기존의 LDD MOSFET과의 비교 시뮬레이션 결과, 제안된 ESD MOSFET은 전류 구동능력은 가장 크면서 GIDL 및 DIBL(Drain Induced Barrier Lowering) 값은 효과적으로 감소시킬 수 있음을 확인하였다. GIDL 전류가 감소되는 원인으로는 최대 전계의 위치가 드레인 쪽으로 이동함에 따라 최대 밴드간 터널링이 일어나는 곳에서의 최대 전계값이 감소되기 때문이다.

  • PDF

접합 부분의 농도 변화를 갖는 PtSi-nSi 소자에서 신뢰성 분석 (Reliability Analysis in PtSi-nSi Devices with Concentration Variations of Junction Parts)

  • 이용재
    • 한국정보통신학회논문지
    • /
    • 제3권1호
    • /
    • pp.229-234
    • /
    • 1999
  • 측정 온도 변화와 n-형 실리콘 기판 농도의 변화를 갖는 백금 쇼트키 다이오드에서 신뢰성 특성을 분석하였다. 신뢰성 측정분석의 파라미터는 순방향 바이어스에서 포화전류, 임계전압과 이상인자이고, 소자의 모양에 따라서 역방향 바이어스에서 항복전압이다. 소자의 모양은 가장자리 효과를 위한 긴직사각형과 정사각형이다. 결과로써, 백금과 엔-실리콘 접합 부분에서 증가된 농도에 의해 순방향 임계전압, 장벽높이와 역방향 항복전압은 감소되었지만 이상인자와 포화전류는 증가되었다. 순방향과 역방향 바이어스 하에서 신뢰성 특성의 추출된 전기적 파라미터 값들은 측정온도(실온,$50^{\circ}C$, $75^{\circ}C$)에서 더 높은 온도에서 증가되었다. 긴직사각형 소자가 가장자리 부분의 터널링 효과에 의해 역방향 항복 특성에서 정사각형 소자보다 감소되었다.

  • PDF