• 제목/요약/키워드: 클럭

검색결과 669건 처리시간 0.03초

새로운 구조의 위상 검출기를 갖는 Gbps급 클럭/데이타 복원 회로 (A Giga-bps Clock and Data Recovery Circuit with a new Phase Detector)

  • 이재욱;정태식;김정태;김재석;최우영
    • 한국통신학회논문지
    • /
    • 제26권6B호
    • /
    • pp.848-855
    • /
    • 2001
  • 본 논문에서는 GHz 대역의 고속 클럭 신호를 필요로 하는 데이터 통신 시스템 분야에 응용될 수 있는 새로운 구조의 클럭 및 데이터 복원회로를 제안하였다. 제안된 회로는 고속의 데이터 전송시 주로 사용되는 NRZ 형태의 데이터 복원에 적합한 구조로서 NRZ 데이터가 주입될 경우에 위상동기 회로에 발생하는 주요 잡음원인인 high frequency jitter를 방지하기 위한 새로운 위상 검출구조를 갖추고 있어서 보다 안정적인 클럭을 제공할 수 있다. 또 가변적인 지연시간을 갖는 delay cell을 이용한 위상검출기를 제안하여 위상 검출기가 갖는 dead zone 문제를 없애고, 항상 최적의 동작을 수행하여 빠른 동기 시간을 갖도록 하였다. Gbps급 대용량의 데이터를 복원하기 위한 클럭 생성을 목표로 하여 CMOS 0.25$\mu\textrm{m}$ 공정을 사용하여 설계한 후 그 동작을 HSPICE post-layout simulation을 통해 검증하였다.

  • PDF

이동형 통신 시스템에서 프로세서에 대한 최소 전력 소모를 위한 주파수 선택 알고리즘 연구 (A Study on A Frequency Selection Algorithm for Minimization Power Consumption of Processor in Mobile Communication System)

  • 이관형;강진구;김재진
    • 한국컴퓨터정보학회:학술대회논문집
    • /
    • 한국컴퓨터정보학회 2008년도 제38차 하계학술발표논문집 16권1호
    • /
    • pp.25-31
    • /
    • 2008
  • 본논문에서는이동형통신시스템의프로세서에대한최소전력소모를위한주파수선택알고리즘을제안하였다. 제안한 방법은 클럭 게이팅 방법을 이용하여 저전력 프로세서를 설계한다. 클럭 게이팅 방법은 내장된 클럭 블록을 이용하여 주 클럭을 제어함으로서 전력 낭비를 개선시킨다. 설계 방법은 프로세서에 대해 동적 전력을 고려하여 소모 전력을 비교하고, 설계된 프로세서에 대해 에너지 이득과 소모를 고려하여 주파수를 결정한다. 또한, 슬랙시간을 이용하여 프로세서의 속도를 낮추어 소모 전력을 감소시킨다. 이러한 기술은 클럭 게이팅 방법과 에너지, 슬랙 시간을 이용하여 이동형 시스템의사용 시간이 개선하였다. 실험결과 제안한 알고리즘은 알고리즘을 적용하지 않은 이동형 시스템의 프로세서에 비해 평균 전력이 4% 감소되었다.

  • PDF

클럭 조절 방식의 임계 클럭 조절형 LM-128 이진 수열 발생기 제안 (A proposal of binary sequence generator, Threshold Clock-Controlled LM-128)

  • 조정복
    • 한국정보통신학회논문지
    • /
    • 제19권5호
    • /
    • pp.1104-1109
    • /
    • 2015
  • 디지털 콘텐츠의 급속한 발전으로 미래의 요구에 부합할 수 있는 고속의 보안 암호 알고리즘 설계는 중요하다. 본 논문에서는 기존의 수열 발생기 보다 더 높은 처리율을 갖는 자체 수축형 LM-128 합산 수열 발생기를 제안한다. 임계 클럭 조절형 LM-128의 설계하고 구현하여 더 낮은 클럭 사이클을 가져서 더 높은 키 수열 발생 속도를 증명한다. 제안된 임계 클럭 조절형 발생기는 128비트 비밀 키와 초기 벡터를 갖는 내부 상태 256비트로 구성되어진다. 128-비트의 보안 수준의 암호는 고화질 및 고품질의 디지털 콘텐츠 보안에 적합하다.

무선 센서네트워크에서의 시각동기를 위한 실시간 클럭 스큐 추정 (Realtime Clock Skew Estimator for Time Synchronization in Wireless Sensor Networks of WUSB and WBAN)

  • 허경
    • 한국멀티미디어학회논문지
    • /
    • 제15권11호
    • /
    • pp.1391-1398
    • /
    • 2012
  • 무선 센서네트워크에서의 시각동기는 Wireless USB, WBAN 등의 MAC 계층에서부터 응용 계층에 이르기까지 거의 모든 계층에서 다양한 목적을 위해 매우 중요한 기술이다. 본 논문에서는 무선 센서네트워크에서의 시각동기를 위한 실시간 클럭 스큐 추정 방법을 제시한다. 재귀적 최소제곱법을 통해 오프셋 보정 정보들을 얻을 때마다 클럭 스큐가 실시간적으로 추정 및 갱신되며, 아울러 스큐 추정을 위해 각 센서노드에 저장해야할 정보를 최소화한다. 제안한 클럭 스큐 추정 방법은 기존의 클럭 오프셋 보정 방법과 쉽게 통합될 수 있으며, 이 경우 보다 정확하고 효율적인 시각동기화가 가능해진다. 시뮬레이션 및 실험 결과를 통해 제안한 클럭 스큐 추정 방법을 통한 시각동기 정확도의 향상을 보인다.

저전력 레지스티 전송 단계 설계를 위한 최적 클럭 주기 선택 알고리듬 (Optimal Clock Period Selection Algorithm for Low Power Register Transfer Level Design)

  • 최지영;김희석
    • 한국컴퓨터정보학회논문지
    • /
    • 제8권4호
    • /
    • pp.111-116
    • /
    • 2003
  • 본 논문은 저전력 레지스터 전송 단계 설계를 위한 최적 클럭 주기 선택 알고리듬을 제안한다. 제안한 알고리듬은 전력 소비를 최소화하기 위하여 시스템의 성능을 향상시킨 후에 공급 전압을 줄임으로써 처리율을 유지하는 방법을 사용한다. 본 논문은 구조의 변환 중에서 파이프라인을 이용한 저 전력을 선택한다. 또한 제안한 알고리듬은 자원 공유를 최대화하기 위해 클럭 주기 선택이 중요하다. 본 알고리듬은 최적 클럭 주기 선택 알고리듬을 수행한다. 실험결과에서는 상위 레벨 벤치마크 상에서 AR 필터와 HAL 필터는 동일한 결과를 얻을 수 있고, EL 필터인 경우 2파이프 단계에서는 10.5%, 3 파이프 단계에서는 무려33.4% 클럭 주기 감소를 얻을 수 있다.

  • PDF

위성 클럭 에러 추정 정확도에 따른 정밀 단독 측위 성능 분석 (The Analysis of Performance of Precise Single Positioning according to estimation accuracy of Satellite Clock Error)

  • 장우;신윤호;신현식
    • 한국전자통신학회논문지
    • /
    • 제7권2호
    • /
    • pp.327-332
    • /
    • 2012
  • 본 논문에서는 관측소 지리적 위치에 의한 대류권 파라미터에 따른 위성 클럭오차 특성을 분석한 것으로 PANDA 소프트웨어를 이용하여 관측소 거리의 간격에 따른 GPS 위성 클럭오차에 따른 정밀단독측위의 성능을 연구하여 결과를 제시하였다. 분석 결과에 의하면 거리의 간격이 200km 이하인 경우에는 대류권 파라미터와 위성 시계 오차 파라미터의 관련성이 크며, 최대 0.8ns의 클럭 오차를 발생하였다. 또한 거리의 간격이 500km이상인 경우에는 위성 클럭 오차와 대류권 파라미터의 관련성이 현저하게 감소됨을 알 수 있었다.

ATM 교환기용 234.7 MHz 혼합형 주파수 체배분배 ASIC의 설계 (Design of 234.7 MHz Mixed Mode Frequency Multiplication & Distribution ASIC for ATM Switching System)

  • 채상훈;정희범
    • 한국통신학회논문지
    • /
    • 제24권10A호
    • /
    • pp.1597-1602
    • /
    • 1999
  • B-ISDN에 쓰이는 ATM 교환기 스위치 링크 및 망동기용 아날로그 / 디지털 혼합형 주파수 체배 분배 ASIC을 설계하였다. 이 ASIC은 46.94 MHz의 외부 입력 클럭을 이용하여 234.7 MHz의 시스템 클럭 및 77.76 MHz, 19.44 MHz의 가입자 클럭을 발생시키는 역학을 하며, 여러 개의 외부 입력 클럭에 대한 체크 및 선택 기능도 동시에 포함한다. 효율적인 ASIC 구성을 위하여 고속의 클럭 발생을 위한 아날로그 PLL 회로는 전주문 방식을, 외부 입력 클럭 체크 및 선택을 위한 디지털 회로는 표준셀 방식을 사용하여 아날로그 / 디지털 혼합 방식으로 설계하였으며, 0.8 $\mu\textrm{m}$ 디지털 CMOS 공정으로 제작 가능하도록 저항 및 커패시터를 특별한 방법으로 레이아웃 하였다.

  • PDF

위성 DMB용 중계기(Gap Filler)의 TDM-CDM변환부 클럭 생성 방안 연구 (A Clock Generation Scheme for TDM-CDM Converter in Gap Filler for the Satellite DMB Systems)

  • 김종훈
    • 대한전자공학회논문지TC
    • /
    • 제44권1호
    • /
    • pp.93-97
    • /
    • 2007
  • 본 논문에서는 위성 DMB용 Gap Filler의 TDM-CDM변환부를 위한 클럭 생성 방안을 제안하였다. 제안된 방식은 위성으로 부터 수신되는 Ku band(12.2GHz) 대역의 TDM신호에서 복조된 프레임 동기 신호를 기반으로 신호 변환 시스템의 클럭을 공급하는 VCXO(Voltage Controlled Crystal Oscillator)를 제어하여 신호 변환부의 클럭 및 데이터 동기를 제공한다. 기존의 일반적인 클럭 동기 방식과 같은 별도의 PLL을 구성할 필요 없이 Gap Filler의 디지털 신호 변환부에 사용되는 FPGA내부에 간단히 구현될 수 있으며, 주파수 오차범위를 측정 제어할 수 있는 기능을 포함하고 있어 안정도가 높은 OCXO(Oven Controlled Crystal Oscillator)를 사용할 경우 RF부에 필요한 LO( Local Oscillator)를 위한 기준 클럭으로 사용될 수 있다.

동기식 선형망에서의 망동기 클럭특성 분석에 관한 연구 (A study on the analysis of the characteristics of synchronization clock in the SDH based linear network)

  • 이창기;홍재근
    • 한국통신학회논문지
    • /
    • 제22권9호
    • /
    • pp.2062-2073
    • /
    • 1997
  • 동기식 전송망과 장치를 설계할 때 고려해야 할 중요사항은 최대 노드수와 노드의 클럭특성이다. 이를 위해서는 클럭상태가 정상상태일 때 뿐 아니라 단기위상순서변위, 그리고 장기위상변위 등에 관한 클럭특성 연구가 필요하다. 따라서 본 논문에서는 국내 동기클럭 분배망의 구성을 바탕으로 최근 확정된 ITU-T 및 ANSI의 클럭규격을 적용하여 동기식 선형망에서 정상상태와 위상변위상태일 때의 망구성에 따른 MTIE 및 TDEV 특성을 살펴보았고, ITU-T와 ANSI규격을 동시에 만족하는 최대 노드수를 제시하였다. 또한 본 논문에서 얻은 결과를 AT&T의 것과 비교 분석하였다.

  • PDF

클럭 오프셋과 무선동기를 고려한 실내 무선측위 정밀도 향상 기법 (Precision Improvement of Indoor Wireless Positioning by Considering Clock Offsets and Wireless Synchronization)

  • 임이랑;강지명;이순우;박영진;이원철;신요안
    • 한국통신학회논문지
    • /
    • 제37C권10호
    • /
    • pp.894-900
    • /
    • 2012
  • 실내 무선측위 시스템은 정확한 태그 위치를 측정하기 위하여 비콘의 거리 정보를 사용한다. 시스템은 비콘과 태그 사이의 거리를 추정하기 위해서, 독립적인 클럭 오프셋을 포함하는 각 비콘에 도착하는 태그 펄스의 시간 정보를 계산한다. 이러한 클럭 오프셋은 비콘의 측위와 위치 추정 성능에 심각한 영향을 미친다. 본 논문에서는 이러한 문제를 해결할 수 있는 클럭 오프셋 보정 기법을 제안한다. 제안하는 기법의 성능을 검증하기 위해여 랜덤하게 -1,000ppm~1,000ppm 사이의 클럭 오프셋을 가지는 상황에서 측위 실험을 진행하였으며, 모의실험 결과를 통하여 제안하는 기법이 클럭 오프셋 문제를 효율적으로 해결할 수 있음을 확인하였다.