A Giga-bps Clock and Data Recovery Circuit with a new Phase Detector

새로운 구조의 위상 검출기를 갖는 Gbps급 클럭/데이타 복원 회로

  • 이재욱 (연세대학교 전지전자공학과 초고속정보전송연구실) ;
  • 정태식 (한국전자통신연구원 고속스위치팀) ;
  • 김정태 (연세대학교 전지전자공학과 초고속정보전송연구실) ;
  • 김재석 (연세대학교 전지전자공학과 초고속정보전송연구실) ;
  • 최우영 (연세대학교 전지전자공학과 초고속정보전송연구실)
  • Published : 2001.06.01

Abstract

본 논문에서는 GHz 대역의 고속 클럭 신호를 필요로 하는 데이터 통신 시스템 분야에 응용될 수 있는 새로운 구조의 클럭 및 데이터 복원회로를 제안하였다. 제안된 회로는 고속의 데이터 전송시 주로 사용되는 NRZ 형태의 데이터 복원에 적합한 구조로서 NRZ 데이터가 주입될 경우에 위상동기 회로에 발생하는 주요 잡음원인인 high frequency jitter를 방지하기 위한 새로운 위상 검출구조를 갖추고 있어서 보다 안정적인 클럭을 제공할 수 있다. 또 가변적인 지연시간을 갖는 delay cell을 이용한 위상검출기를 제안하여 위상 검출기가 갖는 dead zone 문제를 없애고, 항상 최적의 동작을 수행하여 빠른 동기 시간을 갖도록 하였다. Gbps급 대용량의 데이터를 복원하기 위한 클럭 생성을 목표로 하여 CMOS 0.25$\mu\textrm{m}$ 공정을 사용하여 설계한 후 그 동작을 HSPICE post-layout simulation을 통해 검증하였다.

Keywords