• Title/Summary/Keyword: 칩 제어

Search Result 503, Processing Time 0.025 seconds

유비쿼터스 홈네트워크를 위한 LonRF 디바이스 기반의 센서 네트워크 설계 및 응용 (Design and Application of a LonRF Device based Sensor Network for an Ubiquitous Home Network)

  • 노광현;이병복;박애순
    • 융합신호처리학회논문지
    • /
    • 제7권3호
    • /
    • pp.87-94
    • /
    • 2006
  • 유비쿼터스 홈네트워크 ( uHome-net) 구현을 위해서는 다양한 센서들이 통합된 유무선 센서 네트워크에 연결될 수 있어야 한다. 본 논문은 제어 네트워크에 널리 사용되고 있는 LonWorks 기술을 uHome-net의 유무선 센서 네트워크에 적용한 사례를 소개하고, LonTalk 프로토콜이 탑재된 뉴런칩, 433.92MHz RF 트랜시버, 센서와 응용 프로그램으로 구성되는 LonRF 디바이스의 설계 및 응용 서비스 구현 결과를 설명한다. LonRF 디바이스의 응용 예로 실내에서 물체의 3차원 좌표를 측정할 수 있고 uHome-net과 연동되는 LonRF 스마트배지를 개발하였다. LonRF 디바이스 기반의 위치인식 서비스, 원격검침서비스, 원격경비서비스 등의 홈네트워크 서비스를 uHome-net 테스트베드에 구현하였다. 본 연구는 LonWorks 기술 기반의 센서 네트워크가 유비쿼터스 홈네트워크의 제어 네트워크로 적용할 수 있고, 개발된 LonRF 디바이스가 센서 네트워크의 무선 노드로 사용될 수 있음을 보였다.

  • PDF

소프트웨어 안전성 평가를 위한 소프트웨어 고장 유형과 영향 분석에 관한 연구 (A Study on the Software Fault Modes and Effect Analysis for Software Safety Evaluation)

  • 김명희;박만곤
    • 한국멀티미디어학회논문지
    • /
    • 제15권1호
    • /
    • pp.115-130
    • /
    • 2012
  • 오늘날 대다수의 안전필수 시스템들(Safety-Critical Systems)에는 컴퓨터, 전기 및 전자 부품이나 장치들에 소프트웨어를 칩에 내장하거나 제어용 소프트웨어 시스템이 탑재되어 구축되고 있다. 이에 따라, 컴퓨터 소프트웨어를 내장하였거나 탑재한 시스템들의 안전성을 평가하기 위한 여러 가지의 결함 분석 기법들이 제안되어져 오고 있다. 이러한 소프트웨어 결함 분석 기법들은 전통적으로는 하나의 안전필수 시스템을 분석하는데 단지 하나의 방법으로만 분석해 왔으나, 시스템의 종류와 특성이 다양해지면서 그 시스템에 가장 알맞은 결함 분석 기법이 동원되어야 함은 필수적이다. 본 연구에서는, 안전필수 시스템에서 소프트웨어의 크기가 비교적 작고, 안전성과 관련한 시스템 제어 반응 시간이 특별히 민감하지 않는 소프트웨어의 안전성을 평가하는 방법으로 결함트리 분석(FTA)과 소프트웨어 고장 유형 및 영향 분석(FMEA)을 결합한 시스템 결함 분석 방법을 제안하고 유비쿼터스 헬스케어 시스템을 이용하여 사례연구를 수행하고자 한다.

CMOS RF 집적회로 검증을 위한 직렬 주변 인터페이스 회로의 풀커스텀 설계 (Full-Custom Design of a Serial Peripheral Interface Circuit for CMOS RFIC Testing)

  • 엄준훤;이언봉;신재욱;신현철
    • 대한전자공학회논문지SD
    • /
    • 제46권9호
    • /
    • pp.68-73
    • /
    • 2009
  • 본 논문은 CMOS RF 집적 회로 측정 시 측정 회로의 디지털 실시간 제어를 위한 직렬 주변 인터페이스 회로의 풀커스팀(Full Custom) 방식 CMOS 집적 회로 구현과 이의 구동 소프트웨어의 개발에 관하여 기술하였다. 개발된 SPI는 제어하고자 하는 회로의 복잡도에 따라 필요한 어드레스 (Address)의 크기를 쉽게 확장 또는 축소 할 수 있는 구조로 설계 되었고 이의 구동 소프트웨어도 이에 따라 쉽게 재구성할 수 있도록 설계되었다. 따라서, 본 SPI는 다양한 종류의 CMOS RF 집적회로 설계 시 요구되는 복잡도에 따라 최적의 구조로 효과적으로 변경할 수 있도록 구성되었으며 검증대상 RF회로를 효율적으로 검증할 수 있는 장점이 있다. 설계된 재구성형 SPI는 $0.13{\mu}m$ CMOS 공정으로 제작되었으며 동일 칩에 제작된 2.7GHz CMOS RF 분수형 주파수 합성기를 통하여 성공적 검증되었다.

2.06mV/count의 해상도를 갖는 칩 내부 전원전압 잡음 측정회로 (On-chip Power Supply Noise Measurement Circuit with 2.06mV/count Resolution)

  • 이호규;정상돈;김철우
    • 전기전자학회논문지
    • /
    • 제13권4호
    • /
    • pp.9-14
    • /
    • 2009
  • 이 논문에서는 혼성 신호 집적회로 상의 온칩 전원전압 잡음을 측정하는 회로에 대해 기술하였다. 온칩 상의 전원전압 잡음을 측정함으로서 잡음이 아날로그 회로에 미치는 영향을 확인하고 이를 보상하는 정보로도 사용할 수 있다. 이 회로는 동일하지만 독립적인 두 개의 채널로 구성되어 있다. 각 채널은 샘플 앤 홀드와 전압 제어 발진기를 포함한 주파수-디지털 변환 블록으로 구성되어 있다. 간단한 아날로그-디지털 변환 방법을 사용해서 시간 기준 전압 정보와 주파수 기준 전력 스펙트럼 밀도를 얻을 수 있다. 버퍼는 넓은 대역폭을 갖는 유닛 게인 버퍼로 동작하고, 전압 제어 발진기는 해상도를 높이기 위한 높은 증폭도를 가지고 있다. 이 회로는 0.18um CMOS 공정으로 설계되었으며 측정된 해상도는 2.06mV/count 이다. 전원잡음 측정회로는 15mW의 전력을 소모하며 $0.768mm^2$의 면적을 차지한다.

  • PDF

GaAs pHEMT를 이용한 직-병렬변환기 설계 (Design of a Serial-to-Parallel Converter Using GaAs pHEMT)

  • 이창대;이동현;염경환
    • 한국전자파학회논문지
    • /
    • 제29권3호
    • /
    • pp.171-183
    • /
    • 2018
  • 본 논문에서는 $0.25{\mu}m$ GaAs pHEMT 공정을 이용하여 직-병렬변환기(Serial to Parallel Converter: SPC)의 설계 및 제작을 보였다. 직-병렬변환기는 코아-칩에 사용되는 4개의 위상천이기를 제어하기 위하여 4-bit로 구성하였다. SPC는 외부로부터 받은 직렬데이터 신호를 SPC 내부의 레지스터에 저장하고, 저장된 데이터를 병렬데이터로 변환 출력한다. 변환 출력된 각각의 데이터는 4개의 위상천이기를 제어할 수 있다. 제작된 SPC의 크기는 $1,200{\times}480{\mu}m^2$이며, 5 V 및 -3 V의 두 개 DC 전원을 사용한다. 각 DC 전원의 소모전류는 5 V는 7.1 mA, -3 V는 2.1 mA이다.

DDS Driven PLL 구조 주파수 합성기의 위상 잡음 분석 (Analysis of Phase Noise in Frequency Synthesizer with DDS Driven PLL Architecture)

  • 권건섭;이성재
    • 한국전자파학회논문지
    • /
    • 제19권11호
    • /
    • pp.1272-1280
    • /
    • 2008
  • 본 논문에서는 빠른 천이 시간 및 고해상도 특성을 동시에 만족하기 위해 주로 사용되는 DDS Driven PLL 구조 주파수 합성기의 위상 잡음 분석을 위한 모델링 방안을 제안하였다. 기준 주파수 발진기(reference oscillator) 및 전압 제어 발진기(VCO: Voltage Controlled Oscillator)는 Leeson 모델을 적용하여 측정 데이터를 근사하는 방법을 사용하였고, DDS 칩의 위상 잡음원은 DAC(Digital to Analog Converter) 동작에 근사하여 모델링하였다. PLL의 위상 잡음은 디지털 분주기의 위상 잡음원으로 근사하여 모델링하였으며, 특히 저역 통과 필터(low pass filter)의 각 소자들의 위상 잡음은 전압 제어 발진기의 위상 잡음과 함께 고려하는 방법을 제안하였다. 모델링된 각 잡음 원들을 선형 시스템 영역에서 중첩의 원리를 이용하여 분석함으로써 주파수 합성기 출력의 위상잡음 분포를 예측하였고, 그 결과를 제작된 주파수 합성기의 측정 결과와 비교 평가하였다.

편파가변 위성 방송 수신용 능동 위상 배열 안테나 개발 (Development of Polarization-Controllable Active Phased Array Antenna for Receiving Satellite Broadcasting)

  • 최진영;이호선;공동욱;전종훈
    • 한국전자파학회논문지
    • /
    • 제29권5호
    • /
    • pp.325-335
    • /
    • 2018
  • 본 논문에서는 이동체의 움직임 및 그에 따른 편파 도래각 변화에 대응 가능한 위성 수신용 능동 위상 배열 안테나를 개발하도록 한다. 이를 위하여 이중편파를 10.7~14.5 GHz의 Ku 대역에서 동시에 구현 가능한 비발디 안테나와 효과적으로 위상 및 이득을 제어할 수 있는 MFC(Multi-Function Core) 칩을 자체 개발하였으며, 이를 이용하여 수신 모듈과 제어 모듈로 이루어진 능동 위상 배열 안테나를 제작하였다. 제작 결과, $60^{\circ}$ 각도까지의 깨끗한 빔 조향 특성과 높은 격리도의 편파 가변 특성을 확인하였다.

CMOS 공정을 이용한 1.8 GHz 6-포트 기반의 임피던스 변조기 (1.8-GHz Six-Port-Based Impedance Modulator Using CMOS Technology)

  • 김진현;김정근
    • 한국전자파학회논문지
    • /
    • 제29권5호
    • /
    • pp.383-388
    • /
    • 2018
  • 본 논문은 CMOS 공정을 이용하여 1.8 GHz 대역에서 임의의 부하 임피던스를 스위치 제어를 통해 가변 하는 6-포트 기반의 임피던스 변조기에 관한 연구이다. 1.8 GHz 대역 임피던스 변조기는 전력 분배기(Wilkinson power divider), $90^{\circ}$ 하이브리드 결합기(quadrature hybrid coupler), 그리고 각각의 서로 다른 부하 임피던스 선택을 위한 SP3T 스위치들로 구성하였다. 제안된 임피던스 변조기는 1.4~2.2 GHz에서 -13 dB 삽입손실과 10 dB 이상의 입/출력 반사손실 결과를 얻었다. 또한, 3.3 V의 안정적인 전원공급을 위한 LDO(Low Drop Output) 레귤레이터와 디지털 회로 제어가 간편하도록 SPI(Serial Peripheral Interface)를 집적화했으며, 칩 크기는 패드를 포함하여 $1.7{\times}1.8mm^2$이다.

디지털 신호처리 칩(GCD4101)을 사용한 컬러 CCD 카메라 구현 (Implementation of color CCD Camera using DSP(GCB4101))

  • 권오상;이응혁;민홍기;정정석;홍승홍
    • 센서학회지
    • /
    • 제8권1호
    • /
    • pp.69-79
    • /
    • 1999
  • 본 연구에서는 CCD 카메라 전용의 디지털 신호 처리기(DSP)를 이용하여 고해상도의 CCTV 카메라를 구현하였다. 기존의 아날로그 신호 처리기를 사용한 CCTV 카메라는 카메라의 기본 기능인 자동노출(AE), 자동백색조정(AWB), 역광보정(BLC) 등의 처리에 한계점을 갖고 있으며, 영상의 열화 현상이 심하고, 카메라를 생산하는 경우에 조정 매개변수를 수동으로 조정하여야 하는 등 여러 가지 문제점을 내포하고 있다. 따라서 본 연구에서는 이상의 문제점을 해결하기 위하여 국산의 CCD 카메라 전용의 디지털 신호 처리기를 사용하여, 이를 마이컴으로 제어함으로써 자동노출, 자동백색조정, 역광보정 둥의 처리를 화상의 질에 따라 자동으로 조절할 수 있도록 하였다. 또한 마이컴의 채택으로 화면에 문자를 표시하는 기능을 구현함으로써 사용자와의 대화적 형식의 카메라 제어가 가능하도록 구현하였으며, 생산 과정에서 수동으로 카메라 동작 매개 변수를 조정하여야 하는 문제점을 해결하기 위하여 전자적인 가변저항(EVR)을 채택하였다. 그 결과 카메라 조정 변수를 프로그램에 의해 조정하는 것이 가능해졌으며 파라미터 값의 재현성 및 조정 용이성 부분에서의 신뢰성과 조정시간의 감소로 인한 생산단가 절감의 효과를 가져올 수 있었다.

  • PDF

네트웍 기반 자기베어링용 전력 증폭기 설계

  • 진재호;박종권;경진호;노승국
    • 한국정밀공학회:학술대회논문집
    • /
    • 한국정밀공학회 2003년도 추계학술대회 논문요약집
    • /
    • pp.115-115
    • /
    • 2003
  • 최근 회전기계에 대한 세계적인 기술추세를 볼 때 해를 거듭할수록 더욱 정밀해지고 고속화에 대한 요구가 한층 증대되고 있으며 이러한 측면에서 여러 분야에 우수한 장점을 지니고 있는 능동적 자기베어링의 회전축계 활용에 대한 연구가 활발히 진행되고 있다. 특히 프랑스를 중심으로 한 미국, 일본 등이 이에 대한 연구를 활발하게 수행하여 고속 공작기계 스핀들을 비롯한 고진공 펌프 및 각종 터어빈, 압축기 등에 실용화시키는 단계에 있다. 그러나 국내 관련기술에 대한 연구는 연구소, 학계를 중심으로 실험실적인 기초연구로서 부분적으로 수행하는 단계에 있으며 관련분야 활용을 위한 본격적인 연구는 수행되지 못하고 있는 실정이고 이를 실용화시키기 위한 일환으로 능동적 자기 베어링의 회전 축계를 구성하고 있는 요소기술 중 하나인 전력 증폭기의 개발이 이뤄져야 할 필요성이 있는데 본 논문에서는 네트웍 기반 전력 증폭기 개발을 시도하였다. 전력 증폭기는 크게 리니어 앰프와 스위칭 앰프로 구분된다. 리니어 앰프의 경우 회로가 간단하고 노이즈가 비교적 작다는 장점이 있지만 전력손실 및 발열이 크기 때문에 에너지 측면에서 저 효율이라는 점과 따로 방열판을 부착해야 한다는 단점을 가지고 있고, 스위칭 앰프의 경우 전력손실이 작은 반면, 회로가 비교적 복잡하고 노이즈의 발생 가능성이 높다는 단점이 있다. 본 논문에선 위 두 가지 방식을 혼합한 혼합형 전력 증폭기로 설계하였다. 또한 기존에 전력증폭기의 경우 상위 주제어기로부터 제어량을 아날로그 신호로 통신하기 때문에 발생할 수 있는 EMI 노이즈신호에 대한 대책을 세워야 하는데 본 연구를 통해 개발된 전력증폭기는 따로 보조제어기(TMS320LF2406A)를 두어 상위 주제어기에 전력증폭기의 상태값을 궤환할 수 있도록 명령 신호체계를 전체 시스템의 샘플링 시간을 고려하여 비교적 전송 속도가 빠른 CAN(Controller Area Network)으로 구축하여 주제어기와 전력 증폭기간에 양방향 통신이 가능하도록 하였다. 이로써 전력증폭기의 상태정보를 알 수 있다. 따라서 본 논문에서는 칩 설계기술의 발전으로 가격대 성능비가 우수한 DSP(TMS320LF2406A)를 이용하여 과거의 아날로그 방식의 명령신호체계를 디지털 신호체계로 바꿈으로써 네트웍을 통해 전력증폭기의 상태진단 가능성을 검증한다.

  • PDF