• Title/Summary/Keyword: 출력시간 단축

Search Result 98, Processing Time 0.03 seconds

Accelerated Degradation Stress of High Power Phosphor Converted LED Package (형광체 변환 고출력 백색 LED 패키지의 가속 열화 스트레스)

  • Chan, Sung-Il;Jang, Joong-Soon
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.17 no.4
    • /
    • pp.19-26
    • /
    • 2010
  • We found that saturated water vapor pressure is the most dominant stress factor for the degradation phenomenon in the package for high-power phosphor-converted white light emitting diode (high power LED). Also, we proved that saturated water vapor pressure is effective acceleration stress of LED package degradation from an acceleration life test. Test conditions were $121^{\circ}C$, 100% R.H., and max. 168 h storage with and without 350 mA. The accelerating tests in both conditions cause optical power loss, reduction of spectrum intensity, device leakage current, and thermal resistance in the package. Also, dark brown color and pore induced by hygro-mechanical stress partially contribute to the degradation of LED package. From these results, we have known that the saturated water vapor pressure stress is adequate as the acceleration stress for shortening life test time of LED packages.

Synthesizing Imperative Programs from Examples (예제로부터 명령형 프로그램을 합성하는 방법)

  • So, Sunbeom;Choi, Tae-Hyoung;Jung, Jun;Oh, Hakjoo
    • Journal of KIISE
    • /
    • v.44 no.9
    • /
    • pp.986-991
    • /
    • 2017
  • In this paper, we present a method for synthesizing imperative programs from input-output examples. Given (1) a set of input-output examples, (2) an incomplete program, and (3) variables and integer constants to be used, the synthesizer outputs a complete program that satisfies all of the given examples. The basic synthesis algorithm enumerates all possible candidate programs until the solution program is found (enumerative search). However, it is too slow for practical use due to the huge search space. To accelerate the search speed, our approach uses code optimization and avoids unnecessary search for the programs that are syntactically different but semantically equivalent. We have evaluated our synthesis algorithm on 20 introductory programming problems, and the results show that our method improves the speed of the basic algorithm by 10x on average.

SoC Design of Elevator Fuzzy Speed Pattern by Load Prediction used Softcore Processor (Softcore Processor를 이용한 부하 예측 엘리베이터 퍼지속도패턴의 SoC 설계)

  • 황재명;김형권;안태천
    • Proceedings of the Korean Institute of Intelligent Systems Conference
    • /
    • 2004.04a
    • /
    • pp.405-408
    • /
    • 2004
  • 본 논문에서는 시간과 부하의 변화에 따라 편안한 승차감과 빠른 속도를 가질 수 있도록 다양한 속도 패턴을 제공하는 퍼지 알고리즘을 실제 공정에 적용할 수 있도록 SoC Design을 하였다. 운송 속도와 승차감은 엘리베이터 속도 패턴을 결정하기 위한 두개의 중요한 요소이며, 본 논문에서는 운송능력을 향상시키기 위해 교통량 변화에 맞춰서 저크를 조정하였다. 여기에서 구현된 퍼지 추론 시스템은 2개의 입력 변수와 1개의 출력을 가진 시스템이다. 전반부는 교통량의 변화를 나타내며, 시간 입력에 대해서 사다리꼴 형태의 소속함수를 사용하였다. 후반부는 입력에 대응되는 속도 패턴으로써, 싱글톤이 후반부에 적용되었다. 본 논문에서 구현 Tool 로는 SoC 설계를 사용하였다. SoC 설계는 현재 그 확장성과 유연성에 뛰어난 장점을 지니고 있으며, 제안된 알고리즘을 모듈로 설계하여 프로그래밍과 실행 사이클을 단축시키는 효과가 있다.

  • PDF

The Real-time Printed Alphabets Recognition using Artificial Neural Networks (인공신경망을 이용한 실시간 영문인쇄체 인식)

  • 심성균;정원용
    • Proceedings of the Korea Institute of Convergence Signal Processing
    • /
    • 2001.06a
    • /
    • pp.149-152
    • /
    • 2001
  • The goals of this papper are not only to maximize of performance but also to reduce the response time for the real-time printed alphabets recognition system using the backpropagation algorithm in the artificial neural network. The Genesis board and MIL(Matrox Image Library) package were used to real-time acquisition, processing and display of images. Through this experiment proved the possibility of real-time recognition processing by comparing response times of the system and proposing the method to reduce of order of the output vectors.

  • PDF

Automatic Compensation for Cartesian Feedback Transmitter Imperfections Using the Binary Search Algorithm (이진 검색 알고리즘을 이용한 Cartesian Feedback 송신기 불완전성의 자동보상)

  • 임영희;이병로;임동민;이형수
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.24 no.10A
    • /
    • pp.1507-1516
    • /
    • 1999
  • 본 논문에서는 전력증폭기 선형화를 위한 Cartesian feedback 방식의 궤환 경로에서 발생하는 DC offset과 이득 및 위상 불일치를 자동적으로 보상하는 개선된 방식을 제안한다. Cartesian feedback에 의한 비선형 전력증폭기 왜곡성분의 감쇠 정도는 시스템 루프의 이득, 대역폭, 시간지연에 의해 결정된다고 알려져 있다. 그러나 궤환 경로 각 소자에서 발생하는 DC offset과 이득 및 위상의 불일치로 인하여 송신기의 출력신호에 원하지 않는 반송파 성분과 이미지 신호가 발생하여 궤환보상의 효과가 반감되는 결과를 초래한다. 본 논문에서는 디지털 신호처리 시스템 구조에서 이진 검색 (binary search) 알고리즘을 이용하여 궤환 경로에서 발생하는 DC offset과 이득 및 위상 불일치를 자동적으로 보상하는 방식을 제안하고 컴퓨터 모의실험을 통하여 제안된 방식의 성능을 분석한다. 모의실험에서 고려된 방식에 비하여 동일한 정도의 DC offset과 이득 및 위상 불일치의 보상에 걸리는 시간을 평균적으로 40% 단축할 수 있었다.

  • PDF

Enhanced Method of Photovoltaic (PV) Cell Model Computation for Power Hardware-in-the-Loop Simulation (PHILS) of PV power Generation (태양광 발전의 Power Hardware-in-the-Loop Simulation (PHILS)을 위한 태양광 셀 모델의 연산 성능 향상기법)

  • Kwak, Sang Kyu;Kim, Ye-Rin;Jung, Jee Hoon
    • Proceedings of the KIPE Conference
    • /
    • 2017.07a
    • /
    • pp.296-297
    • /
    • 2017
  • 태양광 발전에 있어서 실제 태양광 셀 특성은 날씨와 같은 환경 요인에 의존적이기 때문에 다양한 동작 조건에 대한 태양광 셀의 특성을 전력변환장치를 통해 테스트하기 위해 많은 시간과 비용이 소요된다. 이러한 문제를 해결하기 위해 Power Hardware-In-the-Loop Simulation (PHILS) 기술을 이용해 태양광 발전용 전력변환장치 시제품의 테스트 시간 및 비용을 단축할 수 있다. PHILS는 실시간 모의시험장치와 외부 입력이 가능한 전력변환장치로 구성되며, 해당 장치에서 모델의 동특성을 실시간으로 연산하기 때문에 모델이 복잡할수록 고성능 모의시험장치가 요구된다. 태양광 셀 모델의 출력 전압은 수치해석 기법을 통해 계산되고, 수치해석 기법의 종류와 초기 값에 따라 연산 시간 등의 성능이 변화하므로 적절한 기법을 선정하여 모델의 연산시간을 감소시킬 수 있다. 본 논문에서는 수치 해법 분석을 통한 태양광 발전의 PHILS를 위한 태양광 셀 모델의 연산 성능향상 기법을 제시하고, 실제 태양광 발전용 PHILS를 구현하여 실험적으로 제안하는 기법의 성능을 검증한다.

  • PDF

A Study on 5G Base Station Inspection using 8T8R Combiner (8T8R콤바이너를 이용한 5G 무선국 검사에 관한 연구)

  • Lee, Chang-Soo;You, Chan-Woo;Park, Sung-Il
    • The Journal of the Korea institute of electronic communication sciences
    • /
    • v.17 no.2
    • /
    • pp.229-236
    • /
    • 2022
  • This article studied the radio station inspection method, which utilizes the 8T8R combiner to reduce 5G radio station inspection measurement times. It is a common that 5G radio station inspections measure RF (Radio Frequency) output signals, which correspond to the number of arrayed antennas individually. However, this study suggested a way to save the time spent on existing methods, by comparing measurement values of individual channels and 8T8R. As a result, it is confirmed that when the 8T8R combiner is used, not only the resulting value of radio station inspections was accurate, but also the measurement time being shortened by up to 8 times compared to existing method.

Time Reduction for Package Warpage Optimization based on Deep Neural Network and Bayesian Optimization (심층신경망 및 베이지안 최적화 기반 패키지 휨 최적화 시간 단축)

  • Jungeon Lee;Daeil Kwon
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.31 no.3
    • /
    • pp.50-57
    • /
    • 2024
  • Recently, applying a machine learning to surrogate modeling for rapid optimization of complex designs have been widely researched. Once trained, the machine learning surrogate model can predict similar outputs to Finite Element Analysis (FEA) simulations but require significantly less computing resources. In addition, combined with optimization methodologies, it can identify optimal design variable with less time requirement compared to iterative simulation. This study proposes a Deep Neural Network (DNN) model with Bayesian Optimization (BO) approach for efficiently searching the optimal design variables to minimize the warpage of electronic package. The DNN model was trained by using design variable-warpage dataset from FEA simulation, and the Bayesian optimization was applied to find the optimal design variables which minimizing the warpage. The suggested DNN + BO model shows over 99% consistency compared to actual simulation results, while only require 15 second to identify optimal design variable, which reducing the optimization time by more than 57% compared to FEA simulation.

Design Thermal Image Processing System using Common Image Processor (상용 이미지 프로세서를 이용한 열화상 영상 처리 시스템 설계)

  • Cha, Jeong-Woo;Han, Joon-Hwan;Park, Chan;Kim, Yong-Jin
    • Annual Conference of KIPS
    • /
    • 2019.10a
    • /
    • pp.5-7
    • /
    • 2019
  • 열화상 시스템은 물체로부터 발산되는 적외선을 영상화하여 물체를 탐지하는 장점으로 인해 군사 분야는 물론 현재 민수 분야(자동차, Security 시스템)에 활용분야가 넓어지고 있다. 기존에는 대부분 FPGA 기반으로 열화상 열상 모듈을 개발하였지만 민수 분야에 다양한 요구사항 및 범용성에 유연한 대처가 힘든 실정이다. 따라서 다양한 요구사항과 범용성을 만족하기 위한 시스템의 필요성이 대두되었다. 본 논문에서는 상용 이미지 프로세서를 이용한 열화상 영상 처리 시스템을 제안한다. 제안된 시스템은 기존 FPGA 기반 시스템이 아닌 상용 이미지 프로세서를 사용함으로써 범용 영상 입·출력 인터페이스 및 각종 디바이스를 지원함에 따라 다양한 요구사항과 범용성을 만족한다. 따라서 시스템이 구축이 되면 뛰어난 접근성으로 인하여 시스템 추가/변경 시 기존의 시스템에 비해 개발 비용 및 기간을 단축할 수 있으며 그로 인하여 다양한 고객 요구사항 만족, 개발 비용 및 시간 단축, 제품 출시일 등 다양한 이점을 얻을 것으로 예상한다.

Face Recognition System for Multimedia Application (멀티미디어 응용을 위한 얼굴 인식시스템)

  • Park, Sang-Gyou;Seong, Hyeon-Kyeong;Han, Young-Hwan
    • Journal of IKEEE
    • /
    • v.6 no.2 s.11
    • /
    • pp.152-160
    • /
    • 2002
  • This paper is the realization of the face recognition system for multimedia application. This system is focused on the design concerning the improvement of recognition rate and the reduction of processing time for face recognition. The non-modificated application of typical RGB color system enables the reduction of time required for color system transform. The neural network and the application of algorithm using face characteristic improves the recognition rate. After mosaicking an image, a face-color block has been selected through the color analysis of mosaic block. The characteristic of the face removes the mis-checked face-color candidate block. Finally, from the face color block, four special values are obtained. These values are processed to the neural network using the back propagation algorithm. The output values are the touchstone to decide the genuineness of face field. The realized system showed 90% of face recognition rate with less than 0.1 second of processing time. This result can be understood as sufficient processing time and recognition rate to find out the face block for multimedia application in dynamic image.

  • PDF