• 제목/요약/키워드: 주파수 오프셋

검색결과 212건 처리시간 0.022초

나머지 도플러 주파수 오프셋이 있는 대역확산 시스템에서 새로운 검파기법 (A Novel Detection Scheme for Reducing the Effect of Residual Doppler Frequency Offset in Spread Spectrum Systems)

  • 유승수;김선용;송익호
    • 한국통신학회논문지
    • /
    • 제31권6A호
    • /
    • pp.586-592
    • /
    • 2006
  • 대역확산 시스템에서 나머지 도플러 주파수 오프셋이 (residual Doppler frequency offset, RDFO) 있으면 부호 동기가 정확히 맞을 때에도 표본화된 최고 상관값은 실제 상관값의 꼭지값보다 낮다. 이로 말미암아 기존 단일 주파수 셀 (single frequency cell, SFC) 검파기법의 성능은 떨어진다. 이 논문에서는 RDFO가 있을 때 실제 꼭지값 근처에 상관값이 큰 여러 표본이 존재하는 것에 착안하여 새로운 탐색기법을 제안한다. 이를 위해 먼저 대역 확산 시스템에서 RDFO가 성능을 떨어뜨리는지 분석한다. 그 뒤, 기존 기법과 제안한 기법의 검파확률과 오경보확률을 얻고, 모의실험을 수행하여 RDFO가 있을 때 제안한 기법이 기존 기법보다 성능이 뛰어남을 보인다.

바이폴라 트랜스레지스턴스 증폭기 설계 (A Design of Bipolar Transresistance Amplifiers)

  • 차형우;임동빈;송창훈
    • 대한전자공학회논문지SD
    • /
    • 제38권11호
    • /
    • pp.828-835
    • /
    • 2001
  • 고정도 전류-모드 신호 처리를 위한 새로운 바이폴라 트랜스레지스턴스 증폭기(TRA)와 이것의 오프셋 보상된 TRA를 제안하였다. 두 TRA는 전류 입력을 위한 두 개의 전류 폴로워, 전류차를 얻기 위한 전류 가산기, 전류를 전압으로 변환시키기 위한 저항, 그리고 전압 출력을 위한 전압 폴로워로 구성되었다. 오프셋 보상된 TRA는 TRA의 오프셋 전압을 감소시키기 위한 다이오드 결선된 npn과 pnp 트랜지스터를 채용하였다. 시뮬레이션 결과, TRA근 입-출력 단자에서 0.5 Ω의 임피던스와 40 mV의 오프셋 전압을 갖고 있다는 것이 확인되었다. 오프셋 보상된 TRA는 1.1 mV의 오프셋 전압과 0.25 Ω의 임피던스를 갖고 있다. 두 개의 TRA를 단위-이득의 트랜스레지스턴스를 갖는 전류-전압 변환기로 이용할 때 3-dB 차단 주파수는 40 MHz이다. 제안한 두 TRA의 전력 소비는 11.25 mW이다.

  • PDF

H.264/AVC 동영상 압축율 향상을 위한 DC 오프셋 보정에 기반한 인터 예측 알고리즘 (DC Offset Adjusted Inter Prediction Algorithm for Improving H.264/AVC Video Coding Efficiency)

  • 윤대일;김해광
    • 방송공학회논문지
    • /
    • 제16권5호
    • /
    • pp.793-796
    • /
    • 2011
  • H.264/AVC 동영상 압축 표준 기술은 인터/인트라 예측에 의한 잔여 영상을 주파수 변환하고 양자화하여 엔트로피 부호화한다. 이 논문에서는 인터 예측에 의한 잔여 영상을 주변 영상 블록의 영상 정보를 사용하는 기존의 방법을 향상시킨 DC 오프셋 보정 방법에 의해 잔여 영상의 정보량을 감소하는 것에 의해 압축 성능을 향상시키는 기술을 제안한다. DC 오프셋에 관련한 오버헤드 정보는 비트스트림에 포함하지 않고 인코더와 디코더가 같은 방법의 DC 오프셋을 수행한다. 실험결과는 H.264/AVC에 비해서는 BD-Rate으로 평균 0.25% 좋아지지만 기존의 DC 오프셋 방법과 비교해서는 영상 시퀀스에 따라 성능이 향상 혹은 저하되는 것을 보여 준다. 평균적으로는 0.09%의 압축 성능이 저하된다. 이 논문의 실험결과를 통해 기존의 DC 오프셋 방법과 제안하는 방법을 슬라이스 단위, 매크로블록 단위 등의 부호화단위에 따라 적응적으로 적용하는 방법에 의한 압축율 향상에 대한 가능성을 확인하였다.

초기화 스위치를 이용해 오프셋을 감소시킨 고속 다이나믹 래치 비교기 설계 (Design of High Speed Dynamic Latch Comparator with Reduced Offset using Initialization Switch)

  • 성광수;현유진;서희돈
    • 대한전자공학회논문지SD
    • /
    • 제37권10호
    • /
    • pp.65-72
    • /
    • 2000
  • 본 논문에서는 다이나믹 래치 형태의 비교기의 입력 오프셋을 줄이는 효과적인 방법을 제안한다. 기존 논문에서 고려된 원하지 않는 정궤환에 의한 오프셋 뿐 아니라, charge injection 부정합에 따른 오프셋을 정확하게 분석하였으며 이를 최소화하기 위하여 샘플링 구간 전에 비교기 양 입력단을 같은 전압으로 초기화하기 위한 수위치를 추가하였다. 제안된 회로는 0.65${\mu}m$ CMOS 공정 파라미터로 모의 실험 되었으며, 5v의 단일 전원 전압으로 동작하고, 200MHz 샘플링 주파수에서 5mV 이하의 오프셋 전압을 가진다. 특히 입력 저항을 $5k{\Omega}$일 때 기존 논문에 비해 약 80%의 입력 오프셋이 개선됨을 모의 실험을 토하여 확인하였다.

  • PDF

직교 주파수분할다중화 시스템을 위한 채널간간섭 자기소거법 (An Interchannel Interference Self-Cancellation Scheme for the Orthogonal Frequency Division Multiplexing System)

  • 진혜걸;강석근
    • 한국전자통신학회논문지
    • /
    • 제13권4호
    • /
    • pp.729-736
    • /
    • 2018
  • 주파수 오프셋으로 인하여 직교 주파수분할다중화의 수신 심볼에는 채널간간섭이 발생된다. 채널간간섭 자기소거법은 직교 주파수분할다중화 심볼의 부채널에 할당되는 신호를 조정함으로써 다른 부채널에 의한 간섭을 상쇄시키는 기술이다. 기존 인접심볼반복법은 원거리 부채널에 의한 간섭을 감소시키기는 하지만 가장 인접한 부채널에 의한 간섭은 완화시키지 못하거나 심지어는 증가시키는 경우도 있다. 이러한 문제점을 해결하기 위하여 본 논문에서는 새로운 인접심볼반복 기반 채널간간섭 자기소거법을 제안하고 성능을 분석한다. 여기서는 연속된 3개 부채널의 간섭계수를 이용하여 구한 t-파라미터를 적용한다. 그 결과, 제안된 방법은 원거리 부채널에 의한 영향을 감소시키는 능력은 기존 방법과 거의 동일한 반면 최인접 부채널에 의한 채널간간섭은 크게 감소시킬 수 있는 것으로 나타났다.

십자형 CMOS 홀 플레이트 및 오프셋, 1/f 잡음 제거 기술 기반 자기센서 신호처리시스템 설계 (A Design Of Cross-Shpaed CMOS Hall Plate And Offset, 1/f Noise Cancelation Technique Based Hall Sensor Signal Process System)

  • 허용기;정원재;이지훈;남규현;유동균;윤상구;민창기;박준석
    • 전자공학회논문지
    • /
    • 제53권5호
    • /
    • pp.152-159
    • /
    • 2016
  • 본 논문은 CMOS 자기센서(hall Sensor)의 오프셋 및 1/f 잡음 제거기술 기반 고선형 자기센서 신호처리장치를 제안한다. 제안하는 자기센서는 자계(magnetic Field)를 감지하여 자계의 변화량에 따른 홀 전압(hall Voltage)을 출력하는 홀 플레이트(hall Plate)와 홀 플레이트 출력 신호의 오프셋과 1/f 잡음 제거 및 디지털화를 위한 자기센서 신호처리시스템으로 구성된다. 자기센서 신호처리 시스템은 스피닝 전류 바이어싱(spinning current biasing)을 통해 자기신호로부터 오프셋과 1/f잡음 성분을 분리하고, 초퍼 및 증폭기를 통해 자기신호를 100 kHz 주파수 대역으로 변조한다. 60 kHz 차단주파수를 갖는 고역통과필터(highpass filter)를 사용하여 오프셋 및 1/f 잡음을 제거한뒤 ADC(analog to digital converter)를 통해 자기신호만을 디지털 변조한다. 증폭기 및 고역통과필터 출력은 자기신호 -53.9 dBm @ 100 kHz, 잡음성부은 -101.3 dBm @ 10 kHz이다. 최종적으로 ADC를 통과한 자기센서 출력은 -5.0 dBm @ 100 kHz이고, 오프셋 및 1/f 잡음은 -55.0 dBm @ 10 kHz이다.

주파수 �V이 다른 WDM 신호의 효율적 왜곡 보상 (Effective Compensation of Distorted WDM Signals Related with Frequency Chirp)

  • 이성렬;임황빈
    • 한국항행학회논문지
    • /
    • 제11권4호
    • /
    • pp.394-400
    • /
    • 2007
  • 광 변조기에 의해 광 신호에 본질적으로 인가되어 전송 품질에 영향을 미치는 주파수 �V (frequency chirp)에 관계하여 광 위상 공액기 (OPC ; optical phase conjugator)의 최적 위치와 광섬유 구간의 최적 분산 계수를 도출하였다. 본 논문에서는 다양한 주파수 �V과 최적 파라미터의 관계를 살펴보고자 전송 성능 면에서 최악의 경우인 10 dB 소광비를 갖는 NRZ 형식의 40 Gbps ${\times}$ 16 채널 WDM 전송 시스템에서 음(negative 또는 down)의 �V, chirp-free, 양(positive 또는 up)의 �V을 모두 가정하였다. 주파수 �V 값이 커질수록 WDM 채널 신호들의 최적의 보상을 위한 OPC의 위치 오프셋이나 광섬유 구간의 분산 계수 오프셋을 크게 하여야 한다는 것을 확인하였다. 그리고 도출된 최적 값들의 효과는 초기 주파수 �V 값이 양인 WDM 채널의 보상에서보다 음인 WDM 채널의 보상에서 더욱 크다는 것을 확인하였다.

  • PDF

IEEE 802.15.4g SUN 시스템용 RF 주파수 합성기의 구현 (Implementation of RF Frequency Synthesizer for IEEE 802.15.4g SUN System)

  • 김동식;윤원상;채상훈;강호용
    • 전자공학회논문지
    • /
    • 제53권12호
    • /
    • pp.57-63
    • /
    • 2016
  • 본 논문은 $0.18{\mu}m$ 실리콘 CMOS 기술을 이용한 IEEE802.15.4g SUN 체계의 센서노드 무선통신부에 적용할 수 있는 RF 주파수 합성기의 구현에 대하여 기술하였다. 제안한 주파수 합성기는 고속 저잡음 특성을 얻기 위하여 VCO, 프리스케일러, 1/N 분주기, ${\Delta}-{\Sigma}$ 모듈레이터 그리고 PLL 공통 회로 등의 설계 최적화가 이루어졌으며, 특히 VCO는 NP 코어 구조와 13단 캡 뱅크를 각각 적용하여 고속, 저잡음 및 광대역 튜닝 범위를 확보하였다. 제안된 주파수 합성기를 칩으로 제작하여 측정한 결과 출력 주파수 범위는 1483MHz~2017MHz, 위상잡음은 100KHz 오프셋에서는 -98.63dBc/Hz, 1MHz 오프셋에서는 -122.05dBc/Hz로 양호한 특성을 얻을 수 있었다.

오프셋 전압 보상이 적용된 지연 선로 구조의 C 대역 순시 주파수 측정용 수신기 설계 및 제작 (Design and Fabrication of a C-Band Delay Line Instantaneous Frequency Measurement Receiver with Offset Voltage Compensation)

  • 전문수;전여옥;서원구;배경태;김동욱
    • 한국전자파학회논문지
    • /
    • 제27권1호
    • /
    • pp.42-49
    • /
    • 2016
  • 본 논문에서는 지연 선로의 경로차를 이용하여 4~6 GHz의 연속파 신호를 감지하여 125 MHz의 해상도로 순시 주파수를 측정하는 순시 주파수 측정용 수신기를 설계 및 제작하였다. 수신기는 4 비트 지연 선로 구조를 가졌으며, 전력 분배기, 지연 선로, 전력 합성기, 전력 검파기, 비교기 등으로 구성되었다. 각각의 비트에 배정된 지연 선로의 주파수에 따른 경로 손실 차이를 보상하고, 전력 검파 특성의 주파수 의존성을 보정하기 위해 오프셋 전압 보상을 비교기에 적용하여 측정의 정확성을 향상시켰다.

High-Order QAM에 적합한 반송파 동기회로 설계 - I부. 넓은 주파수 포착범위를 가지는 위상검출기 설계 및 분석 (Design of Carrier Recovery Circuit for High-Order QAM - Part I : Design and Analysis of Phase Detector with Large Frequency Acquisition Range)

  • 김기윤;조병학;최형진
    • 대한전자공학회논문지TC
    • /
    • 제38권4호
    • /
    • pp.11-17
    • /
    • 2001
  • 본 논문에서는 High-Order QAM(Quandrature Amplitude Modulation)을 적용하는 모뎀에서 강인하고 넓은 범위의 주파수 포착 범위를 가지는 극성판단(Polarity Decision) 반송파 동기용 PD(Phase Detector) 알고리즘을 제안하고 이에 대한 평균 출력특성(S-curve)과 분산특성을 수학적으로 유도하여 기존의 DD(Decision Directed)방식과 비교 분석한다. 기존의 DD 방식의 선형영역은 256 QAM의 경우 $3.5^{\circ}{\sim}3.5^{\circ}$ 이었으나 제안한 알고리즘의 선형영역은 ${\gamma}-17.9$에서 $36^{\circ}{\sim}36^{\circ}$ 의 넓은 구간을 가진다. 또한 기존의 DD 방식에서는 256 QAM의 주파수 오프셋 포착 성능이 ${\pm}10\;KHz$ 이하였다. 이는 아날로그 front-end 회로에서 주파수 오프셋이 일반적으로 ${\pm}100\;KHz$ 정도까지 줄어들 수 잇는 것을 감안하면 AFC(Automatic Frequency Control) 또는 반송파 복구를 위한 보조적인 위상검출회로가 필요하게 됨을 의미한다. 그러나 제안된 극성판단 반송파 동기 알고리즘을 사용하면 보조적인 회로의 도움없이 SNR = 30 dB에서 최대 ${\pm}300\;KHz$의 주파수 오프셋까지도 포착 가능하다.

  • PDF