• 제목/요약/키워드: 전치증폭기

검색결과 156건 처리시간 0.023초

광대역 전력용 전치증폭기 설계 (Design of Pre-amplifier for Ultrabroadband Power)

  • 김갑기
    • 한국정보통신학회논문지
    • /
    • 제9권7호
    • /
    • pp.1529-1533
    • /
    • 2005
  • 본 논문에서는 광대역전력증폭기에 사용가능한 전치증폭기를 설계하였다. 전치증폭기는 주파수특성과 잡음특성이 우수한 WJ사의 AMl의 사용하였다. 부궤환을 이용하여 100MHz${\~}$3GHz 대역에 걸쳐서 우수한 VSWR 특성과 주파수 특성을 갖도록 설계하였다. 설계된 전치증폭기는 EMC 측정장비와 같은 광대역 i성을 필요로 하는 장비의 전력 증폭기에 활용 가능할 것으로 사료된다.

포락선 전치 왜곡기를 이용한 도허티 증폭기의 효율 및 선형성 개선에 관한 연구 (A Study on Improvement for Efficiency and Linearity of Doherty Amplifier using Envelope Predistorter)

  • 장혁수;정성찬;박천석;김수겸
    • 한국정보통신설비학회:학술대회논문집
    • /
    • 한국정보통신설비학회 2006년도 하계학술대회
    • /
    • pp.62-66
    • /
    • 2006
  • 본 논문은 도허티 증폭기 및 포락선 전치 왜곡기를 이용한 전력 증폭기의 효율 및 선형성 개선에 관한 것이다. 전력 증폭기의 효율을 개선하기 위하여 도허티 증폭기를 제작하여 효율 특성을 개선하였으며, 포락선 전치 왜곡기를 이용하여 도허티 증폭기의 선형성 개선량에 대하여 조사하였다. 제작된 도허티 증폭기는 AB 급으로 동작시킨 전력 증폭기와 비교하여 출력 전력 10W에서 8.5%의 효율 개선 효과를 보였으며, 출력 전력 40W에서 12.6%의 효율 개선 특성을 나타내었다. 포락선 전치 왜곡기를 이용한도 허티 증폭기는 출력 전력 10W에서 7dB의 선 형성 개선 효과를 나타내었다. IMT-2000 주파수 대역에서 WCDMA down-link 4 carrier 신호를 이용하여 출력 전력 10W에서 측정한 결과 AB 급으로 동작하는 전력 증폭기와 비교하여 4.2%의 효율 개선 및 6.3dB의 선형성 개선 효과를 나타내었다.

  • PDF

부궤환을 이용한 광대역 전치증폭기 설계 (Design of Ultrabroadband Pre-amplifier using Negative Feedback)

  • 김평국;박청룡;부종배;김갑기
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2005년도 추계종합학술대회
    • /
    • pp.485-488
    • /
    • 2005
  • 본 논문에서는 광대역전력증폭기에 사용가능한 전치증폭기를 설계하였다. 설계된 전치증폭기는 주파수 특성과 잡음특성이 우수한 WJ사의 AM1을 사용하였다. 부궤환을 이용하여 100MHz ${\sim}$ 3GHz 대역에 걸쳐서 우수한 VSWR 특성과 주파수 특성을 갖도록 설계하였다.

  • PDF

2.5V, 0.25$\mu\textrm{M}$ CMOS 공정을 이용한 채널당 1Gbps로 동작하는 10채널 병렬 광 수신기의 설계 (A 2.5-V,1-Gb/s/ch Parallel Optical Receiver in 0.25mm CMOS Technology)

  • 정성재;김형수;김두근;최영완
    • 한국광학회:학술대회논문집
    • /
    • 한국광학회 2001년도 제12회 정기총회 및 01년도 동계학술발표회
    • /
    • pp.180-181
    • /
    • 2001
  • 이 논문은 채널당 1Gbps로 동작하는 10채널 광 수신기를 0.25$mu extrm{m}$ CMOS공정을 이용하여 설계한 것이다. 광 수신기는 크게 2부분으로 나눠지는데 첫 번째 부분은 입력된 전류 신호를 전압 신호로 변환시켜주는 역할을 하는 트랜스임피던스 전치증폭기이고, 다음 부분은 원하는 디지털 레벨로 풀스윙 할 수 있도록 하는 후치증폭기이다. 전치증폭기의 출력 전압은 스윙폭에 무관하게 그 다음 단에서 적당한 디지털 레벨 데이터로 변환되어야한다. (중략)

  • PDF

InGaAs APD/GaAs MESFET를 이용한 광 수신 전치증폭기의 설계 (Design of Optical Peramplifier with InGaAs APD/GaAs MESFET)

  • 이영철;신철재
    • 한국통신학회논문지
    • /
    • 제16권11호
    • /
    • pp.1071-1083
    • /
    • 1991
  • 본 논문에서는 InGaAs APD와 GaAs MESFET를 이용하여 광 수신 전치증폭기의 설계와 제작에 대하여 논의 하였다. 3단 전달 임피던스형 광 수신 전치 증폭기에 대하여 분석하였으며 마이크로스트립을 이용하여 실현 시켰다. 실현된 광수 신전치 증폭기의 성능을 컴퓨터 시뮬레이션에 의하여 예측할 수 있었으며 이론값을 실험한 결과와 비교하였다. 설계 제작한 혼합 마이크로파 집적회로 형태의 광 수신 전치 증폭기는 대역폭이 380MHz이었으며 565Mb/s, $BER10^9$에서 수신기의 감도는 -40.6dBm을 보였다.

  • PDF

비선형 전력 증폭기의 포화영역에서 강인한 디지털 전치왜곡 기법 (A Robust Digital Pre-Distortion Technique in Saturation Region for Non-linear Power Amplifier)

  • 홍순일;정의림
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2015년도 춘계학술대회
    • /
    • pp.681-684
    • /
    • 2015
  • 무선 통신 시스템에서 전력 증폭기는 신호를 원거리로 송신하기 위해 필수적인 부품이다. 일반적으로 전력증폭기는 비선형 특성을 가지고 있는 소자이며, 입력 전력이 높을수록 심한 비선형 특성을 보인다. 또한 이러한 비선형 왜곡은 신호품질을 저하시키고 인접 채널 간섭을 유발하게 된다. 전력증폭기의 비선형 특성을 선형화하기 위한 다양한 기술들이 알려져 있는데, 그 중에서 디지털 전치왜곡 방식이 디지털 신호처리를 이용하여 효과적으로 전력증폭기를 선형화 하는 것으로 알려져 있다. 하지만, 전력 증폭기가 포화 영역에서 동작 할 경우 심한 비선형 왜곡의 영향으로 전력증폭기의 선형화가 제대로 이루어지지 않는 문제가 있다. 본 논문에서는 포화 영역에서 디지털 전치왜곡 성능개선을 다루는데, 계수를 구하는 적응형 알고리즘에서 왜곡이 심한 포화영역의 입력 신호에서는 적응형 알고리즘을 동작시키지 않고 비포화 영역의 신호에서는 알고리즘을 동작시킴으로써 전치왜곡의 성능을 개선하는 방안을 제안한다. 제안하는 알고리즘을 검증하기 위해 MATLAB을 사용하여 컴퓨터 모의실험을 수행하였고, 기존의 디지털 전치왜곡 방식과의 비교 분석도 수행하였다.

  • PDF

광통신용 다채널 CMOS 차동 전치증폭기 어레이 (Multichannel Transimpedance Amplifier Away in a $0.35\mu m$ CMOS Technology for Optical Communication Applications)

  • 허태관;조상복;박성민
    • 대한전자공학회논문지SD
    • /
    • 제42권8호
    • /
    • pp.53-60
    • /
    • 2005
  • 최근 낮은 기가비트급 광통신 집적회로의 구현에 sub-micron CMOS 공정이 적용되고 있다. 본 논문에서는 표준 0.35mm CMOS 공정을 이용하여 4채널 3.125Gb/s 차동 전치증폭기 어레이를 구현하였다. 설계한 각 채널의 전치증폭기는 차동구조로 regulated cascode (RGC) 설계 기법을 이용하였고, 액티브 인덕터를 이용한 인덕티브 피킹 기술을 이용하여 대역폭 확장을 하였다 Post-layout 시뮬레이션 결과, 각 채널 당 59.3dBW의 트랜스임피던스 이득, 0.5pF 기생 포토다이오드 캐패시턴스에 대해 2.450Hz의 -3dB 대역폭, 그리고 18.4pA/sqrt(Hz)의 평균 노이즈 전류 스펙트럼 밀도를 보였다. 전치증폭기 어레이의 공급전원은 단일전압 3.3V 이고, 전력소모는 92mw이다. 이는 4채널 RGC 전치증폭기 어레이가 저전력, 초고속 광인터컨넥트 분야에 적합함을 보여준다.

피드백 샘플 반복 활용을 이용한 다지털 전치 왜곡 방안 (Digital Pre-Distortion Technique Using Repeated Usage of Feedback Samples)

  • 이광표;홍순일;정의림
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2015년도 춘계학술대회
    • /
    • pp.673-676
    • /
    • 2015
  • 디지털 전치 왜곡기법은 비선형 전력증폭기의 역함수에 해당하는 디지털 전치왜곡 특성을 찾아 송신신호를 미리 왜곡 시켜줌으로써 비선형 전력증폭기를 선형화시키는 기술이다. 일반적으로 전력증폭기는 시간과 전력 그리고 온도에 따라 비선형 특성이 변하기 때문에 디지털 전치왜곡기법에서는 송신신호와 되먹임 신호를 주기적으로 메모리(RAM)에 저장하여 전력증폭기 특성 함수의 역함수인 전치 왜곡 계수를 찾게 된다. 하지만 적응형 알고리즘이 원하는 전치왜곡 계수에 수렴하기 위해서는 긴 샘플이 요구되는데 이는 많은 메모리를 요구한다. 본 논문에서는 전치왜곡 엔진부에서 짧은 길이의 메모리를 사용하지만 이 메모리의 샘플을 재활용하여 반복 연산 수행을 통해 긴 용량의 메모리를 이용하여 구현하였을 경우와 유사한 성능을 얻는 방법을 제안하며 이를 컴퓨터 모의실험을 통해 성능 비교 분석한다.

  • PDF

디지털 보청기를 위한 저전력, 저잡음 전치증폭기 설계 (Desgin of Low-power, Low-noise Preamplifier for Digital Hearing-Aids)

  • 임새민;박상규
    • 전자공학회논문지
    • /
    • 제49권12호
    • /
    • pp.219-225
    • /
    • 2012
  • 디지털 보청기용 저전력, 저잡음 전치증폭기를 설계하였다. 본 전치증폭기는 일렛트렛 마이크로부터 싱글엔드 형태로 입력 받은 신호를 증폭한 후, 차동신호의 형태로 ADC에 전달한다. 또, 3.6, 7.2, 14.4, 28.8의 가변이득을 가지며 100Hz~10kHz의 주파수 대역에서 동작한다. 설계된 증폭기는 130nm CMOS 공정으로 제작되었으며, 1.2V 전원을 사용하여 측정한 결과 85dB의 SNR, 0.05%의 고조파 왜곡 및 $200{\mu}W$의 파워소모를 얻었다.

광수신기 기술동향

  • 박문수
    • ETRI Journal
    • /
    • 제8권3호
    • /
    • pp.109-122
    • /
    • 1986
  • 본고에서는 광수신기 전치 증폭기의 종류에 따른 장단점을 설명하였고, 지금까지 발표된 전치 증폭기의 configuration들과 잡음 특성들을 고찰하였다. 그리고 최근의 광수신기에 대한 연구 동향을 살피는 한편, 앞으로 해야할 연구 방향을 제시하였다.

  • PDF