• 제목/요약/키워드: 전류 모드

검색결과 825건 처리시간 0.026초

OFDM 용 무선통신단말기 모뎀의 저소비 전력화를 위한 단일칩용 I-V 컨버터 (Low-power Single-Chip Current-to-Voltage Converter for Wireless OFDM Terminal Modem)

  • 김성권
    • 한국지능시스템학회논문지
    • /
    • 제17권4호
    • /
    • pp.569-574
    • /
    • 2007
  • 최근 많은 광대역 유무선 통신 응용분야에서 OFDM(Orthogonal Frequency Division Multiplexing) 방식을 표준기술로 채택하고 있다. OFDM 방식의 고속 무선 데이터 통신을 위한 FFT 프로세서는 일반적으로 DSP(Digital Signal Processing)로 구현되었으나, 큰 전력 소비를 필요로 한다. 따라서, OFDM 통신방식의 단점인 전력문제를 보완하기 위해서 전류모드 FFT LSI가 제안되었고, 저소비전력 전류모드 FFT LSI를 동작시키기 위해서는 전류모드를 전압모드로 바꾸는 VIC(Voltage to Current Converter) 그리고 다시 전류모드를 전압모드로 바꾸어 주는 IVC(Current to Voltage Converter)가 필요하다. 그러나, OP-AMP로 구현되는 종래의 IVC는 회로규모가 크고, 전력소비가 크며, LSI 내에 크고 정확한 높은 저항을 필요로 한다. 또한 전류모드신호처리에서 많이 이용되는 Current Mirror 회로 등의 출력단자로부터 전류신호를 입력받은 경우, 입력단자간의 전위차가 발생하며, DC offset 전류가 발생하는 등의 문제점을 갖는다. 따라서 본 연구에서는 저전력 동작이 가능하고, 향후, single chip 응용이 가능한 IVC를 $0.35{\mu}m$ 공정에서 설계함으로서, $0.35{\mu}m$ 공정에서의 전류모드 FFT LSI의 전압모드 출력이 가능해졌다 설계된 IVC는 FFT LSI의 출력이 디지털신호로 환산한 ${\pm}1$인 점을 감안하여, 전류모드 FFT LSI의 출력이 $13.65{\mu}A$ 이상일 때에 3.0V의 전압을 출력하고, FFT LSI의 출력이 $0.15{\mu}A$ 이하일 때에 0.5V 이하의 전압을 출력하도록 하였으며, IVC의 총 소비전력은 약 1.65mV이하로 평가되었다.

의사-연속전류모드 벅-부스트 형 태양전력 조절기의 평균전류모드제어 (Average-Current-Mode Control of Pseudo-Continuous Current Mode BUCK-BOOST Type Solar Array Regulator)

  • 양정환;윤석택
    • 한국위성정보통신학회논문지
    • /
    • 제7권2호
    • /
    • pp.72-75
    • /
    • 2012
  • 저궤도 인공위성에 사용되는 태양전력 조절기는 태양전지의 영향으로 일반적인 DC-DC 컨버터와는 다른 소신호 특성을 갖는다. 이로 인하여 벅-부스트 형 태양전력 조절기는 태양전지의 전류원 영역에서 평균전류모드제어가 불가능하다. 이 논문에서는 벅-부스트 형 태양전력 조절기를 의사-연속전류모드로 동작시켜 태양전지의 전 영역에서 태양전력조절기를 평균전류모드 단일 제어한다. 우선 의사-연속전류모드 벅-부스트 형 태양전력 조절기의 회로 동작을 설명하고, 소신호 전달함수를 구하고 이를 바탕으로 평균전류모드제어기를 구성한다. 최종적으로 모의실험을 통하여 의사-연속전류모드 벅-부스트 형 태양전력 조절기의 평균모드제어를 검증한다.

선형 캐스코드 전류모드 적분기 (Linear cascode current-mode integrator)

  • 김병욱;김대익
    • 한국전자통신학회논문지
    • /
    • 제8권10호
    • /
    • pp.1477-1483
    • /
    • 2013
  • 연속시간 전류모드 기저대역 채널선택 필터 설계를 위하여 전류이득과 단위이득 주파수를 개선시킨 저전압 선형 캐스코드 전류모드 적분기를 제안하였다. 제안된 전류모드 적분기는 CMOS 상보형 회로로 구성된 완전 차동 형태의 입 출력단으로 구성하였으며, 여기에 캐스코드 트랜지스터를 추가시킴으로써 바이어스 단을 구성하여 선형영역에서 동작시켜 저전압 구조에 적합하도록 설계하였다. 이 때 바이어스 전압을 선택적으로 제어하여 주파수 대역이 가변될 수 있도록 설계하였다. 시뮬레이션 결과를 통해 설계한 선형 캐스코드 전류모드 적분기가 저전압 동작, 전류 이득 및 단위이득 주파수 등 모두 만족할 만한 특성을 가지고 있음을 확인하였다.

GALS 시스템용 전류 모드 다치 논리 회로 기반 저전력 지연무관 데이터 전송 회로 설계 (Design of Low Powered Delay Insensitive Data Transfers based on Current-Mode Multiple Valued Logic)

  • 오명훈;신치훈;하동수
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2005년도 추계종합학술대회
    • /
    • pp.723-726
    • /
    • 2005
  • GALS (Globally Asynchronous Locally Synchronous) 시스템 기반의 SoC 설계에 필수적인 DI (Delay Insensitive) 데이터 전송방식 중 기존의 전압 모드 기반 설계 방식은 N 비트 데이터 전송에 물리적으로 2N+1 개의 도선이 필요하다. 이로 인한 전력 소모와 설계 복잡성을 줄이기 위해 N+1 개의 도선으로 N 비트 데이터를 전송할 수 있는 전류 모드 다치 논리 회로 기반 설계 방식이 연구되었다. 그러나, static 전력의 비중이 커 데이터 전송 속도가 낮을수록 전력 소모 측면에서 취약하고, 휴지 모드에서도 상당량의 전력을 소비한다. 본 논문에서는 이러한 문제점을 해결할 수 있는 전류 모드 기반 인코더와 디코더 회로를 제안하고, 이에 따른 새로운 전류 인코딩 기법을 설명한다. 마지막으로 기존의 전압 모드 및 전류 모드 방식과 delay, 전력 소비 측면에서 비교 데이터를 제시한다.

  • PDF

하이브리드 모드 전류제어를 이용한 출력 전류 저조 파 발진 방지 (Prevention of output current sub-harmonic oscillation using the Hybrid mode current control)

  • 오승민;이종욱;김학원;조관열
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2017년도 추계학술대회
    • /
    • pp.3-4
    • /
    • 2017
  • 컨버터 제어를 위한 피크 전류 모드는 기존의 전류 모드 제어 기법에 비해 빠른 응답과 간단한 구조로 인해 많은 컨버터 애플리케이션에서 사용된다. 그러나 듀티가 0.5를 초과하면, 서브 하모닉 발진이 전류에서 발생한다. 이러한 현상을 방지하기 위해 제어기를 안정적으로 동작 할 수 있도록 보상 기울기를 추가 한다. 그러나 기울기 보상의 방법은 구조를 복잡하게 만들고 출력 전압이 가변적 일 때 때때로 기울기를 변화시켜야 하는 문제가 있다. 따라서 본 논문에서는 기울기 보상 없이 새로운 하이브리드 모드 전류 제어 방법을 제안한다. 밸리 전류 모드에서 트레일 링 에지 변조를 사용하는 제안 된 방법에서, 서브 하모닉 발진 문제는 쉽게 해결 될 수 있다. 제안 된 제어기는 Psim 시뮬레이션에 의해 검증된다.

  • PDF

저전압 전류모드 CMOS 필터 구현을 위한 새로운 연속시간 전류모드 적분기 (A new continuous-time current-mode integrator for realization of low-voltage current-mode CMOS filter)

  • 방준호;조성익;김동용
    • 한국통신학회논문지
    • /
    • 제21권4호
    • /
    • pp.1068-1076
    • /
    • 1996
  • 저전압 아날로그 전류모드 능동필터의 기본블럭으로 응용될 수 있는 새로운 구조를 갖는 연속시간 전류모드 적분기를 제안한다. 제안된 전류모드 적분기를 Zele등이 설계한 기존 전류모드 적분기와 비교하여, 단위이득 주파수, 부하구동능력 및 소비전력이 개선될 수 있음을 소신호 해석 및 시뮬레이션을 통하여 입증하였다. 제안된 전류 모드 적분기를 이용하여 전류모드 3차 저역 능동필터를 설계하고, 설계된 능동필터를 ORBIT사의 $1.2{\mu}{\textrm{m}}$ double-poly double-metal CMOS n-well 공정을 이용하여 칩으로 제작하였다. 제작된 전류모드 능동필터의 측정결과, 단일 3.3V의 공급전압을 인가시 44.5MHz의 -3dB 차단주파수와 3.3mW의 소비전력 특성을 나타내었으며, 필터의 전체 칩면적은 $0.12mm^2$ 였다.

  • PDF

전류모드제어를 위한 연속시간모델의 새로운 유도 방법 (Alternative Derivation of Continuous-Time Model for Current-Mode Control)

  • 정동열;홍성수;최병조;안현식;사공석진
    • 전력전자학회논문지
    • /
    • 제8권2호
    • /
    • pp.137-142
    • /
    • 2003
  • 전류모드제어의 널리 알려진 두가지 연속시간모델이 소신호 예측에서 현저한 차이점을 보인다 따라서, 소신호에서의 불일치의 원인을 명백하게 하려고 한다. 본 논문에서는 전류모드제어를 위한 연속시간모델을 유도하는 다른 방안을 제시한다. 본 논문에서 제안한 전류모드제어모델과 기존의 전류모드제어모델과 모델링 방법의 차이점을 제시하고, 제안된 연속시간모델에 대한 타당성을 검증하기 위해 하드웨어실험과 PWM 블록의 모델에 샘플링효과를 포함하는 알고리즘을 제안하고, 전류루프이득을 시뮬레이션과 하드웨어 실험 결과와 비교, 검토하였다.

평균전류모드제어의 전류응답예측을 위한 새로운 이산시간 소신호 모델 (New Discrete-time Small Signal Model of Average Current Mode Control for Current Response Prediction)

  • 정영석
    • 전력전자학회논문지
    • /
    • 제10권3호
    • /
    • pp.219-225
    • /
    • 2005
  • 본 논문에서는 평균전류모드제어를 이용하는 컨버터의 전류응답을 예측할 수 있는 새로운 이산시간 소신호 모델을 구한다. 평균전류모드제어는 최대전류모드제어와 달리 전류제어를 위해 복잡한 보상기 회로를 사용하므로 컨버터의 동작 특성 해석이 어렵다. 평균전류모드제어를 사용하는 컨버터의 소신호 전류응답을 예측하기 위해 샘플러모델을 제안하고, 이 모델로부터 새로운 이산시간 소신호 모델을 구한다. 제안된 방식은 기존 방식과 달리 복잡한 형태의 보상기를 사용하는 컨버터에도 적용 가능하다. 제안한 새로운 이산시간 소신호 모델을 이용한 예측 결과를 스위칭 모델 시뮬레이션 프로그램인 PSIM을 이용한 시뮬레이션 결과 및 실험결과와 비교하여 제안한 새로운 이산시간 소신호 모델의 우수성을 보인다.

저 전력 MOS 전류모드 논리 병렬 곱셈기 설계 (Design of a Low-Power MOS Current-Mode Logic Parallel Multiplier)

  • 김정범
    • 전기전자학회논문지
    • /
    • 제12권4호
    • /
    • pp.211-216
    • /
    • 2008
  • 이 논문은 MOS 전류모드 논리 (MOS current-mode logic circuit, MCML) 회로를 이용하여 저 전력 특성을 갖는 8${\times}$8 비트 병렬 곱셈기를 설계하였다. 설계한 곱셈기는 회로가 동작 하지 않을 때의 정적 전류의 소모를 최소화하기 위하여 슬립 트랜지스터 (sleep-transistor)를 이용하여 저 전력 MOS 전류모드 논리회로를 구현하였다. 설계한 곱셈기는 기존 MOS 전류모드 논리회로에 비해 대기전력소모가 1/50으로 감소하였다. 또한, 이 회로는 기존 MOS 전류모드 논리회로에 비해 전력소모에서 10.5% 감소하였으며, 전력소모와 지연시간의 곱에서 11.6%의 성능 향상이 있었다. 이 회로는 삼성 0.35${\mu}m$ 표준 CMOS 공정을 이용하여 설계하였으며, HSPICE를 통하여 검증하였다.

  • PDF

PWM 인버터로 구동된 유도전동기의 누설전류 억제에 관한 연구(I) (A Study on the Simulation method for the common-mode voltage and current in the voltage fed PWM inverter system)

  • 전진휘;이재호;이상훈;김철우
    • 전력전자학회논문지
    • /
    • 제5권3호
    • /
    • pp.246-253
    • /
    • 2000
  • 전동기의 제어기법과 제어기 등의 발달로 유도전동기는 산업용으로 널리 보급되고 있으며, 유도전동기를 고효율로 제어하기 위하여 PWM 인버터가 널리 사용되고 있다. 그리고 IGBT와 같은 고속 스위칭 소자의 발달로 인해 전압형 PWM 인버터의 스위칭 주파수가 증가가 가능하게 됐으며, 그로 인해 매우 우수한 동작 특성을 가지게 되었다. 그러나 고속 스위칭은 전압과 전류의 급격한 변화로 인해 매 스위칭마다 발생하는 고주파 성분의 커먼 모드전압과 전류를 발생하게 되고 이들은 베어링 전류와 축전압, 전도 및 방사 EMI, 기기의 절연수명 단축, 등의 악영향을 유발한다. 본 연구에서는 이러한 커먼 모드 전압과 전류에 대한 시스템 레벨 해석이 가능한 시뮬레이션 기법에 대해 실제 측정과 시뮬레이션을 통해 검정하였다. 이를 통해서 커먼 모드 전압과 전류가 PWM 인버터 시스템의 각 부에 미치는 영향을 쉽게 확인 할 수 있으며, 커먼 모드 전압과 전류의 저감을 위해 추가될 수 있는 부가적인 보조회로의 영향에 대해서도 제시된 시뮬레이션 기법을 통해 확인 할 수 있다.

  • PDF