• Title/Summary/Keyword: 저전력 모드

Search Result 236, Processing Time 0.025 seconds

A 1.8V 2-Gb/s SLVS Transmitter with 4-lane (4-lane을 가지는 1.8V 2-Gb/s SLVS 송신단)

  • Baek, Seung-Wuk;Jang, Young-Chan
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2013.10a
    • /
    • pp.357-360
    • /
    • 2013
  • A 1.8V 2-Gb/s scalable low voltage signaling (SLVS) transmitter (TX) is designed for mobile applications requiring high speed and low power consumption. It consists of 4-lane TX for data transmission, 1-lane TX for a source synchronous clocking, and a 8-phase clock generator. The proposed SLVS TX has the scaling voltage swing from 50 mV to 650 mV and supports a high speed (HS) mode and a low power (LP) mode. An output impedance calibration scheme for the SVLS TX is proposed to improve the signal integrity. The proposed SLVS TX is implemented by using a $0.18-{\mu}m$ 1-poly 6-metal CMOS with a 1.8V supply. The simulated data jitter of the implemented SLVS TX is about 8.04 ps at the data rate of 2-Gbps. The area and power consumption of the 1-lane of the proposed SLVS TX are $422{\times}474{\mu}m^2$ and 5.35 mW/Gb/s, respectively.

  • PDF

A 2.4-GHz Dual-Mode CMOS Power Amplifier with a Bypass Structure Using Three-Port Transformer to Improve Efficiency (3-포드 변압기를 이용한 바이패스 구조를 적용하여 효율이 개선된 이중 모드 2.4-GHz CMOS 전력 증폭기)

  • Jang, Joseph;Yoo, Jinho;Lee, Milim;Park, Changkun
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.23 no.6
    • /
    • pp.719-725
    • /
    • 2019
  • We propose a 2.4-GHz CMOS power amplifier (PA) with a bypass structure to improve the power-added efficiency (PAE) in the low-power region. The primary winding of the output transformer is split into two parts. One of the primary windings is connected to the output of the power stage for high-power mode. The other primary winding is connected to the output of the driver stage for low-power mode. Operation of the high power mode is similar to conventional PAs. On the other hand, the output power of the driver stage becomes the output power of the overall PA in the low power mode. Owing to a turning-off of the power stage, the power consumption is decreased in low-power mode. We designed the CMOS PA using a 180-nm RFCMOS process. The measured maximum output power is 27.78 dBm with a PAE of 20.5%. At a measured output power of 16 dBm, the PAE is improved from 2.5% to 12.7%.

Droop method for parallel inverters operation in unbalanced low-voltage microgrids (저전압 불평형 라인임피던스를 고려한 Droop 방식의 인버터 병렬 운전 제어 연구)

  • Lim, Kyungbae;Lim, Sangmin;Ahn, Minho;Choi, Jaeho
    • Proceedings of the KIPE Conference
    • /
    • 2012.11a
    • /
    • pp.181-182
    • /
    • 2012
  • 마이크로그리드 계통 연계 운전시 분산 발전은 main grid와 함께 연계되어 부하의 수요를 담당한다. 하지만 계통사고나 의도적인 제어 전략으로 인해 분산 발전은 계통과 분리되어 단독으로 부하의 수요를 담당하게 된다. 이때 분산발전을 기반으로 한 인버터는 계통 연계 운전 시 하나의 전류원으로서의 역할을 하다가 시스템이 단독 운전 모드로 전환시 전압원으로 가정되게 된다. 이러한 특성으로 인해 단독운전 모드시의 인버터 병렬 운전은 시스템 파라미터와 라인 임피던스에 매우 민감해진다. 따라서 본 논문에서는 단독운전 모드시 불평형 저전압 마이크로그리드에서 대두되는 문제들에 대해 분석하고 가상 인덕터와 기준 전압 조정을 활용한 개선된 드룹 방식의 적용을 통해 이를 해결하고자 하였다. 제안된 이론은 PSIM 시뮬레이션을 통해 검증되었다.

  • PDF

Design of Border Surveillance and Control System Based Wireless Sensor Network (WSN 기반 국경 감시 및 제어 시스템 설계)

  • Hwang, Bo-Ram;Nam, Heung-Woo;An, Sun-Shin
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2014.04a
    • /
    • pp.130-132
    • /
    • 2014
  • 저 전력 기술에 기반한 무선 센서 네트워크 (Wireless Sensor networks, WSN) 기술은 유비쿼터스 사회의 중요한 핵심 기술 중 하나이다. 본 논문에서는 이러한 WSN에 기반한 응용으로서 국경 감시 및 제어 시스템을 제안한다. 시스템은 센서노드, 게이트웨이, 서버, 모바일 애플리케이션으로 구성된다. 모바일 애플리케이션은 사용자모드와 관리자모드로 나뉘어, 일반 사람들도 스마트폰을 통해 국경침범을 감시하고 주변 환경에 대한 정보를 얻을 수 있다. 관리자모드에서는 센서노드의 유동적 작동을 위해 원격으로 소프트웨어 업데이트를 할 수 있다. 또한 저 전력 센서노드의 확장성을 위해 멀티 홉 라우팅 프로토콜을 적용하여 구현하였다.

Design of A Current-mode Bandpass Filter in Receiver for High speed PLC Modem (고속 전력선통신 모뎀용 수신단측 전류모드 대역통과 필터 설계)

  • Bang, Jun-Ho;Lee, Woo-Choun
    • Journal of the Korea Academia-Industrial cooperation Society
    • /
    • v.13 no.10
    • /
    • pp.4745-4750
    • /
    • 2012
  • In this paper a $6^{th}$ 1MHz~30MHz bandpass filter for Power line communication(PLC) modem receiver is designed using current mode synthesis method which is good to design the low-voltage and low-power filter. The designed bandpass filter is composed of cascade connecting between $3^{rd}$ Butterworth highpass filter and $3^{rd}$ Chebychev lowpass filter. As a core circuit in the current-mode filter, a current-mode integrator is designed with new architecture which can improve gain and unity gain frequency of the integrator. The gain and the unity gain frequency of the designed integrator is each 32.2dB and 247MHz. And the cutoff frequency of the designed $6^{th}$ bandpass filter can be controlled to 50MHz from 200KHz according to controlling voltage and the power consumption is 2.85mW with supply voltage, 1.8V. The designed bandpass filter was verified using a $0.18{\mu}m$ CMOS parameter.

Reliability Assessment of Low-Power Processor Packages for Supercomputers (슈퍼컴퓨터에 사용되는 저전력 프로세서 패키지의 신뢰성 평가)

  • Park, Ju-Young;Kwon, Daeil;Nam, Dukyun
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.23 no.2
    • /
    • pp.37-42
    • /
    • 2016
  • While datacenter operation cost increases with electricity price rise, many researchers study low-power processor based supercomputers to reduce power consumption of datacenters. Reliability of low-power processors for supercomputers can be of concern since the reliability of many low-power processors are assessed based on mobile use conditions. This paper assessed the reliability of low-power processor packages based on supercomputer use conditions. Temperature cycling was determined as a critical failure cause of low-power processor packages through literature surveys and failure mode, effect and criticality analysis. The package temperature was measured at multiple processor load conditions to examine the relationship between processor load and package temperature. A physics-of-failure reliability model associated with temperature cycling predicted the expected lifetime of low-power processors to be less than 3 years. Recommendations to improve the lifetime of low-power processors were presented based on the experimental results.

Design of Low-Energy Consumption Event-based DIY Surveillance Camera System (이벤트 감지 기반의 저에너지 DIY 감시카메라 설계)

  • Kang, Chul-Ho;Yi, Kang
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2015.04a
    • /
    • pp.64-66
    • /
    • 2015
  • 본 논문에서는 감시카메라의 에너지 효율성과 영상 감시의 효율성을 높이기 위해서 이벤트 기반으로 작동하는 저에너지 DIY (Do-It-Yourself)감시 카메라 시스템을 제안한다. 본 논문에서 제안하는 감시 카메라는 이벤트 감지 모드에서는 저전력 경량압축 모드로 작동하다가 움직임이 검출된 경우에만 고압축/고해상도 모드로 자동 전환되어 이벤트 발생시점 이후뿐만 아니라 이벤트 발생 3초 전의 영상까지 압축하여 무선으로 서버로 전송한다. 또한, 서버에 저장된 영상은 사후에 추출할 수 있을 뿐 아니라 실시간으로 원격 단말로 스트리밍이 가능하여 원격지에서 이벤트 발생을 보고 받고 필요시에 실시간으로 모니터링 할 수 있도록 시스템을 구성하여 실용성을 강화하였다.

A study on the High-Voltage SMPS using Discontinuous Burst Mode (불연속 벌스터 모드를 이용한 고압 SMPS)

  • Lee, Jung-Hwan;Park, Seong-Mi;Park, Sung-Jun
    • Proceedings of the KIPE Conference
    • /
    • 2018.07a
    • /
    • pp.302-303
    • /
    • 2018
  • 고압입력을 이용한 저출력용 SMPS에서 특히 경부하 시 스위칭 과도손실분으로 인하여 고효율화가 어려운 실정이다. 본 논문에서는 저출력용 고압 SMPS 제어를 위해 일반적인 전류제어 관점에서 탈피하여 전력제어 관점에서 스위칭을 행하는 새로운 개념의 스위칭 기법을 제안한다.

  • PDF

An implementation of Escape and BTA modes for MIPI DSI bridge IC (MIPI DSI 브릿지 IC의 Escape/BTA 모드 구현)

  • Kim, Gyeong-hun;Seo, Chang-sue;Shin, Kyung-wook
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2014.10a
    • /
    • pp.288-290
    • /
    • 2014
  • In this paper, Escape and BTA(Bus Turn Around) modes of master bridge IC are implemented, which supports MIPI(Mobile Industry Processor Interface) DSI(Display Serial Interface) standard. MIPI DSI master bridge IC sends RGB data and various commands to display module(slave) in order to test it. The Escape mode is designed to implement LPDT, ULPS and trigger message transmissions. The BTA mode is designed to obtain various status information from slave in reverse direction. Functional simulation results show that the designed Escape and BTA modes work correctly for various conditions defined in MIPI DSI standard.

  • PDF

Design of Current-to-Voltage Converter for the Current-mode FFT LSI in 0.35um processing (0.35um 공정에서 OFDM 용 전류모드 FFT LSI를 위한 I-V Converter 설계)

  • Bae, Seong-Ho;Hong, Sun-Yang;Jeon, Seong-Yong;Kim, Seong-Gwon
    • Proceedings of the Korean Institute of Intelligent Systems Conference
    • /
    • 2007.04a
    • /
    • pp.469-472
    • /
    • 2007
  • 최근 많은 광대역 유무선 통신 응용분야에서 OFDM(Orthogonal Frequency Division Multiplexing) 방식을 표준기술로 채택하고 있다 OFDM 방식의 고속 무선 데이터 통신를 위한 FFT 프로세서는 일반적으로 DSP(Digital Signal Processing)로 구현되었으나, 큰 전력 소비를 필요로 한다. OFDM의 단점인 전력문제를 보안하기 위해서 Current-mode FFT LSI가 제안되었다. 본 논문에서는 Current-mode FFT LSI의 구현을 위한 저전력 IVC를 설계하였다. 설계된 IVC는 FFT Block의 출력이 $13.65{\mu}A$ 이상일 때에 3V 이상의 전압을 출력하고, FFT Block의 출력이 $0.15{\mu}A$ 이하일 때에 0.5V 이하의 전압을 출력한다. 그리고 IVC의 총 소모전력은 약 1.65mW이다. $0.35{\mu}A$ 공정에서의 저전력 IVC를 설계함으로서, $0.35{\mu}A$ 공정에서의 Current-mode FFT LSI의 설계가 가능해졌다. 저전력 OFDM 통신용 Current-mode FFT LSI는 무선통신의 발전에 기여할 것으로 전망한다.

  • PDF