• Title/Summary/Keyword: 이중루프

검색결과 115건 처리시간 0.019초

Fault Hamiltonicity of Double Loop Network G (mn;1,m) with Even m and n (m과 n이 짝수인 이중 루프 네트워크 G(mn;,m)의 고장 해밀톤 성질)

  • 박정흠;김희철
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 한국정보과학회 2000년도 봄 학술발표논문집 Vol.27 No.1 (A)
    • /
    • pp.680-682
    • /
    • 2000
  • 이 논문은 에지와 정점에 고장이 있는 이중 루프 네트워크의 해밀톤 성질을 고려한다. 이중 루프 네트워크 G(mn;1,m)은 m$\times$n 그리드 그래프에 에지를 추가한 4-정규 그래프이다 m과 n이 모두 짝수인 이중 루프 네트워크G(mn;1,m)은 고장난 요소(에지와 정점)의 수가 1이하인 경우에 해밀톤 연결되어 있고, 고장난 요소의 수가 2이하인 경우에 항상 해밀톤 사이클을 가짐을 보인다.

  • PDF

Design of Dual loop PLL with low noise characteristic (낮은 잡음 특성을 가지기 위해 이중 루프의 구조를 가지는 위상고정루프 구현)

  • Choi, Young-Shig;Ahn, Sung-Jin
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • 제20권4호
    • /
    • pp.819-825
    • /
    • 2016
  • In this paper, a phase locked loop structure with parallel dual loop which have a different bandwidth has been proposed. The bandwidths depending on transfer functions are obtained through dual loops. Two different bandwidths of each loop are used to suppress noise on the operating frequency range. The proposed phase locked loop has two different voltage controlled oscillator gains to control two different wide and narrow loop filters. Furthermore, it has the locking status indicator to achieve an accurate locking condition. The phase margin of $58.2^{\circ}$ for wide loop and $49.4^{\circ}$ for narrow loop is designed for stable operation and the phase margin of $45^{\circ}$ is maintained during both loops work together. It has been designed with a 1.8V 0.18um complementary metal oxide semiconductor (CMOS) process. The simulation results show that the proposed phase locked loop works stably and generates a target frequency.

Broadband Coaxial-to-Double Ridge Waveguide Transformer Using L-shape Loop (L자형 루프를 이용한 광대역 동축-이중릿지도파관 변환기)

  • 김진형;김준태;박동철
    • Proceedings of the Korea Electromagnetic Engineering Society Conference
    • /
    • 한국전자파학회 2001년도 종합학술발표회 논문집 Vol.11 No.1
    • /
    • pp.198-201
    • /
    • 2001
  • L자형 루프를 이용하여 주파수대역이 6-18 GHz인 동축-이중릿지도파관 변환기를 상용 소프트웨어인 HFSS를 이용하여 설계한 후 제작하였다. L자형 루프는 동축-구형도파관 변환기에 이미 이용되고 있는 구조로써, 이를 동축-이중릿지도파관 변환기에 적용한 것이다. 제작 후 측정결과 대역폭이 6-18 GHz로 3:1 이상을 만족하며, 최대 삽입손실이 -1.52 dB 이었다.

  • PDF

(Fault Haniltonicity of Double Loop Networks G(mn;1,m) with even m and n) (m과 n이 짝수인 이중 루프 네트워크 G(mn;1,m)의 고장 해밀톤 성질)

  • Park, Jeong-Heum;Kim, Hui-Cheol
    • Journal of KIISE:Computer Systems and Theory
    • /
    • 제27권10호
    • /
    • pp.868-879
    • /
    • 2000
  • 이 논문은 에지나 정점, 혹은 모두에 고장이 있는 이중 루프 네트워크의 해밀톤 성질을 고려한다. 이중 루프 네트워크 G(mn;1,m)은 m$\times$m 그리드 그래프에 에지를 추가한 4-정규 그래프이다. m 과 n 이 모두 짝수인 이중 루프 네트워크 G(mn;1,m)은 고장난 요소(에지와 정점)의 수가 1이하인 경우에 해밀톤 연결되어 있고, 고장난 요소의 수가 2 이하인 경우에 항상 해밀톤 사이클을 가짐을 보인다.

  • PDF

A Design and Fabrication of Low Phase Noise Frequency Synthesizer Using Dual Loop PLL (이중루프 PLL을 이용한 IMT-2000용 저 위상잡음 주파수 합성기의 설계 및 제작)

  • Kim, Kwang-Seon;Choi, Hyun-Chul
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • 제27권2C호
    • /
    • pp.191-200
    • /
    • 2002
  • A frequency synthesizer that can be used in IMT-2000 was designed and fabricated using dual loop PLL(Phase Locked Loop) in this paper. For improving phase noise characteristic two loops, reference loop and main loop, were divided. Phase noise was improved by transformed clamp type voltage controled oscillator and optimizing loop bandwidth in reference loop. And voltage controlled oscillator open loop gain in main loop. Fabricated the frequency synthesizer had 1.81GHz center frequency, 160MHz tuning range, 13.5dBm output power and -119.73dBc/Hz low phase noise characteristic.

A Double Loop Control Model Using Leaky Delay LMS Algorithm for Active Noise Control (능동소음제어를 위한 망각형 지연 LMS 알고리듬을 이용한 이중루프제어 모델)

  • Kwon, Ki-Ryong;Park, Nam-Chun;Lee, Kuhn-Il
    • The Journal of the Acoustical Society of Korea
    • /
    • 제14권3호
    • /
    • pp.28-36
    • /
    • 1995
  • In this paper, a double loop control model using leaky delay LMS algorithm are proposed for active noise control. The proposed double loop control model estimates the loudspeaker characteristic and the error path transfer function with on-line using only gain and acoustic time delay to reduce computation burden. The control of error signal through double loop control scheme makes the more robust cntrol system. The input signal of filter to estimate acoustic time delay is used difference between input signal of input microphone and adaptive filter output. And also, in nonstationary environments, the leaky delay LMS algorithm is employed to counteract parameter drift of delay LMS algorithm. For practical noise signal, the proposed double loop control model reduces noise level about 12.9 dB.

  • PDF

A Design of an Integer-N Dual-Loop Phase.Delay Locked Loop (이중루프 위상.지연고정루프 설계)

  • Choi, Young-Shig;Choi, Hyek-Hwan
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • 제15권7호
    • /
    • pp.1552-1558
    • /
    • 2011
  • In this paper, a dual-loop Integer-N phase-delay locked loop(P DLL) architecture has been proposed using a low power consuming voltage controlled delay line(VCDL). The P DLL can have the LF of one small capacitance instead of the conventional second or third-order LF which occupies a large area. The proposed dual-loop P DLL can have a small gain VCDL by controlling the magnitude of capacitor and charge pump current on the loop of VCDL. The proposed dual-loop P DLL has been designed based on a 1.8V $0.18{\mu}m$ CMOS process and proved by Hspice simulation.

Dual-Mode Filters Using One Wavelength Loop Resonators and Their Applications to Microwave Devices (한파장 폐루프 공진기를 이용한 이중모드 필터 및 마이크로파 부품 응용)

  • Koo, B.H.;Lee, C.W.;Jun, D.S.;Kim, M.S.;Lee, S.S.;Choy, T.G
    • Electronics and Telecommunications Trends
    • /
    • 제13권5호통권53호
    • /
    • pp.53-64
    • /
    • 1998
  • 본 고에서는 한파장 폐루프 공진기의 기본특성과 이를 활용한 이중모드 필터 구조 및 필터의 주요특징을 기술하였다. 또한 독립적인 직교공진모드를 이용한 폐루프 공진기의 특성과 공진기의 크기를 소형화 하는 기법 및 소형화 된 공진기의 공진조건 등을 기술하였고, 소형화 된 공진기를 이용한 듀플렉서의 응용 예 등에 대해 기술하였다. 폐루프 공진기를 이용한 이중모드필터 등은 마이크로 스트립 형태로 구현이 가능하기 때문에 MIC 또는 MMIC 등에 적합한 구조이며, 능동소자 등의 삽입이 가능하기 때문에 능동필터, VCO, 튜닝필터 등의 구현이 가능하고 소형의 듀플렉서 설계가 가능하기 때문에 향후 마이크로파 부품분야에서 기대되는 부품이라 할 수 있다.

A Fast Locking Dual-Loop PLL with Adaptive Bandwidth Scheme (루프 대역폭 조절기를 이용한 빠른 위상 고정 시간을 갖는 이중 루프 위상고정루프)

  • Song, Youn-Gui;Choi, Young-Shig
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • 제45권5호
    • /
    • pp.65-70
    • /
    • 2008
  • A novel fast locking dual-loop integer-N phase locked loop(PLL) with adaptive bandwidth scheme is presented. When the PLL is out-of-lock, bandwidth becomes much wider than 1/10 of channel spacing with the wide bandwidth loop. When the PLL is near in-lock, bandwidth becomes narrower than 1/10 of channel spacing with the narrow bandwidth loop. The proposed PLL is designed based on a $0.35{\mu}m$ CMOS process with a 3.3V supply voltage. Simulation results show the fast look time of $50{\mu}s$ for an 80MHz frequency jump in a 200KHz channel spacing PLL with almost 14 times wider bandwidth than the channel spacing.

Design of wide-band slot loop antenna by using dual offset-fed (이중 오프셋 급전을 이용한 광대역 슬롯 루프 안테나의 설계)

  • 조영빈;나종덕;전계석
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • 제28권11A호
    • /
    • pp.912-920
    • /
    • 2003
  • This paper is about the design of a small wide-band slot loop antenna, which consists of dual offset-fed and rectangular loop within the slot on a substrate. The proposed antenna is a novel structure generating a multi-resonances due to three geometrical resonance structures. The impedance matching of this antenna can be accomplished by changing the offset position of dual-fed at resonance frequencies. In this experiment, the slot of a fabricated antenna has a center frequency of 6.755㎓, 12.5mm${\times}$50mm in size and the rectangular loop has 10.5mm${\times}$27.5mm in size. The measured result is fractional bandwidth 63.21% with VSWR 2:1, which is agreed with the simulated result within 5% of error, and the maximum antenna gain is 7.42㏈i.