• 제목/요약/키워드: 위상검출기

검색결과 240건 처리시간 0.021초

디지털 위상 고정 루프를 이용한 계전기용 주파수 측정 장치 (Frequency Relay for a Power System Using the Digital Phase Locked Loop)

  • 윤영석;최일흥;이상윤;황동환;이상정;장수형;이병진;박장수;정영호
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 하계학술대회 논문집 A
    • /
    • pp.564-566
    • /
    • 2003
  • 전력 계통에서 안정한 전력을 공급하는 것은 매우 중요하다. 전력 계통의 오류는 전압 및 주파수를 감시함으로써 검출 가능하다. 본 논문에서는 디지털 위상 고정 루프를 이용한 전력 계통의 주파수 측정 장치를 제안하고 이를 구현한 결과를 제시하고자 한다. 제안한 주파수 측정 장치는 위상 고정 루프의 기본요소로 구성된다. 위상분별기는 배타적 논리연산을 통해 위상오차를 검출하고 위상의 앞섬 및 뒤짐의 검출이 가능하도록 설계하였으며, 전력 계통의 주파수 동특성을 고려해서 3차의 루프 필터를 설계하였다. DCO는 출력 주파수의 분해능을 고려하여 입력 신호를 정확하게 추정할 수 있도록 설계하였다. 제안한 주파수 측정 장치의 성능을 검증하기 위하여 모의실험을 통해 주파수 변동량의 측정 범위 및 정확도를 검토하였으며, FPGA와 CPU를 포함하는 하드웨어를 구현하였다. FPGA에는 Verilog HDL로 디지털 위상 고정 루프의 위상분별기와 DCO를 구현하였으며 루프필터는 소프트웨어로 구현하였다. 제안한 디지털 위상 고정 루프의 성능 검증을 위해 정밀한 함수 발생기의 출력을 인가한 후 출력 주파수를 측정한 결과 및 전력 계통에 대한 실험 결과를 제시하였다.

  • PDF

위상고정 회로를 이용한 X-band DRO 설계 및 제작에 관한 연구 (A Study on the Design and Fabrication of X-band Dielectric Resonator Oscillator using Phase Looked Loop)

  • 성혁제;손병문;최근석
    • 한국전자파학회논문지
    • /
    • 제11권5호
    • /
    • pp.715-722
    • /
    • 2000
  • 본 논문에서는 X-band(8 GHz)용 위상고정 유전체 공진 발진기를 설계 및 제작하였다. 직렬 궤환형 구조로 높은 선택도(Q)를 가지고 유전체 공진기와 주파수 동조를 위하여 바랙터 다이오드, loop filter와 10GHz까지 동작하는 prescaler를 이용하여 구성하였으며, 전압제어 발진기의 신호와 수정 발진기의 신호를 위상 검출기에 넣어 두 신호의 위상을 검출.고정함으로써 높은 안정도의 신호원을 얻을 수 있도록 구현하였다. 측정 결과 본 논문의 위상고정 유전체 공진 발진기는 8GHz에서 2.5dBm의 출력과 -26dBc의 고조파 억압과 중심주파수에서 10KHz offset에서 -64.33dBc의 위상잡음을 얻었으며, 전압제어 유전체 공진 발진기에 비하여 높은 주파수 안정도를 가지는 것을 볼 수 있었다.

  • PDF

4X 오버샘플링을 이용한 3.125Gbps급 기준 클록이 없는 클록 데이터 복원 회로 (3.125Gbps Reference-less Clock and Data Recovery using 4X Oversampling)

  • 장형욱;강진구
    • 전기전자학회논문지
    • /
    • 제10권1호
    • /
    • pp.10-15
    • /
    • 2006
  • 본 논문에서는 기준동작 클럭없이 데이터만으로 구현되는 반주기의 4x 오버샘플링 위상/주파수검출기를 이용한 클럭 데이터 복원회로에 대하여 서술하였다. 위상 및 주파수검출기는 4x 오버샘플링 기법을 이용하여 설계되었다. 위상검출기는 뱅뱅 제어방법에 의해, 주파수검출기는 로테이션방법에 의해 동작한다. 위상 및 주파수 검출기로부터 발생된 6개의 신호들은 전하펌프로 들어갈 전하량을 결정한다. VCO단은 4개의 차동 지연단으로 구성되고 8개의 클럭신호를 생성한다. 제안된 회로는 공급전압 1.8V, 0.18um MOCS 공정으로 설계 시뮬레이션되었다. 제안된 구조의 PD와 FD를 사용하여 25%의 넓은 트래킹 주파수 범위를 가진다.

  • PDF

위상주파수 검출기를 이용한 주파수 잠금회로 (A Frequency Locked Loop Using a Phase Frequency Detector)

  • 임평순;이동현;염경환
    • 한국전자파학회논문지
    • /
    • 제28권7호
    • /
    • pp.540-549
    • /
    • 2017
  • 논리회로로 구성된 위상주파수 검출기(Phase Frequency Detector: PFD)는 집적회로 구현의 용이성으로 인해 위상잠금회로(Phase Locked Loop: PLL)에 널리 사용되고 있다. 반면, 주파수 잠금회로(Frequency Locked Loop: FLL)는 PLL에서 기준발진기를 제거하고 공진기가 기준발진기 역할을 하는 구성이다. FLL 구성에는 주파수 검출기(Frequency Detector: FD)가 반드시 필요하며, 통상적으로 혼합기(mixer)로 구성된 주파수 검출기를 이용한 FLL을 구성하게 된다. 본 논문에서는 혼합기를 이용한 FD대신에, PFD의 범용성을 고려하여, 마이크로스트립으로 구성된 1.175 GHz 공진기와 PFD를 이용하여 FD를 구성하였다. 또한 설계된 FD를 이용 주파수 1.175 GHz에서 발진하는 FLL을 구성하였다. 혼합기(mixer)를 이용한 FD로 구성된 FLL과 비교결과 제안된 FLL은 FLL 대역 내에서 혼합기 FD를 이용한 FLL에 비하여 위상잡음 성능이 우수한 것을 확인하였다.

무선 CATV를 위한 PLL 발진기 설계 및 제작 연구 (A study on the PLL oscillator for Wireless CATV)

  • 장준혁;이용덕;류근관;이민희;오일덕;홍의석
    • 한국통신학회논문지
    • /
    • 제25권11B호
    • /
    • pp.1858-1863
    • /
    • 2000
  • 본 논문에서는 SPD(Sampling Phase Detector)를 이용한 위상고정 방법의 무선 CATV용 위상 고정 유전체 공진 발진기(PLDRO)를 설계·제작하였다. 이 발진기는 하이브리드 형태인 12.875 GHz의 VCDRO(Voltage Controlled Dielectric Resonator Oscillator)와 완충 증폭기, 방향성 결합기, 주파수 체배기, 샘플링 위상 검출기, 루프 필터, 기준 주파수 발진기, VHF 증폭기로 구성되어 있다. 위상 고정 유전체 공진 발진기의 발진출력은 25.75 GHz에서 1.17 dBm, 기본주파수 억압 -27.83 dBc로 안정된 위상고정 상태를 나타내었다. 이때의 위상잡음은 -101.7 dBc/Hz @ 100KHz로 측정되었다.

  • PDF

3차원 위상배열 레이다용 다기능 2채널 수신기 설계 및 제작 (Design and Implementation of Multifunction 2-Channel Receiver for 3 Dimensional Phased Array Radar)

  • 강승민;양진모;송재원
    • 전자공학회논문지D
    • /
    • 제35D권9호
    • /
    • pp.1-12
    • /
    • 1998
  • 표적의 방위각과 거리, 고도 정보를 실시간으로 검출하는 3차원 위상 배열 레이다용 수신기를 제작하였다. 이는 수신기 보호 기능과 감도를 제어하는 초고주파수부와 중간주파수부, 모노펄스 검출기, IQ 위상 검출기, 자동이득 제어부, 수신장치 제어기 등으로 구성되었으며, 동일 표적에 의해 반사된 두 반향 신호의 진폭을 비교하여 고도각 정보의 정확성을 높이기 위해 같은 기능의 2채널 수신기를 구현하였다. 수신기의 TSS 감도는 -98dBm, 수신기의 대역폭은 500MHz, 수신기 전체 이득은 최대 100dB까지 제어가능하며(AGC off시 수동으로), 두 채널간 이득 불균형은 최대 5dB이며, 위상 불균형은 최대 30°이다. 위상 검출기의 이미지 억제율은 평균 30dB이다. 수신기는 패키지 형태의 부품을 고유전율 기판에 실장하여 구현하였다.

  • PDF

PSPICE에 사용되는 위상동기루프 매크로모델에 관한 연구 (A Study on the Phase Locked Loop Macromodel for PSPICE)

  • 김경월;김학선;홍신남;이형재
    • 한국통신학회논문지
    • /
    • 제19권9호
    • /
    • pp.1692-1701
    • /
    • 1994
  • 이미 상용화된 시뮬레이터인 PSPICE의 기본적인 변형없이 새로운 소자나 시스템을 시뮬레이션하는데 있어 유용한 설계기법인 매크로모델링 기법을 이용하여 위상동기루프를 설계하였다. 위상동기루프는 위상 검출기와 전압제어 발진기, 루프 필터로 이루어져 있고, 이 중 위상 검출기와 전압제어 발진기를 매크로모델링 하였다. 루프 필터단은 외부에서 연결하도록 되어 있으며, 본 논문에서는 간단한 RC 저역통과 필터를 사용하였다. LM565CN PLL의 데이타 시트를 기준으로 설계한 매크로모델 파라미터로 시뮬레이션한 결과, 자유발진 주파수 2.5KHz에서 upper lock range와 lower lock range는 각각 1138Hz, 1500Hz였고, upper capture range와 lower capture range는 563Hz, 437Hz였다. 또한 실험결과와 시뮬레이션 결과가 일치함을 확인하였다.

  • PDF

헤테로다인 광 위상 고정 루프 연구 (A Study on the Heterodyned Optical Phase Locked Loop)

  • 유강희
    • 한국전자파학회논문지
    • /
    • 제18권10호
    • /
    • pp.1163-1171
    • /
    • 2007
  • 본 논문에서는 OPLL의 기술적 구성 요소인 주파수 및 위상 차이 검출기, 루프 여파기, VCO 반도체 레이저의 위상 잡음 설계에 대하여 이론적으로 검토하였으며, 설계 파라미터들을 도출하였다. 계산된 파라미터들로 구현한 설계 및 실험 결과, 주파수 및 위상 검출기는 헤테로다인된 차이 주파수와 1.5 GHz 기준 주파수 사이의 에러 성분을 이론식에 맞게 추출하였으며, 주파수 및 위상 고정 범위는 ${\pm}150MHz$이었다. 본 논문은 헤테로다인 위상 고정 루프 구현에 대한 설계 및 실험 결과를 기술하였다.

VSB 전송방식 HDTV 수신기의 위상 추적 루프 설계 (A Design of Phase Tracking Loop in VSB Transmission Receiver)

  • 정중완;이재흥김정호
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1998년도 추계종합학술대회 논문집
    • /
    • pp.1105-1108
    • /
    • 1998
  • 본 논문은 VSB 전송방식의 HDTV 수신기에 입력되는 신호의 위상잡음 및 이득오차를 없애주는 위상 추적 루프를 설계하였다. 위상 추적 루프는 VSB 신호가 가지는 신호점과 입력된 I 채널의 표본화된 데이터를 이용하여 신호점들의 Q 채널 성분을 추정한 다음 복소곱셈기를 이용하여 입력신호와 곱합으로써 위상의 에러값을 보상하는 구조로 되어 잇다. 위상오차를 검출하는 알고리즘으로 시그늄 함수를 이용함으로써 하드웨어의 부담을 줄이면서 넓은 선형영역을 가질 수 있게 되어 우수한 추적 성능을 가지는 위상 추적 루프를 구현하였고 소프트웨어 심류레이션을 통하여 제시한 알고리즘의 효율성을 입증한 후 ASIC으로 구현하였다.

  • PDF

단상 계통연계형 컨버터의 SRF-PLL 옵셋 오차로 인한 전류 맥동 저감에 관한 연구 (A Study of Current Ripple Reduction Due to Offset Error in SRF-PLL for Single-Phase Grid-connected Converters)

  • 성의석;정병국;황선환;김장목
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2014년도 전력전자학술대회 논문집
    • /
    • pp.451-452
    • /
    • 2014
  • 본 논문에서는 단상 계통연계형 컨버터의 전원 위상각을 추종함에 있어 필수적인 전압 센서의 옵셋 오차에 대한 영향을 분석하고 이를 검출 및 보상하기 위한 알고리즘을 제안하였다. 전원전압 측정에 따른 옵셋 오차는 전원 주파수의 1배 맥동을 야기하여 전원 위상각이 왜곡된다. 왜곡된 전원 위상각에 의한 좌표변환시 동기 좌표계 dq축 전류에 전원 주파수 1배의 맥동을 야기하며 이는 계통측 상전류에 직류성분과 전원 주파수 2배의 고조파 성분을 발생시키게 된다. 따라서, 본 논문에서는 전원측정시 야기되는 옵셋 오차의 영향을 분석하고 이의 검출신호로 전원 위상각 제어기의 적분출력을 선정하였다. 또한 RMS(Root Mean Square) 기법을 이용하여 옵셋 성분을 검출 및 보상하는 알고리즘을 제안하였다. 제안된 알고리즘의 성능은 시뮬레이션과 실험을 통하여 검증하였다.

  • PDF