• Title/Summary/Keyword: 양자 칩

검색결과 45건 처리시간 0.028초

양자 정보처리

  • 안도열
    • 정보보호학회지
    • /
    • 제14권3호
    • /
    • pp.13-18
    • /
    • 2004
  • 2010년경에는 칩의 고집적화로 집적회로를 구성하는 소자들에서 양자현상은 불가피 할 것으로 예상되며 오히려 이러한 양자현상을 잘 이용하여 연산이나 정보전송에 이용하기 위한 연구가 바람직 할 것으로 판단된다. 이러한 예측에 따라 비교적 최근에 양자역학을 이용한 정보처리, 특히 양자컴퓨터에 대한 관심이 증대되고 있다. 본 고에서는 이러한 양자 컴퓨팅 기술의 개요와 현황, 국내외적인 연구경쟁의 동향, 그리고 앞으로의 발전 전망에 대하여 논의하고자 한다.

양자 기술 구현을 위한 칩 제작 인프라 기술 동향 (Trends in Chip Fabrication Infrastructure for Implementation in Quantum Technology)

  • 김진우;문기원;주정진
    • 전자통신동향분석
    • /
    • 제38권1호
    • /
    • pp.9-16
    • /
    • 2023
  • In the rapidly growing field of quantum computing, it is evident that a robust supply chain is needed for commercialization or large-scale production of quantum chips. As a result, the success of many R&D projects worldwide relies on the development of quantum chip foundries. In this paper, a variety of quantum chip foundries, particularly the ones creating photonic integrated circuit (PIC) quantum chips, are reviewed and summarized to demonstrate current technological trends. Global projects aiming to establish new foundries, as well as information regarding their respective funding, are also included to identify the evolutionary direction of quantum computing infrastructure. Furthermore, the potential application of lithium niobate as a novel material platform for quantum chips is also discussed.

양자화 결합 뉴럴네트워크를 이용한 시계열 패턴의 기억 (Storing of Temporal Patterns in Quantized Connection Neural Networks)

  • 박철영
    • 한국산업정보학회:학술대회논문집
    • /
    • 한국산업정보학회 1998년도 춘계공동학술대회 발표논문집 IMF시대의정보화 추진전략
    • /
    • pp.93-98
    • /
    • 1998
  • 본 논문에서는 양자화 결합 네트워크의 시계열 패턴의 기억 특성을 뉴로-칩 상에서 검토하기 위하여, 결합 하중이 $\pm$1 및 0로프로그램 가능한 네트워크를 설계하고 집적화 하였다. 제작된 칩 사이즈는 2.2mm $\times$2.2mm이며 1.2um CMOS 설계기술을 이용하여 7개의 뉴런과 49개의 시냅스 회로를 내장한다. 측정 결과, 설계된 네트워크는 동적 패턴을 성공적으로 기억한다. 또한, 특정한 리미트사이클을 네트워크에 기억시킬 수 있는 결합 하중의 구성방법을 제안한다. 이 방법은 간단한 결합하중과 정밀도의 관점에서 하드웨어 구성에 유용하다.

H.264/AVC용 Intra coding의 변환 및 양자화 모듈의 VHDL 구현 (VHDL Implementation of Transform and Quantization Intra Coding for H.264/AVC)

  • 최덕영;손승일
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2005년도 춘계종합학술대회
    • /
    • pp.358-362
    • /
    • 2005
  • 디지털 비디오 압축기술은 멀티미디어 응용분야의 핵심으로 현재 빠르게 보급되어 최근에는 디지털비디오 압축 관련 국제 표준안 중 MPEG-4와 H.264가 발표되었다. 유연성이 좋은 MPEG-4와 달리H.264는 비디오 프레임의 효율적인 압축과 신뢰성을 강조 한다. 특히 H.264의 압축 기술은 카메라폰이나 DMB등의 작은 크기의 영상에서 고품질의 영상을 보다 효율적으로 제공 한다. 이에 본 논문은 현존하는 다른 비디오 코딩 표준과 비교할 때 코딩 효율이 기준의 두 배인 새로운 비디오 코딩 표준 H.264/AVC에서 사용하는, 변환 및 양자화를 연구하고 이를 기존의 정지영상 표준안인 JPEG나 JPEG 2000과 비교 분석하여 H.264/AVC의 공간적 압축인 인트라 코딩이 더 좋은 효과를 나타낸다는 것을 검증한 후 이를 토대로 하드웨어 설계언어인 VHDL언어를 이용하여 설계하고 FPGA칩인 XCV1000E에 다운로드 하여 칩 레벨의 시뮬레이션을 수행하여 설계된 변환 및 양자화 모듈을 검증하였다. 설계된 변환 및 양자화 모듈은 DMB 및 핸드폰 카메라와 같이 작은 정지 영상 압축에 응용이 가능하다.

  • PDF

물리적 복제 불가능 함수에 기반하는 양자 내성 암호의 암호키 관리 시스템

  • 이경택;전두현
    • 정보보호학회지
    • /
    • 제33권6호
    • /
    • pp.37-43
    • /
    • 2023
  • 현재 사용되고 있는 RSA, ECC 등 비대칭키 암호알고리즘은 앞으로 나올 양자컴퓨터와 양자알고리즘의 빠른 계산 속도로 알고리즘의 비가역성이 깨질 수 있음이 알려졌다. 이는 공개키로부터 비밀키를 계산할 수 있음을 의미한다. 이를 극복하기 위해 미국 국립표준기술연구소 (NIST)는 최근에 양자 내성 암호 (PQC) 알고리즘 선정과 표준화 작업을 진행해 왔으며, 4차 라운드에 진입해 있다. PQC 알고리즘에 필요한 PQC 비밀키는 PQC 알고리즘이 구현된 칩 외부에서 주입하거나 칩 내부에서 자체 생성을 하여 사용하는데, 이 비밀키를 비휘발성 메모리 (NVM) 등에 저장한다. 만약 시스템의 보안 취약성으로 인해 비밀키가 노출된다면 아무리 PQC 알고리즘이 강력해도 전체 시스템이 무너진다. 즉, 알고리즘의 수학적 능력과 무관하게 해당 보안 시스템은 무력화되는 것이다. 본 논문에서는 물리적 복제 방지 기능 (PUF)을 사용하여PQC 비밀키를 안전하게 보호하고, 이를 기반으로 전체 시스템을 보호할 것을 제안한다. PQC 비밀키가 외부에서 주입되면 해당키는 NVM에 저장되기 전에 PUF 키로 암호화 될 수 있다. PUF 값에서 파생되는 PUF 키는 필요할 때 마다 다시 만들어서 사용이 가능하므로 메모리에 저장할 필요가 없으며, 따라서 외부 공격에 PUF 키가 노출 되지 않는다. 반도체 수동소자로 이루어지는 Via PUF 기술은 최악의 환경 변화에도 그 특성이 유지되는 가장 최적의 PUF 기능을 제공한다.

16칩 LED 패키지에서 칩 크기에 따른 방열특성 연구 (Study on the Thermal Dissipation Characteristics of 16-chip LED Package with Chip Size)

  • 이민산;문철희
    • 한국진공학회지
    • /
    • 제21권4호
    • /
    • pp.185-192
    • /
    • 2012
  • Light Emitting Diode (LED) 칩의 크기는 전도를 통한 열의 방출에 있어 면적의 확대로 인한 열 밀도의 감소와 칩의 외부양자효율 변화로 인하여 LED 칩의 p-n 정션 온도와 패키지의 열 저항에 영향을 미친다. 본 연구에서는 16칩 LED 패키지에서 칩의 크기가 0.6 mm와 1 mm인 두 가지 경우에 대하여 순전압(forward voltage)을 측정하였고, 순간열분석법(thermal transient analysis)을 이용하여 정션 온도와 열 저항을 평가하였으며, 이를 LED 칩의 전기적인 특성과 LED 패키지의 구조적인 특성과 연관하여 해석하였다.

하이브리드 VLSI 신경망 프로세서에서의 양자화에 따른 영향 분석 (Analysis of the Effect on the Quantization of the Network's Outputs in the Neural Processor by the Implementation of Hybrid VLSI)

  • 권오준;김성우;이종민
    • 정보처리학회논문지B
    • /
    • 제9B권4호
    • /
    • pp.429-436
    • /
    • 2002
  • 인공 신경망을 실제적인 응용 분야에 적용하기 위하여 하드웨어 시스템으로 구현하는 것이 필요하다. 하드웨어로 구현하는 방법에는 현재 하이브리드 VLSI 신경망 칩으로 구현하는 것이 가장 유망하다. 이미 학습된 신경망을 하이브리드 신경망 칩을 사용하여 구현하는 경우 뉴런 출력과 가중치 값의 양자화 과정이 필수적이다. 이러한 과정은 신경망의 출력층 뉴런의 이미 학습된 출력에 비해 왜곡을 야기한다. 본 논문에서는 이러한 신경망의 출력 왜곡에 대한 통계적 특성을 자세하게 분석하였다. 분석 결과는 신경망의 출력 왜곡을 줄이기 위해서는 입력 벡터의 정규화와 가중치 값들이 작아야 한다는 사실을 보여 주었다. 시계열 데이터에 대한 실험 결과는 분석 결과를 고려하여 학습된 신경망들의 경우 실제로 뉴런 출력 및 가중치 값의 양자화로 인한 출력층 뉴런의 출력 왜곡이 상당히 줄어들 수 있음을 명확히 보여 주었다.

Synthesis and Application of Hybrid Nanostructure Containing Quantum Dots

  • 우경자;유혜인;장호성;김상경
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2014년도 제46회 동계 정기학술대회 초록집
    • /
    • pp.131-131
    • /
    • 2014
  • 양자점은 전통적인 유기 염료에 비해 흡광영역이 넓고 발광 피크의 폭이 좁으며, 흡광과 발광 사이의 에너지 차가 커서 검출이 용이하고, 광안정성이 우수할 뿐만 아니라, 단순히 크기를 조절함으로써 발광 피크의 에너지를 제어할 수 있는 특장 때문에 많은 연구가 진행되었다. 그러나 많은 나노입자들과 마찬가지로 실질적인 응용을 위해서는 양자점 나노입자들도 대부분 표면개질을 거쳐야 하는데, 이 과정이 까다롭고 또 표면개질 중에 나노입자들의 응집이 일어나거나 광특성이 나빠지는 등의 문제가 흔히 발생한다. 한편, 서브미크론 크기의 입자들은 나노입자에 비해 응집현상이 미미해서 상대적으로 취급이 용이하다. 그 중에서도 실리카 입자들은 합성방법도 쉽게 확립되어 있고 생체친화성이 우수하며 그 표면화학 반응이 이미 잘 알려져 있어서 활용하기가 매우 용이하다. 따라서 양자점 층을 실리카 표면 가까이에 자기조립을 통해 배열한 하이브리드 구조는 양자점의 장점을 편리하게 이용할 뿐만 아니라 실리카의 표면개질 특성도 그대로 이용할 수 있다는 이중의 장점이 있다. 본 논문에서는 코어/쉘 구조로 안정화된 II-VI 반도체 양자점 층을 아래 그림 1과 같이 실리카 콜로이드 내에 배열한 하이브리드 구조를 소개하고, 이 하이브리드 구조를 표면개질 하여 LED 칩 위에 패키징 함으로써 백색광을 제조한 연구 및 더 나아가 중심에 초상자성 클러스터 핵을 배치하고 이를 둘러싼 실리카 콜로이드 표면 가까이에 양자점 층을 배열한 초상자성 하이브리드 구조를 합성하여 이를 on-site sensor에 적용한 연구 결과를 소개한다.

  • PDF

대규모 양자컴퓨팅 회로 3차원 시각화 기법 (3D Circuit Visualization for Large-Scale Quantum Computing)

  • 김주환;최병수;조동식
    • 한국정보통신학회논문지
    • /
    • 제25권8호
    • /
    • pp.1060-1066
    • /
    • 2021
  • 최근, 양자컴퓨터를 활용하기 위한 연구개발이 다양한 분야에서 활발하게 이루어지고 있다. 양자컴퓨터는 양자 얽힘, 양자중첩과 같은 다양한 양자역학의 현상과 특성을 활용하여 연산을 수행하기 때문에 기존 컴퓨팅 환경에 비해 아주 복잡한 연산과정을 거치게 된다. 이러한 양자컴퓨터를 구동하기 위해서는 연산에 활용되는 양자게이트의 구성뿐만 아니라 큐비트의 종류, 배치, 연결성 등 물리적인 양자컴퓨터의 요소를 반영한 알고리즘이 구성되어야 한다. 따라서 양자컴퓨터 구성요소들의 상호간 영향을 포함한 구성 정보를 직관적으로 파악할 수 있는 회로 시각화가 필요하다. 본 논문에서는 양자컴퓨터를 구성하는 양자칩 정보와 양자컴퓨팅 회로 데이터를 3D로 시각화하여 직관적으로 데이터를 관측하고 활용할 수 있도록 시각화 하여 직관적인 정보를 분석할 수 있는 방법을 제안한다.

벡터 차의 절대값 합을 이용한 고속 벡터 부호화 알고리즘 (A Fast VQ Encoding Algorithm Using Sum of Absolute Difference of Vectors)

  • 백성준
    • 한국음향학회:학술대회논문집
    • /
    • 한국음향학회 1998년도 제15회 음성통신 및 신호처리 워크샵(KSCSP 98 15권1호)
    • /
    • pp.235-237
    • /
    • 1998
  • 벡터양자화기의 부호화 단계에서 계산량을 줄이는 새로운 알고리즘을 제안한다. 벡터양자화기의 부호화는 주어진 입력벡터에 가장 가까운 코드워드를 찾는 것인데 모든 코드워드와 거리계산을 필요로 하기 때문에 많은 계산량이 소요되믈 효율적인 알고리즘이 필요하다. 본 논문에서는 입력벡터와 코드워드와의 유클리디안 거리계산 대신에 벡터 차의 절대값 합을 이용하여 주어진 입력벡터에 최단거리의 코드워드가 될 수 없는 코드워드를 제외함으로써 유클리디안 거리계산을 최소화하여 계산량을 줄이는 알고리즘을 제안된 방법을 고정 소수점 연산을 이용한 DSP 칩에 효과적이며 이는 실험 결과를 통하여 확증할 수 있다.

  • PDF