• Title/Summary/Keyword: 신호변환기

Search Result 984, Processing Time 0.025 seconds

A Blind Hopping Phase Estimator in Hopped FM/BFSK Systems (도약 FM/BFSK 시스템에서 블라인드 도약 위상 추정기)

  • Seong, Jinsuk;Jeong, Min-A;Kim, Kyung-Ho;Lee, Seong Ro
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.39C no.7
    • /
    • pp.573-581
    • /
    • 2014
  • We proposed a hopping phase estimator to demodulate the received signals without any hopping information in frequency hopping spread spectrum systems. The demodulation process in this paper is as follows: hopped frequency tracking is accomplished by choosing a frequency component with maximum amplitude after taking discrete Fourier transform and a hopping frequency estimator which estimates the phase generated by hopped frequency is established through difference product and down-sampling. We obtained the probability density function and variance performance of the proposed estimator and confirmed that the analysis and the simulation results were agreed with each other.

Optimal wavelet coefficient selection for diagnosis of arrhythmia using genetic algorithm and multiple regressions (GA와 중회귀분석을 이용한 부정맥 진단의 최적 웨이블릿 계수의 선택)

  • Chong, Kab-Sung;Kim, Tae-Seon;Lee, Chong-Ho
    • Proceedings of the KIEE Conference
    • /
    • 2004.07d
    • /
    • pp.2534-2536
    • /
    • 2004
  • 본 논문은 유전알고리즘을 이용하여 부정맥 진단의 최적화된 입력을 구성하는 방법을 제시한다. 심전도 신호의 특징을 추출하기 위해 웨이블릿 변환이 널리 사용되고 있지만, 추출된 특징들의 선택과 최적화의 문제에 대해서는 명쾌한 해결책을 제시하지 못하고 있다. 심전도 신호는 연속 웨이블릿 변환을 이용해 5레벨로 분해되었으며, 각 서브밴드에서 추출된 계수들은 부정맥 진단을 위한 특징으로 쓰이게 된다. 웨이블릿 변환을 통해 추출된 특징들(feature)은 유전자 알고리즘과 중회귀 분석을 동하여 부정맥 진단을 위한 최적화된 특징조합이 결정되었다. 본 연구를 통해 특정레벨의 어떤 계수가 부정맥 진단에 크게 영향을 미치는지 판단할 수 있었으며 입력의 차원감소는 연산시간의 축소를 가져왔고 분류정확도를 향상시켜 분류기의 성능을 증대시켰다.

  • PDF

Design of A Narrow-Band Orthomode Transducer Operating at Ku-Band (Ku-대역 협대역 직교모드 변환기 설계)

  • Li Jun-Wen;Kim Jin-Young;Ko Han-Woong;Park Dong-Hee;Ahn Bierng-Chearl
    • The Journal of Korean Institute of Electromagnetic Engineering and Science
    • /
    • v.15 no.12 s.91
    • /
    • pp.1123-1130
    • /
    • 2004
  • In this paper, a technique is presented f3r the design of a structurally simple narrow-band orthomode transducer (OMT) operating at 12/14 GHz frequency bands. The proposed OMT has such a structure that a horizontally polarized wave incident on the circular waveguide of the common port is directed to the rectangular waveguide of the straight port, while the vertically polarized wave is directed to the rectangular waveguide of the side port. Firstly methods are developed f3r designing individual parts of the OMT based on the waveguide theory and the theory of impedance matching. Secondly based on developed methods the whole OMT structure is designed using a commercial electromagnetic field analysis software. The validity of the proposed design technique is confirmed by fabricating and testing the designed OMT.

Development of Power Supply for Voltage-Adaptable Converter to Drive Linear Amplifiers with Variable Loads (가변부하를 갖는 선형 증폭기를 구동하기 위한 전압적응 변환기용 전력공급기 개발)

  • Um, Kee-Hong
    • The Journal of the Institute of Internet, Broadcasting and Communication
    • /
    • v.14 no.6
    • /
    • pp.251-257
    • /
    • 2014
  • An actuator system is a type of motor designed to control a mechanism operated by a source of energy, in the form of an electric current by converting energy into some kind of motion. As audio actuators, transforming electric voltage signal into audio signal, speakers and amplifiers are commonly used. In applications of industry, high output power systems are required. For these systems to generate high-quality output, it is essential to control output impedance of audio systems. We have developed an adaptable power supply for driving active amplifier systems with variable loads. Depending on the changing values of resistance of the speaker which produces audible sound by transforming electric voltage signal, the power supply source of the active amplifier can generate the maximum power delivered to the speaker by an adaptable change of loads. The amplifier is well protected from the abrupt increment of peak current and an excess of current flow.

Phase Offset Correction using Early-Late Phase Compensation in Direct Conversion Receiver (직접 변환 수신기에서 Early-Late 위상 보상기를 사용한 위상 오차 보정)

  • Kim Young-Wan
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.9 no.3
    • /
    • pp.638-646
    • /
    • 2005
  • In recent wireless communications, direct conversion transceiver or If sampling SDR-based receivers have being designed as an alternative to conventional transceiver topologies. In direct conversion receiver a.chitectu.e, the 1.equency/phase offset between the RF input signal and the local oscillator signal is a major impairment factor even though the conventional AFC/APC compensates the service deterioration due to the offset. To rover the limited tracking range of the conventional method and effectively aid compensation scheme in terms of I/Q channel imbalances, the frequency/phase offset compensation in RF-front end signal stage is proposed in this paper. In RF-front end, the varying phase offset besides the fixed large frequency/phase offset are corrected by using early-late phase compensator. A more simple frequency and phase tacking function in digital signal processing stage of direct conversion receiver is effectively available by an ingenious frequency/phase offset tracking method in RF front-end stage.

A New Flash A/D Converter Adopting Double Base Number System (2개의 밑수를 이용한 Flash A/D 변환기)

  • Kim, Jong-Soo;Kim, Man-Ho;Jang, Eun-Hwa
    • Journal of the Institute of Convergence Signal Processing
    • /
    • v.9 no.1
    • /
    • pp.54-61
    • /
    • 2008
  • This paper presents a new TIQ based CMOS flash 6-bit ADC to process digital signal in real time. In order to improve the conversion speed of ADC by designing new logic or layout of ADC circuits, a new design method is proposed in encoding logic circuits. The proposed encoding circuits convert analog input into digitally encoded double base number system(DBNS), which uses two bases unlike the normal binary representation scheme. The DBNS adopts binary and ternary radix to enhance digital arithmetic processing capability. In the DBNS, the addition and multiplication can be processed with just shift operations only. Finding near canonical representation is the most important work in general DBNS. But the main disadvantage of DBNS representation in ADC is the fan-in problem. Thus, an equal distribution algorithm is developed to solve the fan-in problem after assignment the prime numbers first. The conversion speed of simulation result was 1.6 GSPS, at 1.8V power with the Magna $0.18{\mu}m$ CMOS process, and the maximum power consumption was 38.71mW.

  • PDF

Design and implementation of power-controlled front-end module for direct conversion receiver (전력제어 직접변환수신 6단자 소자 설계 및 제작)

  • Kim, Young-Wan
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.14 no.11
    • /
    • pp.2391-2396
    • /
    • 2010
  • The power-controlled six-port element that can control the local oscillator signal power and receiving RF signal power was designed and implemented in this paper. The direct conversion six-port element configuration was proposed, which provides the constant six-port output power by controlling the six-port input power with various signal strength. The direct conversion six-port element protects the power detector element of six-port receiver from the saturation status and compensates the transmission performance degradation. For implementation of power-controlled six-port element, the power-controlled six-port element including the power controller was analyzed. The implemented power-controlled six-port element shows the power control capability of 36 dB and gain imbalance of about 1.6 dB, phase imbalance of about $4^{\circ}$ in the frequency range of 1.69 GHz. The measured results show the good performance as direct conversion front-end element.

Experimental Study on Stall Inception in a Centrifugal Compressor (원심압축기 스톨 발단에 관한 실험적 연구)

  • Kang, Jeong-Seek;Kang, Shin-Hyoung
    • 유체기계공업학회:학술대회논문집
    • /
    • 2000.12a
    • /
    • pp.200-210
    • /
    • 2000
  • 본 연구에서는 고속의 원심압축기에서 스톨 발단에 관한 연구를 수행하였다. 스톨을 일으키는 요인과, 스톨이 발생하기 전에 이를 미리 경고할 수 있는 방법을 주된 연구 주제로 삼았다. 원주방향으로 균일하게 분포된 8개의 고속응답 압력변환기를 사용하여 순간압력을 측정하였으며, 이 신호를 공간 푸리에 변환(space Fourier transform)을 사용하여 스톨의 발단을 알리는 신호를 측정하였고, 회전하는 파의 에너지(Traveling Wave Energy) 방법을 사용하여 스톨을 미리 경고하는 방법에 대하여 연구하였다. 회전하는 파의 에너지 방법은 스톨을 경고하는 데 좋은 성능을 보였으며, 저속에서는 약 임펠러 100회전, 중간속도에서는 약 200회전, 그리고 고속에서는 약 임펠러 1000회전의 경고시간을 보였다. 그리고 스톨 발단 근처에서 공간 푸리에 계수의 위상이 임펠러 주파수의 속도로 선형적인 증가를 보이는 구간이 나타났으며, 또한 임펠러 주파수의 스펙트럼이 스톨로 접근하면서 증가하는 것으로부터, 임펠러 주파수가 스톨을 일으키는 중요한 요인으로 작용함을 알 수 있었다. 또한 임펠러의 회전속도에 관계없이 스톨로 접근하면서 임펠러 주파수의 스펙트럼이 증가하므로, 이 값이 스톨을 경고하는 방법으로 사용될 수 있음을 보였으며, 약 임펠러 2n회전의 경고시간을 얻을 수 있었고, 임펠러의 속도가 빠를수록 긴 경고시간을 얻었다. 이 방법의 개발로 하나의 센서의 측정만으로도 효과적으로 스톨을 경고할 수 있는 기반을 마련하였다.

  • PDF

A Low-N Phase Locked Loop Clock Generator with Delay-Variance Voltage Converter and Frequency Multiplier (낮은 분주비의 위상고정루프에 주파수 체배기와 지연변화-전압 변환기를 사용한 클럭 발생기)

  • Choi, Young-Shig
    • Journal of the Institute of Electronics and Information Engineers
    • /
    • v.51 no.6
    • /
    • pp.63-70
    • /
    • 2014
  • A low-N phase-locked loop clock generator with frequency multiplier is proposed to improve phase noise characteristic. Delay-variance voltage converter (DVVC) generates output voltages according to the delay variance of delay stages in voltage controlled oscillator. The output voltages of average circuit with the output voltages of DVVC are applied to the delay stages in VCO to reduce jitter. The HSPICE simulation of the proposed phase-locked loop clock generator with a $0.18{\mu}m$ CMOS process shows an 11.3 ps of peak-to-peak jitter.

Analysis on Signal Interference with Characteristic Modeling of High Power Amplifier (고 출력증폭기의 특성 모델링에 따른 신호 간섭 분석)

  • Park Durk-Jong;Ahn Sang-Il
    • Proceedings of the KSRS Conference
    • /
    • 2006.03a
    • /
    • pp.377-380
    • /
    • 2006
  • 본 논문에서는 통신해양기상위성의 지상국에 구축된 고 출력증폭기에 대한 특성 모델링 및 이에 따른 입력신호에 따른 출력 신호의 상호 간섭에 대한 결과가 정리되어 있다. 고 출력증폭기는 지상국에서 위성으로 신호를 전송할 때 필요한 장비로써 비선형 특성으로 인해 입력된 신호에 대한 다양한 하모닉 성분이 발생된다. 특히 통신해양 기상위성의 지상국의 경우에는 하나의 고 출력증폭기에 대해 두개의 서로 다른 주파수의 신호를 입력해야 하는 것을 고려해야 하기 때문에 이에 대한 영향은 사전에 반드시 분석되어야 한다. 본 논문에서는 고출력증폭기의 P1dB 특성곡선에 의해 특성 모델링을 수행한 결과 및 이러한 모델을 검증하기 위해 이미 정의된 두 신호에 대한 간섭의 양을 확인하였다. 특히 고 출력 증폭기의 전단에 속하는 상향 주파수 변환기의 특성을 고려한 신호를 사용하여 실제의 통신해양기상위성으로 데이터를 전송할 때의 결과를 얻는데 중점을 두었다. 그 결과 상호간의 간섭에 의해 발생되는 신호는 실제 보내고자 하는 신호의 대역과 매우 가깝게 있으며 그 크기는 보내고자 하는 신호의 특성에 따라 달라지는 것을 확인 할 수 있었다.

  • PDF