• 제목/요약/키워드: 블록 인코딩

검색결과 76건 처리시간 0.019초

CFB 모드에 기반한 2 차원 페이지 데이터의 광학적 암호화 응용 (Application to 2-D Page-oriented Data Optical Cryptography Based on CFB Mode)

  • 길상근
    • 전기전자학회논문지
    • /
    • 제19권3호
    • /
    • pp.424-430
    • /
    • 2015
  • 본 논문은 CFB(Cipher Feedback) 모드에 기반한 2 차원 페이지 데이터의 광학적 암호화 응용 시스템을 제안한다. 광학적으로 구현된 CFB 암호화 시스템은 2 차원 페이지 데이터 암호화를 위해 자유공간 광 연결 이중 인코딩 기법을 이용한다. 또한, 제안된 방법은 기존의 1 차원 암호화키를 처리하는 CFB 방식보다 2 차원 페이지 단위로 배열된 매우 큰 암호화키를 제공하기 때문에 암호강도가 한층 더 강화된 암호화 시스템을 구현한다. 제안한 CFB 알고리즘의 성능을 검증하기 위해 컴퓨터 시뮬레이션을 통하여 2 차원 페이지 데이터의 암호화 및 복호화 과정을 보여주고 오차 분석을 수행하였다. 시뮬레이션 결과, 제안한 CFB 방식은 기존의 1 차원 블록 방식보다 데이터 처리용량과 긴 암호화키를 가지는 강력한 광학적 페이지 암호화 시스템을 가능하게 한다.

주제기반 설계 모형에 따른 수학-정보 연계·융합 수업 자료 개발 연구 (A Study on the Development of Mathematical-Informatics Linkage·Convergence Class Materials according to the Theme-Based Design Model )

  • 이동근;김한수
    • 한국수학교육학회지시리즈E:수학교육논문집
    • /
    • 제37권3호
    • /
    • pp.517-544
    • /
    • 2023
  • 본 연구는 교과 간 연계·융합 수업자료 개발의 필요성이 높아지고 있음에도 고등학교에서 관련 수업 자료 개발 빈도가 적다는 선행연구의 연구 결과에 근거하여 수학과 정보 과목의 연계·융합 수업자료 개발 과정 및 결과물을 제시한 연구이다. 특히 본 연구는 동일한 교원학습공동체 프로그램에 참여한 6명의 교사들이 수학과 정보 교과 간 연계·융합 수업자료로서의 적합성과 현장 수업 적용 가능성이 높은 자료 개발을 목표로 논의한 과정들에 대한 정보를 담고 있다. 자료 개발 절차에 따라 주제기반 설계 모형을 적용하여 자료를 개발하였으며, 선행연구와 교원학습공동체 구성원의 합의 결과를 반영하여 100분 블록 수업 시간 동안 수학과 정보 과목의 교사가 함께 수업을 진행할 수 있는 수업 자료를 개발하였다. 개발한 자료는 사회적으로 이슈가 되었던 문제상황을 두 과목의 연결고리로 삼아 학생들이 수학적 모델링과 코딩을 통한 문제해결을 경험할 수 있는 자료이다. 개발된 자료는 '개발 자료를 현장에 적용하기에 타당한 자료인지 살펴보고 적용 실천성을 높이기 위하여' 현장 교사를 대상으로 CVR 검증을 통하여 검증을 하였으며, 그 결과를 반영하여 최종 개발된 수업 자료를 지도안 형태로 제시하였다. 또한 자료 개발 과정에서 개발자들의 경험한 시행착오와 고민도 함께 기술하여 현장 연구자들의 관련 연구 수행에 기초가 될 수 있는 정보를 제공하고자 하였다. 이러한 연구 결과는 수업자료 개발 모형이 실제 수업에 적용가능한지 탐색할 수 있는 실증적인 자료로서의 가치를 가지며, 이들 자료의 축적은 이론적인 수업 모형과 실제적인 현장 수업 사이의 선순환적인 관계 구축에 도움이 될 것으로 보인다.

직렬 ATA용 8b/10b 인코더와 디코더 설계 및 구현 (Design and Implementation of 8b/10b Encoder/Decoder for Serial ATA)

  • 허정화;박노경;박상봉
    • 한국통신학회논문지
    • /
    • 제29권1A호
    • /
    • pp.93-98
    • /
    • 2004
  • 직렬 ATA(Advanced Technology Attachment) 인터페이스는 비교적 저렴하고 성능이 우수하며. 현재 고속의 데이터 전송과 처리량을 요구하는 수요에 적합한 기술이다. 본 논문에서는 직렬 ATA의 링크층에서 오류 감지와 직류 balance를 위한 동작 주파수 150MHz에서의 Bb/10b 인코더 및 디코더의 설계 및 구현 방법과 제작된 칩의 테스트를 위한 테스트 보드 및 테스트 방법을 제시하였다. 제안된 인코더 및 디코더는 각각 5b/6b 과 3b/4b으로 나뉘어서 인코딩 되도록 설계하였으며, Top-Down 설계 방식을 사용하여 Verilog HDL로 기술하고. Synopsys로 합성된 넷리스트로 게이트 수준의 동작을 확인하였다 제작된 칩은 삼성 $0.35{\mu}m$ CMOS 표준 셀 라이브러리를 이용하였고. 칩 면적은 1.5mm * 1.5mm 이며. 전원 전압은 3.3V를 사용하였다. 테스트 보드 및 FPGA를 통하여 생성된 입력 테스트 벡터를 이용하여 100MHz로 정상 동작 검증을 테스트하였고, ATS2 테스트 장비를 이용하여 100MHz 동작 검증을 하였다. 본 논문에서 제안된 Bb/10b 인코더 및 디코더 블록은 고속의 데이터 통신을 위한 IP로써 활용 가능하다.

MPEG-2 AAC Encoder의 심리음향 모델 최적화 (An Optimization on the Psychoacoustic Model for MPEG-2 AAC Encoder)

  • 박종태;문규성;이강현
    • 전자공학회논문지CI
    • /
    • 제38권2호
    • /
    • pp.33-41
    • /
    • 2001
  • 최근 멀티미디어 분야 중에서 가장 중요한 기술 중의 하나가 압축이다. 오디오 파일들은 인터넷을 중심으로 급속히 전파되어가고 있으며, 그 중에서 가장 유명한 것이 MP-3(MPEC-1 Layer3)인데, MP-3는 128Kbps에서 CD음질을 얻을 수 있지만 64Kbps 이하에서는 음질이 급속히 떨어진다. 반면에 MPEG-2 AAC(Advanced Audio Coding)는 MPEG-1과 호환성을 무시하지만 MP 3보다 1.4배의 높은 압축 율을 갖으며, 최대 7.1채널과 96KHz의 샘플 율을 갖는다. 본 논문에서는 MPEG-2 AAC 인코더 부분에서 막대한 연산 량을 갖는 심리음향 모델을 최적화하여 AAC 인코딩 연산 량을 감소시키며 처리속도를 증가하는 알고리즘을 제안한다. 심리음향 모델 최적화 응용 프로그램은 C++언어를 이용하여 구현하였으며, 실험결과 심리음향 모델은 SMR(Signal to Masking Ratio)을 위하여 44.1KHz의 샘플 율을 갖고 2048포인트의 FFT(Fast Fourier Transform)연산을 수행하며, 인코더 블록의 제어를 위하여 서브밴드 필터에 각각의 엔트로피 값들이 입력된다. 제안된 심리음향 모델은 비 예측성 값의 최적화로 인하여 빠른 속도로 수행되었다. 또한 비 예측성 값을 순음지수로 변화 시, 고 주파수 영역의 순음지수 값의 최적화로 연산처리 속도가 증가하였다.

  • PDF

비트 시리얼 이산 웨이블렛 변환 필터 설계 (Bit-serial Discrete Wavelet Transform Filter Design)

  • 박태근;김주영;노준례
    • 한국통신학회논문지
    • /
    • 제30권4A호
    • /
    • pp.336-344
    • /
    • 2005
  • 이산 웨이블렛 변환(Discrete Wavelet Transform)은 블록효과가 없고 특정시간의 주파수 특징을 잘 표현하여 MPEG4나 JPEG2000의 표준안으로 채택되는 등 많은 응용분야에서 이용되는 변환 방법이다. 본 논문에서는 저 전력, 저 비용 DWT 필터 설계를 위한 두 채널 QMF(Quadracture Mirror Filter) PR(Perfect Reconstruction) 래티스 필터에 대한 비트 시리얼 구조를 제안하였다. 제안된 필터(필터 길이 = 8)는 4개의 래티스로 구성되었으며, 각 단 고정계수의 양자화 비트를 PSNR(peak-signal-to-noise ratio) 분석을 통하여 결정하였고 그에 따른 효율적인 비트 시리얼 곱셈기 구조를 제안하였다. 각 계수는 CSD(Canonic Signed Digit) 인코딩 방법을 이용하여 `0'이 아닌 비트의 수를 최소화함으로써 복잡도를 개선하였다. 제안된 DWT구조는 휴면기간 동안 하위레벨을 처리하는 폴딩(folding) 구조이고 이에 대한 효율적인 스케줄링 방법이 제안되었으며 최소의 하드웨어(플립 플롭, 전가산기)만으로 구현이 가능하다. 제안된 구조는 VerilogHDL로 설계되어 검증되었으며 Hynix 0.35$\mu$m표준셀 라이브러리를 사용하여 합성한 결과, 최대 동작주파수는 200 MHz이며 16클록의 레이턴시(Latency)와 약 175Mbps의 성능을 보였다.

OFDM 통신시스템의 PAPR 저감을 위한 더미 시퀀스 삽입 (Dummy Sequence Insertion for PAPR Reduction of OFDM Communication System)

  • 이재은;유흥균;정영호;함영권
    • 한국전자파학회논문지
    • /
    • 제14권12호
    • /
    • pp.1239-1247
    • /
    • 2003
  • OFDM(orthogonal frequency division multiplexing) 통신 방식은 무선 고속 데이터 전송에 적합한 방식이다. 하지만 높은 PAPR(peak-to-average power ratio)의 발생으로 HPA(high power amplifier)에서 비선형 왜곡된다. 따라서 본 논문에서는 일정량의 부반송파를 PAPR 저감을 위해 사용하지만 별도의 부가정보 전송이 필요하지 않는 DSI(dummy sequence insertion) OFDM을 제안한다. DSI 방식은 기존 PTS(partial transmit sequence)나 SLM(selected mapping) 방식에서의 부가 정보와 달리 단지 PAPR 감소에만 사용되는 특정한 더미 데이터 시퀀스(dummy data sequence)를 전송한다. 더미 시퀀스로 상보 시퀀스(complementary sequence)와 상관 시퀀스(correlation sequence)를 사용하고 좀더 효과적 인 PAPR 저감을 위해 플리핑(flipping) 방법을 사용한다. 또한 DSI 방식은 기존의 블록코딩 방식보다 나은 전송 효율(spectral efficiency)을 갖는다. 그리고 DSI 방식은 처리시간 및 계산량을 줄이기 위해 threshold 기법을 적용한다. 하지만 PAPR 저감 성능은 기존 방식보다 떨어진다. 하지만 제안한 DSI 방식의 중요한 장점은 더미 데이터 시퀀스의 손상에 의해 BER특성이 영향을 받지 않는다는 것이다. 결론적으로 DSI 방식은 OFDM 보다 낮은 PAPR을 갖고 기존의 PIS나 SLM에 비해 처리시간을 감소시키고 BER성능 개선이 이루어진다.