• 제목/요약/키워드: 멀티플렉서

검색결과 97건 처리시간 0.026초

다중경로를 갖는 가상병렬 다단계 상호연결 네트워크 (Virtual-Parallel Multistage Interconnection Network with multiple-paths)

  • 김익수
    • 한국정보처리학회논문지
    • /
    • 제4권1호
    • /
    • pp.67-75
    • /
    • 1997
  • 본 논문은 프로세서와 기억장치 모듈 사이에 다중의 연결경로를 갖는 가상병렬 다단계 상호 연결 네트워크에 대해 서술하고 있다. 제안된 가상병렬 MIN 네트워크는 입력 스위칭 블럭에 $m{\times}1$ 멀티플렉서와 출력 스위칭 블럭에 $1{\times}m$디멀티플렉서를 그 리고 logN-1 단의 스위칭단을 사용하여 프로세서와 기억장치 모듈 사이에 최대 $2{\times}m$개의 독립된 연결경로를 갖고 있다. MIN 네트워크는 다중의 중복된 연결경로를 갖고 있기 때문에 다수의 프로세서들은 동시에 서로 다른경로를 통해 특정의 출력포트에 연결될 수 있다. 또한 새로운 가상-병렬구조의 MIN 네트워크는 스위칭 블럭에서 패킷 충돌의 가능성을 줄일 수 있으며 제안된 MIN 네트워크를 Passthrough ratio, 신뢰도 와 가격의 측면에서 MBSF 구조의 MIN 네트워크와 비교하였다. 가상-병렬구조의 MIN 네트워크는 MBSF 구조의 MIN에 비해 성능이 개선되었으며 매우 간단한 구조로 이루어 졌음을 확인하였다.

  • PDF

뉴런 모스 기반의 4치 논리게이트를 이용한 동기식 4치 카운터 설계 (Design of Synchronous Quaternary Counter using Quaternary Logic Gate Based on Neuron-MOS)

  • 최영희;윤병희;김흥수
    • 대한전자공학회논문지SD
    • /
    • 제42권3호
    • /
    • pp.43-50
    • /
    • 2005
  • 본 논문에서는 다운 디지털 회로(DLC)를 이용하여 4치 논리 게이트를 설계하였고, 이들 게이트를 이용하여 동기식 4치 up/down 카운터를 제안하였다. 제안된 카운터는 T-type 4치 플립플롭과 $2\times1$ 임계-t 멀티플렉서로 이루어져 있고, T-type 4치 플립플롭은 D-type 4치 플립플롭과 4치 논리 게이트들(모듈러-4 가산 게이트, 4치 인버터, 항등 셀, $4\times1$ 멀티플렉서)로 구성되어 있다. 이 카운터의 모의실험 결과는 10[ns]의 지연시간과 8.48[mW]의 전력소모를 보여준다. 또한 다치논리 회로로 설계된 카운터는 상호결선과 칩 면적의 감소뿐만 아니라 디지트 확장의 용이함의 이점을 가진다.

데이터 은닉과 멀티플렉서 기법을 이용한 (2, 2) 비밀 공유방법 ((2, 2) Secret Sharing Using Data Hiding and Multiplexer Technique)

  • 김천식
    • 한국인터넷방송통신학회논문지
    • /
    • 제13권4호
    • /
    • pp.75-81
    • /
    • 2013
  • 본 논문은 회색(Gray-scale) 이미지를 기반으로 (2, 2) 비밀 공유(Secret Sharing) 계획을 제안한다. 일반적으로 비밀 공유 방법은 비밀 이미지를 두개이상의 이미지 (그림자 이미지: Shadow Image)로 분배한 후, 그림자 이미지를 참가자(비밀 공유하는 사람)에게 나누어준다. 이 후 참가자들이 비밀을 보기위해 k(k

스트레인광학효과를 이용한 2×2Ti:LiNbO3 삽입/분기 집적광학 멀티플렉서 (2×2Ti:LiNbO3 Integrated Optical Add/Drop Multiplexers utilizing Strain-Optic Effect)

  • 정홍식;최용욱
    • 한국광학회지
    • /
    • 제17권5호
    • /
    • pp.430-436
    • /
    • 2006
  • 1550nm 파장대역에서 편광에 관계없이 동작하는 $Ti:LiNbO_3\;2{\times}2$ 삽입/분기 광 멀티플렉서를 구현하였다. 소자는 두 개의 입 출력 광도파로, 두 개의 편광모드분리기, 두 개의 편광모드 변환기 그리고 전기광학효과로 파장을 가변시킬 수 있는 전극으로 구성되었다. TE, TM 편광에 대해서 단일모드 특성을 갖는 채널 광도파로는 x-cut $LiNbO_3$에 Ti 확산 방법으로 제작하였으며, 채널 광도파로 위에 배열된 $SiO_2$ 패드의 전단 스트레인을 이용하여 위상정합 편광모드변환기를 구현하였다. 한편 전기광학효과를 이용하여 파장을 가변시키기 위해서 전압을 인가하여 광도파로의 복 굴절률을 변화시켰다. 0.094nm/V 파장가변률과 최대 17nm 파장을 가변시켰으며, 8.2dB 부 모드레벨과 3.72nm FWHM을 측정하였다.

레이저 공정을 이용한 고온초전도 멀티플렉서의 제작과 특성 분석 (Investigation of Characterization and Fabrication High-Temperature Superconducting Multiplexer by Pulse laser Deposition)

  • 김철수;송석천;이상렬
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1999년도 하계학술대회 논문집 D
    • /
    • pp.1858-1860
    • /
    • 1999
  • To fabricate superconducting multiplexers with narrow pass band characteristics and reduce the physical size of device, we have designed multiplexer using hair-pin type filters with the center frequency of 13.6 GHz. Multiplexers have been fabricated superconductor(HTS), because It has low surface resistance. The $YBa_2Cu_3O_{7-{\delta}}$(YBCO) films were deposited on MgO substrates$(20{\times}20{\times}0.5mm^3)$ by using pulsed laser deposition and conventional photo-lithographic methods were used to pattern the multiplexer. Epitaxial YBCO films were grown on(100) MgO substrates and showed strongly c_axis orientations observed by X-ray diffraction technique. Superconducting transition temperatures were measured to be about 89K. Simulated results of superconducting multiplexer consisting of hair-pin type filters show the insertion loss of about 1.2dB. The measured frequency response will be compared with the simulated results.

  • PDF

PDA환경에서 MPEG-4 컨텐츠 저작도구의 파일생성묘듈에 대한 최적화 기법 (An Optimization Technique for File Generator Module of MPEG-4 Authoring Tool for PDA)

  • 이송록;임영순;김상욱
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2004년도 가을 학술발표논문집 Vol.31 No.2 (2)
    • /
    • pp.619-621
    • /
    • 2004
  • 유비쿼터스 컴퓨팅에 대한 연구가 활발하게 전개되고 있는 지금, PC에서뿐만 아니라 언제 어디서나 가능한 모바일 환경에서 다양한 사용자 인터랙션에 중점을 두고 떨러 가지 기하객체들과 이미지, 텍스트 객체 등을 지원함으로써 PDA의 고유의 특성을 이용하고 또 이에 알맞은 PDA환경에서 전문적인 저작도구를 개발하는 것이 필요하다. 따라서 PDA와 같은 제한된 스크린 사이즈와 메모리 공간에서 작은 메모리를 사용하여 얼마나 풍부한 컨텐츠가 저작가능한가 하는 것이 아주 중요하다 본 논문은 PDA환경에서 기하객체와 텍스트, 이미지 등 객체들을 이용하여 MPEG-4 컨텐츠 저작함에 있어서 기존의 저작도구의 기초 위에서 PDA환경의 고유 특성을 고려하여 BIFS 텍스트 생성 모듈, BIFS 인코더 모듈. 멀티플렉서 모듈에 대한 최적화 기법을 연구하며 더 나아가서 PDA환경에 보다 적합하면서도 직접적이고도 시각적인 저작이 가능한 MPEG-4 컨텐츠 저작시스템을 제안하고 그 개발 결과를 보인다.

  • PDF

Redundant Multi-Valued Logic을 이용한 4.5Gb/s CMOS 디멀티플렉서 구현 (Implementation of 4.5Gb/s CMOS Demultiplexer Using Redundant Multi-Valued Logic)

  • 김태상;김정범
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2005년도 추계종합학술대회
    • /
    • pp.699-702
    • /
    • 2005
  • This paper describes a high speed interface using redundant multi-valued logic for high speed communication ICs. This circuit is composed of encoding circuit and decoding circuit. Because of the multi-valued data conversion, this circuit makes it possible to achieve higher operating speeds than that of a conventional binary logic. Using this logic, a 1:4 DEMUX (demultiplexer) was designed using a 0.35um standard CMOS technology. Proposed circuit is achieved an operating speed of 4.5Gb/s with a supply voltage of 3.3V and with power consumption of 53mW.

  • PDF

GAP와 진화 하드웨어를 이용한 State Machine설계 (Design of state machine using Evolvable Hardware and Genetic Algorithm Processor)

  • 김태훈;선흥규;박창현;이동욱;심귀보
    • 한국지능시스템학회:학술대회논문집
    • /
    • 한국퍼지및지능시스템학회 2002년도 춘계학술대회 및 임시총회
    • /
    • pp.179-182
    • /
    • 2002
  • GA(Genetic Algorithm)는 자연계 진화를 모방한 계산 알고리즘으로서 단순하고 응용이 쉽기 때문에 여러 분야에 전역적 최적해 탐색에 많이 사용되고 있다. 최근에는 하드웨어를 구성하는 방법의 하나로서 사용되어 진화하드웨어라는 분야를 탄생시켰다. 이와 함께 GA의 연산자체를 하드웨어로 구현하는 GA processor(GAP)의 필요성도 증가하고 있다. 특히 진화하드웨어를 소프트웨어상에서 진화 시키는 것이 아닌 GAP에 의해 진화 시키는 것은 독립된 구조의 진정한 EHW 설계에 필수적이 될 것이다. 본 논문에서는 GAP 설계 방법을 제안하고 이를 이용하여 진화하드웨어로 State machine을 구현하고자 한다. State machine의 경우 구조상 피드백이 필요하기 때문에 가산기나 멀티플렉서보다는 훨씬 복잡하고 설계가 까다로운 구조이다. 제안된 방법을 통하여 명시적 설계가 어려운 하드웨어 설계에 GAP를 이용한 하드웨어의 진화에 적용함으로써 그 유용성을 보인다.

  • PDF

멀티센서신호 인터페이스용 Custom IC를 위한 CMOS 회로 설계 (CMOS Circuits for Multi-Sensor Interface Custom IC)

  • 조영창;최평;손병기
    • 센서학회지
    • /
    • 제3권1호
    • /
    • pp.54-60
    • /
    • 1994
  • 본 논문에서는 멀티센서 신호처리용 집적회로를 구성하였다. 제안된 회로는 멀티센서 신호 선택을 위한 아날로그 멀티플렉서, 노이즈 제거와 신호증폭을 위한 능동 필터, 디지탈 신호처리부와의 인터페이스를 위한 샘플-홀드 회로 등으로 구성하였다. 이러한 기능회로들을 CMOS 트랜지스터로 설계하여 집적화를 가능케 하였으며, 이로 인해 멀티센서 신호처리 시스템의 저소비전력화, 소형화를 구현케하였다.

  • PDF

유한체 $GF(2^{m})$상의 역원계산 회로 및 나눗셈 회로 설계 (Design of inversion and division circuit over GF($2^{m}$))

  • 조용석;박상규
    • 한국통신학회논문지
    • /
    • 제23권5호
    • /
    • pp.1160-1164
    • /
    • 1998
  • 본 논문에서는 유한체 $GF(2^{m})$ 상의 새로운 역원계산 알고리듬을 제안하고 이를 이용한 역원계산 회로 및 나눗셈 회로를 설계한다. 제안된 역원계산 알고리듬은 Fermat의 정리에 기초한 것으로 약 m/2개의 clock cycle에 역원을 구할 수 있다. 본 알고리듬을 이용하여 설계한 $GF(2^{m})$ 상의 역원계산 회로 및 나눗셈 회로는 멀티플렉서 이외에 다른 부가 하드웨어가 필요하지 않으므로 매우 간단한 하드웨어로 구현할 수 있는 장점을 가지고 있다.

  • PDF