• 제목/요약/키워드: 디지털 필터

검색결과 1,059건 처리시간 0.027초

일부지역 유방촬영장치의 현황 및 특성에 관한 연구 (A Study on the Actual Conditions and Characteristics of Mammographic Units in Some Area)

  • 박진영;백성민
    • 한국방사선학회논문지
    • /
    • 제6권2호
    • /
    • pp.121-127
    • /
    • 2012
  • 일부지역의 전체 유방촬영장치는 205대가 설치 사용되고 있었으며 종합병원에는 36대, 병원 53대, 의원은 116대가 사용되고 있었다. 즉, 의원의 비중이 전체의 50%를 차지하고 있음을 알 수가 있었다. 영상획득방법 별에서는 필름 스크린(film screen)이 131대, 컴퓨터 방사선촬영장치(computed radipgraphy)가 67대, 디지털 방사선촬영장치(digital radiography)가 7대 순으로 나타났다. 현재까지는 주로 필름 스크린 시스템이 이용되고 있었다. target/filter의 재료는 대부분 Mo/Mo이 사용되었으며(66%), 그 다음으로는 Mo/Rh이 사용되고 있었다(25%). 초점의 크기는 소초점용은 0.1 mm, 대초점으로는 0.3 mm를 주로 사용하고 있었다.

3.5KHz 천부지층탐사자료의 너울영향제거 (Suppression of Swell Effect in 3.5KHz Subbottom Profiler Data)

  • 이호영;구남형;박근필;김정기;김원식;강동효
    • 한국해양학회지:바다
    • /
    • 제7권3호
    • /
    • pp.95-99
    • /
    • 2002
  • 3.5KHz 천부지층탐사기(Subbottom Profiler)는 10~100m 깊이까지의 천부 해저지층구조를 정밀하게 파악하기 위한 탐사장비이다. 천부지층탐사는 1m 보다 정밀한 해상도를 요하는 탐사이다. 그러나 해상의 파고는 대부분 1m 이상인 경우가 많기 때문에 파도에 의한 너울영항으로 자료의 품질이 크게 저하된다. 본 연구에서는 디지털로 취득된 3.5KHz 천부지층탐사자료에서 너울영향을 제거함으로써 고품질의 지층단면도를 획득할 수 있음을 보였다. 너울 효과를 제거하기 전에 해저면 신호의 진폭이 큰 점을 이용하여 해저면 추출심도를 구하였다. 너울영향을 제거하기 위하여 인접트레이스의 추출심도를 이용한 인접심도 평균법과 고주파 제거 필터링법을 각각 적용한 결과, 두가지 모두 양호한 결과를 도출할 수 있었다. 자료의 상태가 매우 불량한 경우와 심도가 얕아 직접파와 중첩되는 경우 등에서는 해저면 심도추출이 부정확하여 너울영향제거에 어려움이 있다.

비동기 DS/CDMA 시스템을 위한 역상관 다중사용자 검출기 (A Robust Decorrelating Multiuser Detector for Asynchronous DS/CDMA Communication Systems)

  • 윤석현;이경하;홍광석
    • 전자공학회논문지S
    • /
    • 제35S권6호
    • /
    • pp.1-8
    • /
    • 1998
  • 본 논문에서는 비동기 DS/CDMA 시스템을 위한 2단 구조의 심볼 단위 역상관 다중사용자 검출기가 제안된다. 기존의 정합필터를 이용하는 검출기의 출력이 한 심볼 지연되어, 선형 역상관 검출기에서 역상관 기저의 선택을 위해 사용되며, 또한 작은 오프셋 값의 칩 타이밍 지연을 고려하여, 단일 상관기 뱅크 대신 Early-Late 상관기 뱅크를 사용하였는데, 이는 간섭 사용자의 정확한 시간 지연을 몰라도 되며 디지털 구현이 용이한 장점을 갖는다. 제안된 검출기의 성능을 검증하기 위하여, 분석된 BER과 모의 실험 결과가 비교된다. 제안된 검출기의 성능 분석은 시간-제한된 신호에 대해 유도되었지만, 모의 실험은 시간-제한된 신호와 대역-제한된 신호에 대해 수행되었다.

  • PDF

통합된 이진화 구조를 가진 복합기용 1-Chip 영상처리 프로세서의 개발 (Single chip multi-function peripheral image processor with unified binarization architecture)

  • 박창대;이을환;김재호
    • 전자공학회논문지S
    • /
    • 제36S권11호
    • /
    • pp.34-43
    • /
    • 1999
  • 본 논문에서는 디지털 복합기에 사용할 수 있는 고속 영상처리 프로세스를 설계 및 구현하였다. 제안된 영상 처리 프로세스는 단일화 된 데이터 경로를 가진 이진화 알고리듬 아키텍쳐를 가진다. 외부 메모리 용량을 최소화하기 위해 화소별 파이프라인 구조를 가지고 있다. 쉐이딩 보정, 감마 보정, 자동이득조절과 같은 전처리 기능을 수행하고 CCD와 CIS를 구동한다. 전처리된 데이터는 확대/축소 과정을 거치고 다양한 이진화 알고리듬에 의해 이진화된다. 내장된 이진화 알고리듬은 단순이진화, 고대역 통과 필터링, 디더링, 오차확산법, 임계값이동 오차확산법이다. 이들 알고리듬의 구현은 임계값 이동 오차확산법에 기반을 두고 동일한 동작을 하는 회로들을 공유하도록 데이터 경로를 설계하였다. 이 구조를 구현함에 의해 제어의 복잡도와 게이트 카운터를 줄일 수 있다.

  • PDF

DVCR용 ATF(Automatic Track Following) 블록의 새로운 설계 (A New Design of an ATF Block for DVCRs)

  • 조성일;김성욱;하인중;김정태;나일주
    • 전자공학회논문지S
    • /
    • 제35S권8호
    • /
    • pp.106-112
    • /
    • 1998
  • 최근에 영상 및 음성 데이터의 양은 크게 증가하고 있다. 이러한 경향에 따라 고밀도 자기기록 시스템이 필요하게 되었고 테이프의 트랙은 더욱 더 좁아지게 되었다. 따라서 DVCR(digital video cassette recorder)에서는 재생시에 캡스탄 모터의 속도와 위상을 정밀하게 제어하여, 헤드가 트랙을 따라 정확하게 주행하도록 유지시켜주는 캡스탄 서보시스템이 필요하게 되었다. 이를 위하여 DVCR에서는 ATF(Automatic Track Following)방식을 사용한다. 본 논문에서는 이산 푸리에 변환(discrete Fourier transform)을 이용한 새로운 DVCR용 ATF 블록의 설계방법을 제안하였다. 제안한 ATF 블록을 ALTERA사의 FPGA에 구현하여 실제 DVCR 시스템에서 그 성능을 시험하였다. 실험을 통하여 본 논문에서 제안한 방식이 기존의 디지털 저역통과필터(lowpass filter)를 사용한 구현법에 비해 비용면에서 더 효과적임을 검증하였다. 또한 로직게이트 수가 기존의 방법에 비하여 약 20% 감소함을 확인하였다.

  • PDF

실시간 H.264/AVC 처리를 위한 ASIP설계 (ASIP Design for Real-Time Processing of H.264)

  • 김진수;선우명훈
    • 전자공학회논문지CI
    • /
    • 제44권5호
    • /
    • pp.12-19
    • /
    • 2007
  • 본 논문에서는 ASIP(Application Specific Instruction-set Processor) 기반의 실시간 H.264/AVC 구현 가능한 VSIP(Video Specific Instruction-set Processor) 을 제안한다. 제안한 VSIP은 H.264/AVC의 화면 내 예측, 디블록킹 필터, 정수 변환 등 새로운 기능들을 효율적으로 지원하기 위한 전용의 하드웨어 구조와 명령어를 가지고 있다. 또한 화면 간 예측 및 엔트로피 코딩과 같이 연산량이 많은 부분은 하드웨어 가속기로 만들어 연산 처리 속도 및 효율을 높였다. VSIP은 H.264/AVC에 적합한 하드웨어 구조와 명령어를 통해 기존의 디지털 신호처리 프로세서보다 작은 크기를 가지며, 메모리 접근 횟수를 줄여 전력 소비를 감소시켰다. 제안한 VSIP을 이용하여 실시간 영상 신호처리를 할 수 있으며, 다양한 프로파일과 표준을 지원할 수 있다.

Fin 튜브의 와전류탐상을 위한 최적 탐촉자의 설계 (Design of the Fittest Eddy Current Probe for the Fin Tubes)

  • 김영주;이세경;안봉영;정민화
    • 비파괴검사학회지
    • /
    • 제17권3호
    • /
    • pp.156-161
    • /
    • 1997
  • 열 전달 효율을 증가시키기 위하여 튜브의 내 외면에 울퉁불퉁한 지느러미가 부착된 fin 튜브의 와전류탐상을 위하여 와전류 탐촉자를 설계하고 시험하였다. Fin 튜브는 거친 표면으로 인하여 와전류탐상으로 결함을 찾기 위해서는 많은 주의가 필요하다. 본 연구에서는 규격이 다른 와전류 탐촉자를 제작하고 인공 결함 시험편에 대하여 탐상을 실시하였다. 실험한 와전류탐상 신호에 대하여 FFT를 통하여 주파수 스펙트럼을 구하였고 디지털 필터링의 신호 처리를 하여 신호의 주파수 특성을 고찰하였다. 신호와 주파수 특성을 분석한 결과, 본 연구 대상 시험편에서와 같이 1mm 피치의 fin 튜브의 경우 4mm의 코일 거리를 지닌 탐촉자가 가장 좋은 S/N비를 나타내었다.

  • PDF

웨이브렛 영역에서의 비트 은닉을 이용한 디지털워터마킹 (Digital Watermarking using Bit Concealment in Wavelet Transform Domain)

  • 성광진;김민태;이종혁;지인호;안홍영
    • 한국인터넷방송통신학회논문지
    • /
    • 제8권2호
    • /
    • pp.1-8
    • /
    • 2008
  • 워터마킹은 저작권이나 소유권자의 허락 없이 저작물을 복사하거나 배포하는 것을 방지하는데 목적을 두고 있다. 영상데이터를 워터마크로 사용하는 경우 원본 영상의 존재 여부에 의해 워터마크를 검출할 수 있다. 본 논문에서는 영상데이터를 워터마크로 사용하고 워터마크 검출에서는 원본영상 없이 워터마크를 검출할 수 있는 방법을 제안한다. 원 영상을 DWT하고 워터마크 영상을 DCT하여 변환계수들을 2진화한다. 원영상의 2진 비트열에서 워터마크 데이터를 은닉할 수 있는 최적의 비트 위치를 계산하여 워터마크를 삽입, 워터 마크가 삽입된 영상이 JPEG 압축이나 필터링, 리샘플링과 같은 공격에 강인할 수 있도록 비트의 위치를 결정한다. 제안된 방법은 비가시적인 워터마크를 사용함으로 저작권 및 소유권의 확인을 쉽게 할 수 있고 원 영상 없이 워터마크 검출이 가능하다.

  • PDF

이중 모드의 기준 클록을 사용하지 않는 클록 데이터 복원 회로 알고리즘 (Dual-Mode Reference-less Clock Data Recovery Algorithm)

  • 권기원;진자훈;전정훈
    • 전자공학회논문지
    • /
    • 제53권5호
    • /
    • pp.77-86
    • /
    • 2016
  • 본 논문에서는 full / half-rate의 이중 모드로 동작하는 기준 클록을 사용하지 않는 클록 데이터 복원 회로와 그 동작 알고리즘에 관하여 기술한다. 클록 데이터 복원 회로는 주파수 검출기, 위상 검출기, 차지 펌프 및 루프 필터, 그리고 전압 제어 발진기와 알고리즘 구현을 위한 디지털 블록으로 구성되어 있다. 주파수 검출기와 위상 검출기는 클록 데이터 복원 회로의 이중 모드 기능을 위하여 full / half-rate에서 동작하며 주파수 검출기는 이에 더해 일반 주파수 검출기의 불감대 영역에서도 데이터 전송률과 클록 주파수 차이를 판별할 수 있다. 제안한 이중 모드 클록 데이터 복원 회로를 시뮬레이션을 통해 검증한 결과 클록 데이터 복원에 전체 1.2-1.3 us의 동기화 시간이 소요되었으며, 0.5-UI 지터를 인가하였을 때 full-rate (2.7 Gb/s)와 half-rate (5.4 Gb/s) 모드에서 모두 안정적으로 클록 데이터를 복원한다.

클록 손실 측정 기법을 이용한 DDI용 연속 시간 이퀄라이저 (A Continuous-time Equalizer adopting a Clock Loss Tracking Technique for Digital Display Interface(DDI))

  • 김규영;김길수;손관수;김수원
    • 대한전자공학회논문지SD
    • /
    • 제45권2호
    • /
    • pp.28-33
    • /
    • 2008
  • 본 논문에서는 클록 손실 측정 기법을 이용한 디지털 디스플레이 인터페이스(Digital Display Interface: DDI)용 이퀄라이저를 제안한다. 제안하는 클록 손실 측정 기법은 최저 전압 유지 회로를 사용하여서 채널의 손실 정보를 추출한다. 추출된 손실 정보는 이퀄라이저 필터에 인가되며, 시스템의 안정도를 증가시키기 위해 제안된 이퀄라이저는 피드포워드 구조(Feedforward Loop)로 구현된다. 제안된 이퀄라이저는 0.18um CMOS 공정으로 제작되었으며, 실험 결과 채널 손실이 -33dB인 경우에 1.65Gbps의 신호들이 최소 0.7UI의 Eye Width를 가지게 된다. 또한 최대 10mW 이하의 전력을 소모하며, $0.127mm^2$ 의 유효면적을 차지한다.