• 제목/요약/키워드: 디지털 지연

검색결과 587건 처리시간 0.023초

디지털 케이블 방송 서비스의 채널 변경 지연 요소 분석 및 채널 변경 속도 향상 기법 (Analysis of Channel Zapping Delay and Method of Optimizing Channel Zapping Time in Digital Cable Broadcasting)

  • 최인석
    • 한국방송∙미디어공학회:학술대회논문집
    • /
    • 한국방송공학회 2014년도 추계학술대회
    • /
    • pp.36-38
    • /
    • 2014
  • 디지털 케이블 방송 시스템은 기존의 아날로그 케이블방송과 달리 하나의 6MHz 주파수 대역에 여러 방송채널들을 전송하고 있다. 즉, MPEG2 또는 H.264/AVC 등 비디오 압축 방식으로 인코딩된 여러 방송채널들과 각 채널의 대한 정보를 제공하기 위한 PSI 정보를 생성하여 멀티플렉싱하여 6MHz 주파수 대역으로 전송하는 방식으로 서비스를 제공한다. 하지만, 근본적으로 디지털 케이블 방송에서는 방송채널 변경 시 QAM Tuner의 주파수 Locking 및 디멀티플레싱, PSI 정보 파싱을 통한 채널 정보 획득, 비디오 및 오디오 디코딩을 위한 RAP(Random Access Point) 획득, 스크램블채널을 위한 ECM 획득 등의 시간 지연이 발생함에 따라 아날로그 케이블방송과 비교하여 상당한 채널 변경 지연이 발생한다. 이러한 이유로 디지털 케이블 방송 서비스의 품질 향상을 위해서는 채널 변경 시간 지연을 최소화하기 위한 연구가 필요하다. 따라서, 본 논문에서는 채널 변경 지연 요소들을 분석하고, 채널 변경 지연을 최소화하기 위한 기법을 제안한다.

  • PDF

공간 기준 디지털 도파관 모델의 지연 특성과 합성음의 음질 (Delay Characteristics and Sound Quality of Space Based Digital Waveguide Model)

  • 강명수;김규년
    • 한국음향학회지
    • /
    • 제22권8호
    • /
    • pp.680-686
    • /
    • 2003
  • 디지털 도파관 모델은 악기의 물리적 모델링에 사용되는 일반적인 방법이다. 디지털 도파관 모델에서 파동의 움직임은 시간 또는 공간을 기준으로 해석 가능하다. 음의 샘플링이 시간을 기준으로 이루어지므로 악기 모델은 시간에 의한 파동의 움직임으로 묘사되는 것이 일반적이다. 본 논문에서는 현에 대한 공간 기준의 디지털 도파관 모델에 악기 몸체 모델을 추가해 악기 음을 합성하였다. 그렇게 함으로써 합성 음의 음질을 향상시키고 악기 모델의 음색 조절 변수들을 효과적으로 처리할 수 있었다. 공간 기준 샘플링에서 현 및 몸체에서 발생하는 미소 지연 오차에 대해 설명하고 FD (Fractional Delay) 필터를 이용해 미소 지연을 처리하는 방법을 보였다. 그리고 지연에 수에 따른 합성음의 변화를 설명하고 그 결과를 시간 기준 디지털 도파관 모델과 비교하였다.

MMC-HVDC 시스템에서 시간 지연을 고려한 디지털 제어기의 설계 (Design of Digital Controller considering Time Delay in the MMC-HVDC system)

  • 송지완;구남준;김래영
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2013년도 추계학술대회 논문집
    • /
    • pp.87-88
    • /
    • 2013
  • 본 논문에서는 모듈형 멀티레벨 컨버터(Modular Multi-level Converter, MMC)의 제어기를 설계에 있어 시간 지연을 고려한 디지털 제어기 설계 방법을 제시한다. 제안된 방법으로 설계한 디지털 제어기를 사용하면 시간 지연으로 인한 시스템의 성능저하를 완화할 수 있으며, 11-Level로 구현된 MMC HVDC 시스템 모델에 적합한 디지털 제어기의 설계 방법에 관해 기술하고 제안한 방법의 타당성을 아날로그 제어기와의 성능비교를 Psim를 통해 검증하였다.

  • PDF

지연 시간 없는 시간-디지털 신호 변환기의 설계 (Design of a time-to-digital converter without delay time)

  • 최진호
    • 대한전자공학회논문지SD
    • /
    • 제38권5호
    • /
    • pp.11-11
    • /
    • 2001
  • 본 논문에서는 카운터와 커패시터를 사용하여 시간 정보로부터 디지털 출력 값을 얻을 수 있는 새로운 시간-디지털 변환기를 제안하였다. 기존의 시간-디지털 변환회로의 경우 디지털 출력 값을 얻기 위해서는 입력 신호가 인가된 후 입력 시간보다 더 긴 공정시간이 필요하였다. 또한 입력 신호의 시간 간격에 무관하게 카운터의 클럭 주파수가 일정하여 변환된 디지털 값의 분해도는 항상 일정하였다. 그러나 본 논문에서 제안한 시간-디지털 변환 회로는 입력 신호가 인가됨과 동시에 지연시간 없이 디지털 출력 신호를 얻을 수 있으며, 또한 수동소자의 값을 변화시킴으로서 원하는 입력 시간 영역과 분해도를 쉽게 구현할 수 있다.

네트워크 디지털 사이니지의 콘텐츠 다운로드 및 연속재생을 위한 최소 초기 지연시간 결정 (Determining a Minimum Initial Delay Time for Download & Seamless Playback of Multimedia Contents on Network Digital Signage)

  • 박영균;남영진;권영직
    • 한국산업정보학회논문지
    • /
    • 제17권2호
    • /
    • pp.33-43
    • /
    • 2012
  • 디지털 사이니지란 멀티미디어 기반의 정보와 광고를 소비자에게 전달하는 스마트 전자 디스플레이 시스템을 일컫는다. 대부분의 디지털 사이니지는 일련의 멀티미디어 콘텐츠를 원격 네트워크 스토리지로부터 로컬 디스크로 다운로드 한 후에 재생을 시작한다. 하지만 모든 콘텐츠를 다운로드 한 후 재생할 경우에 긴 초기 지연시간을 초래한다. 본 논문에서는 디지털 사이니지에서 이러한 초기 지연시간 문제를 정의하고, 주어진 네트워크 대역폭 및 멀티미디어 콘텐츠의 품질과 크기에 따라서 최소한으로 필요한 초기 지연시간을 계산하는 방법을 제시한다. 또한, 디지털 사이니지 상의 다양한 멀티미디어 콘텐츠들을 이용하여 본 제안 기법의 성능을 분석한다.

디지털화된 지연 고정 루프 구조와 성능 (ALL-Digital DLL Architecture and Performance)

  • 서용원;김정범
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2009년도 추계학술발표대회
    • /
    • pp.403-404
    • /
    • 2009
  • 현재 이슈가 되고 있는 디지털화된 지연 고정 루프는 여러 가지 방법으로 설계 되고 있다. 아날로그 형태의 지연 고정 루프는 전력 소모 면에 있어 상당한 대기 전력을 가지고 있으며 이를 효과적으로 방지하기 위해 디지털화되고 있다. 또한 지터와 스큐 문제를 최소화하며 주파수 범위도 넓힐 수 있다.

안티-바운드리 스위칭 디지털 지연고정루프 (An Anti-Boundary Switching Digital Delay-Locked Loop)

  • 윤준섭;김종선
    • 전기전자학회논문지
    • /
    • 제21권4호
    • /
    • pp.416-419
    • /
    • 2017
  • 본 논문에서는 고속 DDR3/DDR4 SDRAM을 위한 새로운 디지털 지연고정루프 (delay-locked loop: DLL)를 제안한다. 제안하는 디지털 DLL은 디지털 지연라인의 boundary switching 문제에 의한 jitter 증가 문제를 제거하기 위하여 위상보간 (phase interpolation) 방식의 파인지연라인 (fine delay line)을 채택하였다. 또한, 제안하는 디지털 DLL은 harmonic lock 문제를 제거하기 위하여 새로운 점진직 검색 (gradual search) 알고리즘을 사용한다. 제안하는 디지털 DLL은 1.1V, 38-nm CMOS DRAM 공정으로 설계되었으며, 0.25-2.0 GHz의 주파수 동작 영역을 가진다. 2.0 GHz에서 1.1 ps의 피크-투-피크 (p-p) 지터를 가지며, 약 13 mW의 전력소모를 가진다.

IMT-2000 전방궤환 디지털 적응 선형전력증폭기 설계 (Design of IMT-2000 Feedforward Digital Adaptive Linear Power Amplifier)

  • 김갑기;박계각
    • 한국항해항만학회지
    • /
    • 제26권3호
    • /
    • pp.295-302
    • /
    • 2002
  • 현재의 디지털 통신시스템은 매우 다양한 디지털 변조방식을 채택하고 있다. 이러한 통신시스템에서는 인접채널에 대한 간섭을 최대한 줄이기 위해서 필연적으로 선형 전력증폭기를 요한다. 선형 전력증폭기는 매우 다양한데 그 중에서 전방궤환 전력증폭기는 구조상 광대역이면서 선형화 정도가 매우 우수하다. 전방궤환 전력중폭기에 사용되는 지연선로의 손실로 인하여 전체효율이 감소한다. 본 논문에서는 이러한 지연선로를 손실이 매우 작은 지연필터를 사용함으로써 효율과 선형성을 동시에 개선하였다. 측정된 결과 ACLR이 약 17.43dB 개선되었으며 이것은 지연필터를 사용함으로써 2.54dB 더 개선되었음을 나타낸다.

지연시간 없는 시간-디지털 신호 변환기의 설계 (Design of a Time-to-Digital Converter without Delay Time)

  • 최진호
    • 대한전자공학회논문지SD
    • /
    • 제38권5호
    • /
    • pp.323-328
    • /
    • 2001
  • 본 논문에서는 카운터와 커패시터를 사용하여 시간 정보로부터 디지털 출력 값을 얻을 수 있는 새로운 시간-디지털 변환기를 제안하였다. 기존의 시간-디지털 변환회로의 경우 디지털 출력 값을 얻기 위해서는 입력 신호가 인가된 후 입력 시간보다 더 긴 공정시간이 필요하였다. 또한 입력 신호의 시간 간격에 무관하게 카운터의 클럭 주파수가 일정하여 변환된 디지털 값의 분해도는 항상 일정하였다. 그러나 본 논문에서 제안한 시간-디지털 변환 회로는 입력 신호가 인가됨과 동시에 지연시간 없이 디지털 출력 신호를 얻을 수 있으며, 또한 수동소자의 값을 변화시킴으로서 원하는 입력 시간 영역과 분해도를 쉽게 구현할 수 있다.

  • PDF

디지털 필터를 사용한 귓속형 보청기의 지향성 실현 (Directional realization of in the ear hearing aid using digital filters)

  • 장순석;권유정
    • 한국음향학회지
    • /
    • 제36권2호
    • /
    • pp.123-129
    • /
    • 2017
  • 본 논문은 보청기의 지향성 알고리즘을 실시간으로 실현한 내용을 다루었다. 기존의 시간 영역에서의 시간 지연 기법에 의한 지향성 실현을 디지털 필터 방식으로 처리함으로써 시간 지연 적용이 불가능한 일반 DSP(Digital Signal Processing) 칩으로도 유사한 지향성 패턴을 가능하게 하였다. 시간 지연 기법과 디지털 필터 기법을 각각 Matlab(Matrix laboratory) 기반으로 비교 검증한 후에, 이를 CSR 8675 블루투스 DSP IC(Digital Signal Processing Integrated Circuit) 칩 펌웨어로 실현하고 검증해보였다. 스마트폰으로의 원격 무선 제어 기능으로 스마트 자향성 보청기의 사용자 접근 편의성을 강화시켰다.